Делитель тока

Иллюстрации

Показать все

Реферат

 

Изобретение относится к области автоматики и может быть использовано в качестве источников разрядных токов цифроаналоговых преобразователей. Цель изобретения - повышение точности деления тока. Делитель тока содержит основной 1 и дополнительный 2 блоки деления тока, каждый из которых выполнен на N транзисторах, первый 3 и второй 4 отражатели токов. Введение блоков 2 - 4 позволило повысить точность деления тока за счет компенсации влияния базовых токов транзисторов основного блока 1 деления тока. 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

s Н 03 М 1/66

ГОСУДАРСТВЕ ННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Выел бил Йа:Р У,г (21) 4478358/24 (22) 22.08.88 (46) 30.08.91. Бюл. N 32 (?2) В.Т.Басий, Б.Ф.Билецкий, Ю.P.Äèäû÷ и

Ю.В.Ста шкив (53) 681.325 (088.8) (56) Балакай В.Г. и др. Интегральные схемы аналого-цифровых и цифроаналоговых преобразователей.М.: Энергия, 1978.

Применение интегральных схем. Практическое руководство./ Под ред. А.уильямса. Кн.1, M.: Мир, 1987, с.330-335, рис.6,19,, (54) ДЕЛИТЕЛЬ ТОКА. )Ы „1674375 А1 (57) Изобретение относится к автоматике и может быть использовано в качестве источников разрядных токов цифроаналоговых преобразователей. Цель изобретения — повышение точности деления тока. Делитель тока содержит основной 1 и дополнитель ный 2 блоки деления тока, каждый из которых выполнен на N транзисторах, первый 3 и второй 4 отражатели токов. Введение блоков 2 — 4 позволяет повысить точность деления тока за счет компенсации влияния базовых токов транзисторов основного блока 1 деления тока. 1 ил.

1674375 базовых токов транзисторов 6.1-6.п дополнительного блока 2 деления тока, При коэффициенте усиления по току Р транзисторов блоков 1 и 2 эта величина составляет 1/Р

2 часть от входного тока 1О и при P = 100 погрешность деления равна 0,01 7,.

Таким образом, введение дополнительного блока деления тока и двух отражателей токов позволяет повысить точность деления входного опорного тока 4 за счет компенсации влияния на точность деления базовых токов транзисторов основного блока 1 деления тока.

10

Составитель Н,Капитанов

Техред M.Mîðãåíòàë Корректор С,Черни

Редактор Н.Шитев

Заказ 2935 Тираж 445 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101

Изобретение относится к автоматике и может быть использовано, в частности, в качестве источников разрядных токов цифроаналоговых преобразователей, Цель изобретения — повышение точности деления тока.

На чертеже представлена функциональная схема делителя тока.

Делитель тока содержит основной 1 и дополнительный 2 блоки деления тока, первый 3 и второй 4 отражатели токов. Каждый из блоков 1 и 2 деления тока выполнен íà и транзисторах 5.1-5,п и 6.1 — G.n соответственно.

Делитель тока работает следующим образом, Входной опорный ток lp поступает на объединенные эмиттеры транзисторов 5.15.п основного блока 1 деления тока, в коллекторах которых формируются разрядные токи, величины которых распределены, например, по двоичному закону и соответствуют соотношению 1;1;2".4;...;2", B этом случае количество эмиттеров транзисторов

5,1-5.п или площади их эмиттерных переходов, или количество одинаковых параллельно соединенных транзисторов в каждом разряде блока 1 изменяются также по двоичному закону.

Сумма базовых токов транзисторов основного блока 1 деления тока протекает по цепи: вход-выход второго отражателя 4 токов, вход-выход первого отражателя 3 токов и эмиттерно-коллекторные переходы транзисторов 6.1-6.п дополнительного блока 2 деления тока. В коллекторах транзисторов

6.1-6.п, в свою очередь, формируются токи, величины которых еоотносятся между собой также по двоичному закону, Эти токи суммируются с токами коллекторов соответствующих транзисторов 5.1 — 5.п основного блока

1 деления тока, Результирующий выходной ток делителя тока отличается от величины входного опорного тока 4 на величину, равную сумме

Формула изобретения

Делитель тока, содержащий основной блок деления тока, выполненный в виде и транзисторов, базы которых объединены, коллекторы являются выходной шиной, а эмиттер первого иэ и транзисторов объединен с эмиттерами остальных транзисторов и является входной шиной опорного тока, и дополнительный блок деления тока, выполненный на и транзисторах, о т л и ч а ю щ и йс я тем, что, с целью повышения точности деления, в него введены первый и второй отражатели токов, коллекторы транзисторов дополнительного блока деления тока соединены с коллекторами соответствующих транзисторов основного блока деления тока, а эмиттеры объединены и подключены к выходу первого отражателя токов, первый вход которого является входной шиной источника питания. а второй вход подключен к выходу второго отражателя токов, первый вход которого является первой входной шиной источника опорного напряжения, а второй вход соединен с базой первого транзистора основного блока деления тока, база первого транзистора дополнительного блока деления тока объединена с базами остальных транзисторов данного блока и я вляется второй входной шиной источника опорного напряжения.