Устройство для цифровой регистрации формы периодических сигналов
Иллюстрации
Показать всеРеферат
Изобретение относится к технике электрических измерений и может быть использовано для регистрации формы периодических сигналов. Цель изобретения - повышение оперативности регистрации формы сигнала. При подаче на управляющий вход сигнала начинается процесс записи исследуемого сигнала в опера8ход тивно-запоминающий блок(ОЗБ)3. Блок управления 8 анализирует период входного сигнала и устанавливает на своем выходе код, равный количеству периодов входного сигнала, в течение которых производятся выборки. Умножитель 10 частоты вырабатывает сдвинутые последовательности коротких стробирующих импульсов для стробоскопического смесителя 1, аналогоцифрового преобразователя 2 и 03 Б 3. Процессом записи сигнала управляет накапливающий сумматор 5, второй управляемый делитель 6 частоты, коммутаторы 11,12. После записи всех выборок (фиксированное число) периода сигнала триггер 15 переводит ОЗБ 3 и коммутаторы 11, 12 в процесс циклического воспроизведения записанного периода на осциллографе 18. 2 ил.
СОЮЗ СОВЕТСКИХ сОциАлистических
РЕСПУБЛИК (si)s G 01 R 13/02
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР
К ABTOPCKOMY СВИДЕТЕЛЬСТВУ (21) 4426187/21 (22) 16.05.88 (46) 15.09.91. Бюл. и 34 (72) Н.В.Голубенко, В.Е.Ефремов, C.È.Ïîкрас, С.Г.Таранов, Н,В,Хоменко и А,В.Гусаченко (53) 621.317.75 (088.8) (56) Авторское свидетельство СССР
N 911342, кл. G 01 R 13/20, 1978. (54) УСТРОЙСТВО ДЛЯ ЦИФРОВОЙ РЕГИСТРАЦИИ ФОРМЫ ПЕРИОДИЧЕСКИХ
СИГНАЛОВ (57) Изобретение относится к технике электрических измерений и может быть использовано для регистрации формы периодических сигналов. Цель изобретения —.повышение оперативности регистрации формы сигнала. При подаче на управляющий вход сигнала начинается процесс записи исследуемого сигнала в опера„„5U „„1677648 А1 тивно-запоминающий блок (ОЗБ) 3. Блок управления 8 анализирует период входного сигнала и устанавливает на своем выходе код, равный количеству периодов входного сигнала, в течение которых производятся выборки. Умножитель 10 частоты вырабатывает сдвинутые последовательности коротких стробирующих импульсов для стробоскопического смесителя 1, аналогоцифрового преобразователя 2 и ОЗ6 3. Процессом записи сигнала управляет накапливающий сумматор 5, второй управляемый делитель 6 частоты, коммутаторы
11, 12. После записи всех выборок(фиксированное число) периода сигнала триггер 15 переводит ОЗБ 3 и коммутаторы 11, 12 в Я процесс циклического воспроизведения записанного периода на осциллографе 18, 2 ил, \
1677648
35
Изобретение относится к области электрических измерений и может быть использовано для регистрации и наблюдения формы периодических сигналов, в частности записи и воспроизведения напряжений промышленных и автономных электрических сетей.
Цель изобретения — повышение оперативности регистрации формы сигнала., На фиг. 1 приведена структурная схема устройства; на фиг, 2 — временные диаграммы, поясняющие его работу.
Устройство содержит стробоскопический смеситель 1 (ССМ), аналого-цифровой преобразователь 2 (АЦП), оперативно-запоминающий блок 3 (ОЗБ), первый формирователь 4 импульсов (Ф1) накапливающий сумматор 5 (НСМ), второй управляемый делитель 6 частоты, (УДЧ) цифроаналоговый преобразователь 7 (ЦАП), блок 8 управления (БУ), первый управляемый делитель 9 частоты (УДЧ), умножитель 10 частоты (УЧ), второй коммутатор 11 (K), первый коммутатор
12 (К), фильтр 13 низких частот (ФНЧ), второй формирователь 14 импульсов (О), триггер 15 (ТГ ), индикатор 16(ИН), генератор
17 тактовых импульсов (ГТИ), осциллограф ",8
Устройство работает следующим образом, При поступлении на информационный вход устройства периодического сигнала
Овх на выходе блока BY 8 формируется коэффициент пересчета входной частоты fax (в данном примере m = 3), а на выходе УЧ 10— три сдвинутых относительно друг друга последовательности импульсов U>o/1, U>o/2, 0ы/3 с частотой 4х . N/m, где N — коэффициент умножения У410 (в данном примере
N = 7), После появления импульса Uypp на управляющем входе устройства регистрации импульсом формирователя 14 сбрасывается HCM и устанавливается УДЧ 6, а триггер 15 сбрасывается и переводит устройство в режим ввода информации, При этом коммутаторы 11 и 12 осуществляют подключение на свои выходы соответственно кода m и последовательности импульсов
01о/3, а ОЗБ переводится в режим записи.
Одновременно производится индикация режима ввода посредством индикатора 16, Начиная с момента возникновения управляющего импчльса поп воздействием первых же импульсов 01о/1, Ои/2, 01о/з умножителя 10 частоты будет произведена последовательная дискретизация входного сигнала в ССМ1, АЦП 2 и запись кода выборки в ячейку ОЗБЗ по нулевому адресу. Одновременно с записью кода выборки происходит увеличение адреса ОЗБ 3, задаваемого
H CM 5, на величину гп (в примере гп = 3), Это приводит к записи кода последующей выборки сигнала в ячейку памяти под номером
3, Так происходит до тех пор, пока переносы на выходе HCM 5, выполненного по модулю
7(рассматриваемый пример), не вызовут появление выходного импульса УДЧ 6, который посредством синхронизации триггера
15 установит последний в единичное состояние, На этом процесс ввода заканчивается и регистратор с помощью коммутаторов 12, 13, ТГ переводится в режим воспроизведения информации. Процесс формирования и записи выборок сигнала иллюстрируется диаграммами U>, 0з, Цифровые данные на этих диаграммах означают номера ячеек памяти, относящиеся к соответствующим выборкам. Из диаграммы U1 следует, что форма сигнала на выходе ССМ и соответственно ЛЦП сильно искажается, Однако при записи в ОЗБ вследствие упорядочения номеров ячеек памяти происходит восстановление сигнала. В результате записи в ОЗБ фиксируется один период исследуемого сигнала, представленный И выборками. Время ввода определяется длительностью из а входных периодов. В режиме воспроизведения коммутаторы 11, ".2 осуществляют подачу на свои выходы соответственно код
1 и тактовых импульсов ГТИ 17. В результате адреса ОЗБ опрашиваются последовательно в циклическом режиме с частотой импульсов ТГ 17. Циклический опрос ячеек памяти в режиме воспроизведения упрощает процесс наблюдения формы сигнала на экране осциллографа, а также позволяет реализовать фильтрацию сигнала или другие виды обработки, Таким образом, синхронное кодирование выборок сигнала, предлагающее запоминание заданного количества отсчетов на период, в сочетании с реализованной возможностью воспроизведения информации с фиксированной скоростью позволяет, вопервых, произвести быструю запись периода сигнала в ОЗБ (e данном примере эа 3 период исследуемого сигнала), а во-вторых, исключить функциональную зависимость между частотами записываемых и воспроизводимых процессов, что устраняет необходимость подбирать в процессе наблюдения скорость развертки осциллографом 18. Автоматический переход из режима записи в режим воспроизведения также повышает оперативность работы Усгройства, Формула изобретения
Устройство для цифровой регистрации формы периодических сигналов, содержа Âõ и/
e/9
ЬО/2 йа/ъ
В/иа2
Составитель В. Григорьевский
Редактор О. Спесивых Техред Ы.Моргентал Корректор C. Черни
Заказ 3112 Тираж Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва. Ж-35, Раушская наб„4/5
Прои водственно-издательский комбинат."Патент", г. Ужгород, ул.Гагарина, 101 щее стробоскопический смеситель, выход которого через аналого-цифровой преобразователь подключен к информацинному входу оперативно-запоминающего блока, первый формирователь импульсов, первый 5 управляемый делитель частоты, цифроаналоговый преобразователь, о т л и ч а ю щ ее с я тем, что, с целью сокращения времени регистрации формы сигнала, в него введены: второй управляемый делитель частоты, 10 блок управления, умножитель частоты, первый и второй коммутаторы, фильтр низких частот, второй формирователь импульсов, триггер, индикатор, генератор тактовых импульсов, осциллограф и накапливающий 15 сумматор, R-вход которогоо соединен с выходом второго формирователя, Я-входом триггера и с.первым входом второго управляемого делителя частоты, D-вход соединен с выходом второго коммутатора и с вторым 20 входом второго управляемого делителя частоты, С-вход соединен с С-входом оперативно-запоминающего блока и с выходом первого коммутатора, первый выход соединен с адресным входом оперативно-запо- 25 минающего блока, второй выход соединен с третьим входом второго управляемого делителя частоты, выход которого соединен с
С-входом триггера, выход которого соединен с входом индикатора, вторыми входами коммутаторов и с управляющим входом оперативно-запоминающего блока, выход которого через цифроаналоговый преобразователь, фильтр низких частот подключен к входу осциллографа, выход генератора тактовых импульсов соединен с первым входом первого коммутатора, третий вход которого соединен с третьим выходом умножителя частоты, второй выход которого соединен с управгяющим входом аналогоцифрового преобразователя, первый выход умножителя частоты соединен с управляющим входом стробоскопического смесителя, вход кото рого через первый формирователь импульсов соединен с входами блока управления и первого управляемого делителя частоты, второй вход которого соединен с выходом блока управления и третьим входом второго коммутатора, выход первого управляемого делителя частоты соединен с входом умножителя частоты,