Инвертор со ступенчатой квазисинусоидальной формой выходного напряжения
Иллюстрации
Показать всеРеферат
Изобретение относится к электротехнике и может быть использовано в системах вторичного электропитания и электропривода . Цель изобретения - повышение качества выходного напря емня в прсщэсхс регулирования его значения Инвертор содержит конденсаторы 1-5, которые через ьарядные гоанзистосы Г2-16 с последовательно включенными токоограничительными резисторами 7-11 заряжаются от источника 6 П-ТУСН-Х до разного уровня напряжений . Напряхяние конденсаторов 1-5 с помощью резрчдныл транзисторов 18-22 с последоБатопь- 0 зклтненным блокирующими диодами 23-21 поочередно г-рикладыеается входной дмд. оналм моста 17 силовых гракзмсторов . Силовые транзисторы 28-31 .руются на выходной частоте инвертора, обеспечивая получение переменного выходного напряжения ступенчатой кеазисикуси дальной формы, 3 ил. 18 ш |С 4J 4 Фиг.1
СОЮЗ СОВЕТСКИХ социал«истических
РЕСПУБЛИК а»s Н 02 М 7/5395
ГОСУДАРСТВЕННый КОМИТЕТ
IlO ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР
СПИСАНИЕ ИЗСБРЕ; ЕНК «
/П
К АВТО РС КО МУ CB ИДЕТ ЕЛ Ь С1 ВУ (21) 4690726/07 (22) 15,05.89 (46) 15.09.91. Б«ол. М 34 (72) Е.Б.Айзенштадт, В.И.Вершинин и В.B. Рудаков (53) 621.314.58 (088.8) (56) Авторское свидетельство СССР
М 847466, кл. Н 02 M 5/515, 1979.
Современные задачи преобразовательной техники. — Киев: ИЗД AH УССР, 1975, вып. 2, с. 179, рис, 1, (54) ИНВЕРТОР СО СТУПЕНЧАТОЙ КВАЗИСИНУСОИДАЛЬНОЙ ФОРМОЙ ВЫХОДНОГО НАПРЯЖЕНИЯ (57) Изобретение относится к электротехнике и может быть использовано в системах вторичного электропитания и злбктропривода. Цель изобретения — повышение каче.,Щ.,», 1677831 А« сТВВ выходноГО напряхкения B про«.«ес« -. реI y«I P0aa«Sa era BHB"«eHHa MHeePTOP COPaPжит KGHäeíñàòîpü! 1-5, KGT0pûå через зарядные транзисторы «2 — «6 с последовательно вкл««оченнь«ми токоограничительными оезисторами 7 — 11 заряжг«отся От источника v питан.:я до разноГО уровня на пряжен«1й. Напрях ение конденсатооов 1 5 с п«омощь«О разрядных транзисторов 18 — 22 с псследоватpëü- вкл«оченными блокиру«ои ««ми диодамH 23-27 поочередно прикладывается -, входной диагонали моста 17 силовых транз!«сторов 28 31. Силовые транзиаторь! 28-31 комм,«тиру«отся на выходной частота инвертора. обеспечивая получение переменнОГО выходноГО напряжения ступенчатой квазисинусо:-:.дальной формы, 3 ил.
1671831
10
Изобретение относится к электротехнике и может быть использовано в системах, вторичного электропитания и электропривода.
Цель изобретения — повышение качест-. ва выходного напряжения в процессе регулирования его значения.
На фиг, 1 показана схема силовой части . инвертора; на фиг. 2 — блок-схема системы управления инвертором; на фиг. 3 — диаграммы импульсов, поясняющие его работу.
Силовая часть инвертора (фиг, 1) состоит из пяти конденсаторов 1 — 5, первые выводы которых соединены с первым входным выводом для подключения источника 6 электрической энергии постоянного тока, В торце выводы конденсаторов через резисторы 7-11 и последовательно соединенные с ними зарядные транзисторы 12 — 16 соединены с вторым входным выводом иивертора и подключены к входной диагонали моста 17 силовых транзисторов через разрядные транзисторы 18-22 и блокиру-. ющие диоды 23 — 27. Мост 17 состоит из четырех силовых транзисторов 28 — 31, В выходную диагональ моста через фильтр .
32 подключены нагрузка 33 и датчик 34 напряжения, Кроме того, в состав моста 17 входят четыре возвратных диода 35-38, включенных параллельно транзисторам 28—
31, Мост 17 подключается к источнику 6 .электрической энергии через рекуперационный диод 39.
Система управления инвертора (фиг. 2) состоит из генератора 40 импульсов, работающего в автоколебательном режиме, шести триггеров 41 — 46. четырех устройств
47 — 50 задержки импульсов, семи расширителей 51 — 57 импульсов, двенадцати усилителей-формирователей 58 — 69 импульсов, пяти диффереицирующих цепочек 70 — 74, пяти компараторов 75 — 79, формирователя
80 уставок напряжения, сумматора 81 и задатчика 82 значения напряжения на выходе инвертора, Выход генератора 40 импульсов соединен с входом триггера 41, входом расширителя 53 импульсов, входами устройств
47 — 50 задержки импульсов. Выходы триггера 41 соединены с входами двух расширителей 5 i, 52 импульсов, выходы которых через усилители-формирователи 58, 59 импульсов соединены с переходами змиттер-база транзисторов 28-31 реверсивного моста 17. Выходы устройств 47 — 50 задержки импульсов соединены с входами расширителей 54-57 импульсов. Выходы этих расширителей, а также расширителя
53 через уси эители формирователи 60-64 импульсов соединены с переходами эмиттер-база транзисторов 21-25, Выходы усилителей-формирователей 60 — 64, кроме того, через дифференцирующие цепи 70-74 соединены с входами триггеров 42-45. Выходы этих триггеров через усилители-формирователи 65-69 импульсов соединены с переходами эмиттер-база транзисторов 12-16.
Кроме того, входы триггеров 42-46 соединены с выходами компараторов 75 — 79. Входы этих комнараторов соединены с обкладками конденсаторов 1-5 и выходами формироаателя 80 уставок напряжения. Вход формирователя 80 уставок через сумматор 81 соединен с задатчиком 82 величины напряжения на выходе автономного инвертора, Второй вход сумматора 81 соединен с датчиком 34 напряжения.
Инвертор работает следующим образом.
В установившемся режиме генератор
40 импульсов вырабатывает периодическую последовательность импульсов напряжения. (О, t2, t3 ...), частота следования которых равняется удвоенной частоте переменного напряжения на нагрузке 33.
Эти импульсы поступают на входы триггера 41, вход расширителя 53 импульсов и входы устройств 47-50 задержки, Триггер
30 .41 распределяет импульсы генератора 40 поочередно на входы расширителей 51 (t1, t2, t3 ...) и 52(t2...) HMrlgllbcoB. С выходов расширителей 51, 52 импульсов снимаются импульсы напряжения, которые через
35. усилители-формирователи 58, 59 попарно поступают на переходы эмиттер — база транзисторов 28, 31 или транзисторов 29, 30, обеспечивая их ключевой режим работы, Длительность расширенных импульсоа
t1 составляет величину, несколько меньшую половины периода переменного напряжения иа нагрузке 33. Таким образом, происход т периодическое включе ие плеч моста 17, в результате чего напряжение на нагрузке 33, включенной в диагональ этого моста, периодически изменяет полярность, В момент времени t1 импульс напряжения генератора 40 одновременно поступает на вход триггера 41, на вход расширителя 53 импульсов и иа входы устройств 47-50 задержки. Устройства 47 — 50 задержки импульсов задерживают импульс, сформированный генератором 40, на временà 5 (устройство 47), t4 t1
2 14 — t1 (устройство (48), 5 (уст3 14-t1
1677831
45 работают в ключевом режиме и включаются в момент времени tg (12), te (13), т7 (14), ta (15), t4 (16), т.е. в те моменты времени, в которые выключаются транзисторы 18-22 соответственно. Поэтому как только конденсаторы 1-5 заканчивают 50 свой поочередный разряд на нагрузку 33, они сразу начинают заряжаться от источнике 6 электрической энергии через резисторы 7-11 и транзисторы.12-16.
Неодинаковость заряда конденсаторов 55
1-5 и, соответственно, ступенчатость формы напряжения нз нагрузке 33 обеспечивзются следующим образом. ройство 49). (устройство 50). За4ц — t1
5 держанные во времени импульсы поступают затем на входы расширителей 54-57 импульсов. Длительность расширенных импульсов нз выходе расширителей 53-57 одинакова и составляет величину, равную
t4 — t> . Расширенные импульсы через усилители-формирователи 60-64 поступают на переходы змиттер-база транзисторов 1822. В результате этого в течение интервала времени t4-ö транзисторы 18-22 работают поочередно (В-t< — транзистор 18, ts-а— транзистор 19, t7-te — транзистор 20, t8 — t7— транзистор 21, t4-ta — транзистор 22) с одинаковой длительностью, подключая предварительно заряженные. до различных значений напряжения конденсаторы 1 — 5 через диоды 23 — 27 и транзисторы 23-26 к нагрузке 33.
Заряд конденсаторов 1-5 осуществляется следующим образом.
Импульсы напряжения, снимаемые с . усилителей-формирователей 60-64, поступают не только на переходы эмиттер-база транзисторов 18-22, но и на дифференцирующие цепи 70-74. Дифференцирующие цели формируют импульсы напряжения в момент прохождения задних фронтов импульсов; поступающих на транзисторы 1822 (ts, te, t7, ts. t4). Эти импульсы, сдвинутые
t4 — t< во времени на величину 5 и возникающие в моменты времени, когда транзисторы
18-22 поочередно выключаются, а конденсзторы 1-5 перестают поочередно отдавать запасенную энергию в нагрузку 33, поступают на входы триггеров 42-46.
Триггеры 42-46, срабатывая. запускают усилители-формирователи 65-69. которые .фОрмируют импульсы напряжения, поступающие на переходы эмиттер-база транзисторов 12-16. Эти транзисторы
Формирователь 80 уставок напряжения (в качестве него может использоваться, например, д елитель напряжения) посредством задатчика 81 напряжения вырабатывает три уровня напряжения — U>, 02, Оэ, которые поступают на входы компзраторов 75 — 79 (0> — 75, 79; 02 — 76, 78; Оз — 77).
На вторые входы компараторов 75 — 79 поступают напряжения с обкладок конденсаторов 1-5, После поочередного срабатывания триггеров 42 — 46 и поочередного включения транзисторов 12-16 (моменты времени т5 to t7 та, t4) конденсаторы 1-5 .начинают заряжаться через резисторы 711, Как только напряжение на конденсаторах в процессе заряда достигает уровней напряжения U> (1, 5); 02 (2, 4); Оз (5), компараторы 75-79 срабатывают, формируя на своих выходах импульсы напряжения (tg—
t13). поступающие на входы триггеров 42-46.
Триггеры, в свою очередь, срабатывая, снижают напряжение с входов усилителей-формирователей 65-69, в результате чего транзисторы 12 — 16 выключаются, а конденсаторы 1-5 перестают заряжаться.
Таким образом, поскольку конденсаторы 1 — 5 заряжаются до различных значений напряжения 01(1, 5); Uz (2, 4); Оз (3), то при поочередном подключении их к нагрузке 33 напряжение на ней будет иметь ступенчатую форму.
Процессы, описанные выше, будут носить аналогичный характер и при формировании- отрицательной полуволны напряжения на нагрузке 33 (моменты времени t14...) с той лишь разницей, что в момент времени tz триггер 41, расширитель 52 и усилитель-формирователь 59 включают транзисторы 29, 30. При этом нагрузка 33 подключается к другим плечам моста 1?.
Величина действующего значения напряжения. на нагрузке 33 может плавно регулироваться от нуля до номинального значения при изменении уровней напряжения U>, Uz, Оз на выходе формирователя 80 уставок посредством задатчика 81 напряжения.
Стабилизация действующего значения напряжения на нагрузке 33 осуществляется следующим образом.
При изменении сопротивления нагрузки 33 изменяются постоянная времени разряда конденсаторор 1 — 5 и величины напряжений 01, 02, Оз, до которых разряжаются конденсаторы 1-5, в результате чего действующее значение напряжения на нагрузке тоже должно изменяться. Например, при уменьшении сопротивления нагрузки уменьшаются значения напряжений 01, 02, Оэ, до которых разряжаются
Р l
1677831 конденсаторы 1-5. При этом уменьшаются величина действующего значения напряжения на нагрузке 33 и величина напряжения, снимаемого с выхода датчика 34 напряжения. Это,напряжение поступает на вход сумматора 81; в.котором происходит его вычитание из напряжения задатчика 82, В результате этого напряжение, поступающее на вход формирователя уставок, увеличивается. Увеличиваются также -уровни Ui, Ог, Оз, вырабатываемые формирователем 80, и время включенного состояния транзисторов 12-18. Следовательно, увеличиваются значения напряжений, до которых за рядятся конденсаторы 1-5, и значение на-. пряжения на нагрузке должно возрасти до исходного состояния, Формула изобретения
Инвертор со ступенчатой квазисинусоидальной формой выходного напряжения, содержащий мост силовых, транзисторов, выходная диагональ которого соединена с выходными выводами инвертора, а входная диагональ первым выводом соединена с первым входным выводом инвертора и первыми выводами формирующих конденсаторов, зарядные транзисторы и разрядные транзисторы с последовательно включен5 ными блокирующими диодами, о т л и ч а юшийся тем, что, с целью повышения качества выходного напряжения в процессе регулирования его значения, число конденсаторов; число зарядных транзисторов и
10 число разрядных транзисторов с последовательно включенными блокирующими диодами выбрана равными числу ступеней в полупериоде выходного напряжения, второй вывод каждого конденсатора через со15 ответствующий зарядный транзистор с последовательно включенным введенным такоогра ничител ь ным резистором подключен к второму входному выводу преобразователя и через соответствующий
20 разрядный транзистор с последовательно включенным блокирующим диодом — с вторым выводом входной диагонали моста силовых транзисторов, который через рекуперационный диод соединен с вторым
25 входным выводом инвертора.
1677831
Ф ь
Составитель В, Моин
Редактор A. Маковская Техред M.Ìîðãåíòàë Корректор Н, Король
Заказ 3121 Тираж Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб.. 4/5
Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101