Статистический анализатор
Иллюстрации
Показать всеРеферат
Изобретение относится к электроизмерительной технике и может быть использовано при настройке сложных электронных защит. Цель изобретения - упрощение устройства . Устройство содержит многоуровневый блок 1 сравнения, коммутатор 2, счетчики 4.1-4.N, генератор 9 импульсов, индикатор 13. Использование в качестве счетчиков 4.1-4.N счетчиков-делителей частоты , а также введение в устройство блока 5 элементов ИЛИ, блока 6 разрешения счета, счетчика-делителя 7 частоты, блока 8 управления , элементов И 10 и 11. счетчика 12 обеспечивают заданную емкость накопителей (счетчиков) меньшим числом микросхем, что особенно выгодно при большом числе анализируемых уровней. 1 ил.
СОЮЗ СОВЕТСКИХ сОциАлистических
РЕСПУБЛИК (я)5 G 01 R 19/165
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ с
1О (21) 4754339/21 (22) 31.10.89 (46) 23.09,91. Бюл. ЬЬ 35 (71) Московский институт инженеров железнодорожного транспорта (72) Ю.Л.Беньяш и Ю.В.Максименков (53) 621.317.7 (088.8) (56) Авторское свидетельство СССР
hk 161407, кл. G 01 R 19/165, 1964.
Авторское свидетельство СССР
М 1223156, кл. G 01 R 19/16, 1986.
4) СТАТИСТИЧЕСКИЙ АНАЛИЗАТОР
57) Изобретение относится к электроизмерительной технике и может быть использо!
Ж, „1679400 А1 вано при настройке сложных электронных защит. Цель изобретения — упрощение устройства. Устройство содержит многоуровневый блок 1 сравнения, коммутатор 2, счетчики 4,1-4.N, генератор 9 импульсов, индикатор 13, Использование в качестве счетчиков 4,1 — 4.N счетчиков-делителей частоты, а также введение в устройство блока 5 элементов ИЛИ, блока 6 разрешения счета, счетчика-делителя 7 частоты, блока 8 управления, элементов И 10 и 11, счетчика 12 обеспечивают заданную емкость накопителей (счетчиков) меньшим числом микросхем, что особенно выгодно при большом числе анализируемых уровней. 1 ил.
1679400 второй вход которого подключен к выходу .30 второй вход которого подключен к выходу блока 6, а выход — через счетчик 12 подклю- 35 чен к входу индикатора 13.
45
55
Изобретение относится к электроизмерительной технике и может быть использовано при настройке сложных электронных защит.
Цель изобретения — упрощение устройства.
На чертеже приведена блок-схема статистического анализатора.
Статистический анализатор содержит многоуровневый блок 1 сравнения, коммутатор 2, блок 3 выбора канала, счетчики-делители 4.1 — 4.N частоты, блок 5 элементов
ИЛИ, блок 6 разрешения счета, буферный счетчик-делитель 7 частоты, блок 8 управления, генератор 9 импульсов, первый 10 и второй 11 логические элементы И, выходной счетчик 12, индикатор 13, Вход блока 1 соединен с входом устройства, а выходы подключены к первым входам коммутатора 2, управляющий вход которого подключен к выходу блока 3. Выходы коммутатора 2 подключены к счетным входам счетчиковделителей 4,1 — 4.N, выходы которых подключены к входам блока 5 элементов ИЛИ, Выход блока 5 подключен к входу разрешения блока 6, вход запрета которого подключен .к. входу блока 8 и выходу счетчика-делителя 7. Выход блока 8 подключен к первому входу.элемента И 10, генератора 9, а выход — к счетному входу счетчика-делителя 7, второму выходу коммутатора 2 и первому входу элемента И 11, Статистический анализатор работает следующим образом.
Входная аналоговая величина поступает на многопредельный блок 1 сравнения, который дискретизирует ее по уровню. На одном или нескольких выходах блока 1 появляются логические сигналы в зависимости от попадания входной величины в определенный разряд измеряемой величины. В режиме накопления информации указанные логические сигналы проходят через коммутатор 2 на соответствующие счетчикиделители 4.1-4.N, Эти счетчики непосредственно накапливают информацию, играя роль блоков памяти.
Считывание информации производят так. По сигналу блока 8 управления элемент
И 10 подает импульсы от генератора 9 на буферный счетчик-делитель 7 частоты и на второй вход коммутатора 2. Последний осуществляет передачу этих импульсов на один из счетчиков-делителей 4.1 — 4.N частоты в соответствии с управляющим сигналом блока 3 выбора канала. Импульсы заполняют
25 выбранный счетчик-делитель частоты до конца. При подаче следующего импульса на его выходе появляется перепад сигнала, который через блок 5 элементов ИЛИ поступает на вход разрешения блока 6 разрешения счета, выполненного в виде триггера, По указанному сигналу блок 6 устанавливается в положение "Разрешено" и своим выходным сигналом дает разрешение элементу И
11 на пропуск импульсов с генератора 9 на счетчик 12. Начинается подсчет импульсов.
Блок 5 осуществляет передачу сигнала от любого из счетчиков-делителей частоты 4 на блок 6 разрешения счета.
Окончание счета импульсов определяет буферный счетчик-делитель 7 после своего переполнения. Его выходной сигнал осуществляет сброс в исходное состояние блока 8 управления и блока 6 разрешения счета.
Этот сигнал появляется после появления выходного сигнала выбранного счетчика-делителя частоты, причем с задержкой на число импульсов, имевшееся в нем перед переходом в режим считывания информации. Благодаря этому е счетчик 12 переносится число, накопленное в выбранном счетчике-делителе частоты, Причем это же число снова заносится и в выбранный счетчик-делитель частоты.
Результат преобразования высвечивается на индикаторе 13.
Формула изобретения
Статистический анализатор, содержащий многоуровневый блок сравнения, Bblxoды которого подключены к первым входам коммутатора, выходы которого соединены с входами счетчиков, генератор импульсов и индикатор, отличающийся тем, что, с целью упрощения устройства, в качестве счетчиков использованы счетчики-делители частоты, причем в устройство введены логический блок, блок разрешения счета, буферный счетчик-делитель частоты, блок управления, блок выбора канала, два элемента И и выходной счетчик, вход многоуровневого блока сравнения подключен к входу устройства, входы логического блока подключены к выходам всех счетчиковделителей частоты, кроме буферного, а выход соединен с входом разрешения блока разрешения счета, вход запрета которого подключен к выходу буферного счетчика-делителя частоты и входу блока управления, а выход — к второму входу второго элемента
И, выход которого через выходной счетчик соединен с входом индикатора, выход блока управления соединен с первым входом первого элемента И, второй вход которого под1679400 ключен к выходу генератора импульсов, а первомувходувторогоэлементаИ,управлявыход- к вторым входам коммутатора. вхо- . ющий вход коммутатора соединен с выходу буферного счетчика-делителя частоты и дом блока выбора канала.
Составитель С. Рыбин
Редактор Н. Тупица Техред М.Мрргентэл Корректор,- Н. Король. /
Заказ 3211 Тираж Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., 4/5
Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101