Режекторный фильтр

Реферат

 

1. Режекторный фильтр, содержащий N последовательно включенных цепочек, каждая из которых состоит из блока задержки и сумматора, входы блоков задержки являются входами цепочек, а выходы сумматора - их выходами, выходы сумматоров каждой из цепочек через соответствующие весовые блоки соединены с входами блока суммирования, пара входов первой цепочки объединена с парой входов коммутатора и первого весового блока, выходы которого соединены с первой парой входов блока суммирования, а выходы коммутатора соединены с другой парой входов сумматора каждой из цепочек, а также блок обнаружения кромок помех, первую линию задержки и синхрогенератор, первый выход блока обнаружения кромок помех подключен через вторую линию задержки к управляющему входу коммутатора, а управляющие входы блоков задержки каждой из цепочек и блока обнаружения кромок помех подключены к выходу синхрогенератора, отличающийся тем, что, с целью повышения помехозащищенности при выделении доплеровских сигналов на фоне колоколообразных кромок помех, в каждую цепочку введен дополнительный коммутатор, первый и второй входы которого подключены к соответствующим выходам блока задержки, а первый и второй выходы - к первому и второму входам сумматора, а также введены M последовательно включенных дополнительных блоков задержки, блок перемножения и блок памяти весовых коэффициентов, управляющие входы каждого из дополнительных коммутаторов каждой из цепочек соединены между собой и подключены к второму блоку обнаружения кромок помех, третий выход которого подключен через блок памяти весовых коэффициентов с первой парой входов блока перемножения, другая пара входов которого соединена с выходами первой линии задержки, а выходы блока перемножения соединены с входами первой цепочки и входами первого весового блока, M пар входов блока обнаружения кромок помех соединены с входами одноименных дополнительных блоков задержки, а (М+1)-я пара входов - с выходами М-го дополнительного блока задержки и входами первой линии задержки.

2. Фильтр по п.1, отличающийся тем, что блок обнаружения кромок помех содержит (М+1) блоков объединения квадратур, выход каждого из которых подключен к последовательно соединенным делителю, ключу и многоуровневому компаратору, выходы многоуровневых компараторов подключены к входу формирователя адреса, выход каждого из блоков объединения квадратур через соответствующий компаратор соединен с другим входом соответствующего ключа, другой вход каждого компаратора подключен к выходу блока памяти порога обнаружения кромок помех, выходы первого и (М+1)-го блоков объединения квадратур подключены к входам дополнительного компаратора и первому и второму входам переключателя, третий вход которого подключен к выходу дополнительного компаратора, а выход - к вторым входам делителей, другие L входов многоуровневых компараторов подключены к соответствующим выходам блока памяти уровней сигналов, выход формирователя является третьим выходом блока обнаружения кромок помех, выход (M+1)-го компаратора подключен к входам первого инвертора и блока задержки, выходы которых подключены к входам первого элемента И, вход и выход блока задержки подключены соответственно к первому входу второго элемента И, а через второй инвертор - к второму его входу, выходы первого и второго И являются вторым и первым выходами блока обнаружения кромок помех, первый и второй входы каждого из (М+1) блоков объединения квадратур - его (М+1)-й парой входов, а управляющим входом блока обнаружения кромок помех является управляющий вход блока задержки.