Шифратор позиционного кода

Иллюстрации

Показать все

Реферат

 

Изобретение относится к вычислительной технике и может быть использовано в устройствах кодирования информации и телеметрических системах. Цель изобретения - повышение достоверности шифратора за счет преобразования информации при наличии информации только на одном входе блока ввода информации. Шифратор содержит генератор 1 тактовых импульсов, первый элемент И 2, счетчик 3 импульсов, блок 4 ввода информации, первый 5 и второй 6 мультиплексоры, коммутатор 7, выходы 8 шифратора, дешифратор 9. группы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 10, элемент ИЛИ 11, второй элемент И 12. 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (и) s Н 03 М 7/22

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4605529/24 (22) 14.11.88 (46) 07.10.91, Бюл. N. 37 (72) В.И,Плиш, Я,В.Коханый, Е.Г.Плиш и

Б.В. Коханый (53) 621.398 (088.8) (56) Авторское свидетельство СССР

N. 1311033,,кл. Н 03 М 7/00, 1986. (54) ШИФРАТОР ПОЗИЦИОННОГО КОДА (57) Изобретение относится к вычислитель ной технике и может быть использовано в устройствах кодирования информации и те„„Ж„„1683178 А1 леметрических системах, Цель изобретения — повышение достоверности шифратора за счет преобразования информации при наличии информации только на одном входе блока ввода информации. Шифратор содержит генератор.1 тактовых импульсов, первый элемент И 2, счетчик 3 импульсов, блок

4 ввода информации, первый 5 и второй 6 мультиплексоры, коммутатор 7, выходы 8 шифратора, дешифратор 9. группы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 10, элемент ИЛИ

11, второй элемент И 12. 1 ил.

Изобретение относится к вычислительной технике и может быть использовано в устройствах кодирования информации и телеметрических системах, Цель изобретения — повышение достоверности шифратора за сче«- преобразования информации при наличии информации тОлькО на одном входе блока ввода информации.

На чертеже представлена структурная схема шифратора.

Шифратор содержит генератор 1 (тактовых) импульсов, первый элемент И 2, счетчик 3 импульсов, блок 4 ввода информации, первый 5 и второй б мультиплексоры, коммутатор 7, выходы 8 шифратора, дешифратор 9, rpynny элементов ИСКЛЮЧАЮЩЕЕ

ИЛИ 10, элемент ИЛИ 11 и второй элемент

И 12.

Шифратор работает следующим образом.

В исходном сОстОянии отсутстВуют сиГналы на информационных входах мультиплексоров 5 и б, уровни логических "1" с их выходов через второй элемент И 12 и элемент ИЛИ 11 разрешают прохождение тактовых импульсов с Выхода генератОра 1 через первый элемент И 2 на счетный вход счетчика 3. На выходе счетчика 3 импульсов формируется последовательность кодовых комбинаций, которая через коммутатор 7 поступает на ВыхОды 8 шифратора, а также на входы дешифратора 9, который преобразует последовательность двоичных кодов в позиционный код, Таким образом, на выходах элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 10 и поочередной последовательности формисуетсл логическая "1", подтверждающая в каждый такт частоты генератора 1 разрешение на прохождение тактовых импульсов на вхОд счетчика 3.

При поступлении сиГнала с выхода блока 4 ввода информации на один из входов мультиплексора 5 и 6 и при совпадении коДсвой комбинации, снимаемой со счетчика

3, с кодовой комбинацией. разрешающей прохождение сигнала именно с данного информационного входа, на Выходе ОднОГО из мультиплексоров 5 или б появляется логический "0", который через второй элемент И

12 поступает на первый вход элемента ИЛИ

11. Так как на выходах всех элемечтов ИСК. ЛЮЧАЮЩЕЕ ИЛИ 10 в этот такт присутствуют логические "0", на выходе элементе

ИЛИ 11 формируется логический "0", запрещающий прохождение импульсоВ на ВхОд счетчика 3. Остановка счетчика 3 служит разрешением считывания информации с выходов 8 шифратора. Появление сигнала на выходе мультиплексора 5 или 6 разрешает прохождение через коммутатор 7 информации соответственно с прямых или инверсных выходов счетчика 3, При ошибочном появлении сигналов на нескольких выходах блока 4, они поступают на первые входы нескольких элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 10. Так как дешифратор

9 формирует сигнал только на одном выходе, на входах элемента ИЛИ 11 будет присутствовать логическая "1" с одного или более выходов элементов ИСКЛ ЮЧАЮЩЕЕ

ИЛИ 10. Таким образом, остановка счетчика 3 не произойдет, а следовательно, не будет сформировано разрешение на считывание информации с выходов 8 шифратора, ггс исключает Возможность формирования ложной информации.

Формула изобретения

Шифратор позиционного кода, содержащий генератор импульсов, выход которого соединен со счетным входом счетчика

25 импульсов, прямые и инверсные выходы которого соединены соответственно с первой и второй групг ами информационных входов коммутатора и адресными входами соответственно первого и второго мультиплексо30 ров, блок Ввода информации, выходы которого соединены с соответствующими информационными входами мультиплексоров, выход второго мультиплексора соединен с управляющим входом коммутатора, 35 выходы которого являются выходами шифратора, отличающийся тем,что, с целью повышения достоверности шифратора за счет преобразсванил информации при наличии информации только на одном выходе

40 блока ввода инФормации, в него введены дешифратор, группа элементов ИСКЛ ЮЧАЮЩЕЕ ИЛИ, элемент ИЛИ и второй элемент И, выход первого- мультиплексора соединен с первым входом второго элемен45 та И, второй вход которого объединен с управляющим входом коммутатора, входы дешифратора г одключены к соответствующим выходам коммутатора. а выходы — к первым входам соответствующих элемен50 тов ИСКЛЮЧАЮЩЕЕ ИЛИ группы, вторые входы которых соединены с соответствующими выходами блока ввода информации, выход второго элемента И и выходы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ группы соедине55 ны с соответствующими входами элемента

ИЛИ, выход которого соединен со вторым входом первоГО элемента И,