Устройство для определения временного положения максимума и измерения амплитуды треугольных видеоимпульсов

Иллюстрации

Показать все

Реферат

 

Изобретение относится к импульсной те-хнике и может быть использовано в измерительных устройствах. Цель изобретения - расширение функциональных возможностей за счет определения временного положения максимума не только симметричных, но и несимметричных треугольных видеоимпульсов и обеспечение измерения их амплитуды. Для достижения цели в устройство, содержащее делитель 12 напряжения, компараторы 8,9, элементы 10,11 дифференцирования , элементы НЕ 25, 26, элементы ИЛИ б. триггеры 5, 21-23. сумматоры 30, 33, блок 28 у множемия, элементы 7,39 задержки, группы элементов И 51,, введены генератор 35 линейно изменяющегося

СОЮЗ СОВЕТСНИХ

СОаЕЛИСТИЧЕСНИХ

РЕСПУБЛИН (ц) G 01 R ?9/02 5063Ng

Nf9yg), ЩЩ,1 @ ..:

@ИБЛй -р., "

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ

ПРИ AEHT СССР (21) 4688894/21

, (22) 03.05.89 (46) 30.10.91. Бюл. М" 40 (72) В. П. Конищев, A. В. Сопельник и Н.П. Конищева (53) 621.374 (088.8) (56) Авторское-свидетельство СССР

N 813323, кл. G 01 R 29/027, 1979.

Авторское свидетельство СССР

М 1492312, кл. С 01 R 29/02, 1987. (54) УСТРОЙСТВО ДЛЯ ОПРЕДЕЛЕНИЯ ВРЕМЕННОГО ПОЛОЖЕНИЯ МАКСИМУМА И ИЗ. МЕРЕНИЯ АМПЛИТУДЫ ТРЕУГОЛЬНЫХ ВИДЕОИИПУЛЬСОВ (57) Изобретение относится к импульс ной технике и может быть использова„,SU, 1688198 А 1

2 но в измерительных устройствах. Цель изобретения - расширение функциональных возможностей за счет определения временного положения максимума не только симметричных, но и несимметричных треугольных видеоимпульсов и обеспечение измерения их амплитуды. Для достижения цели в устройство, содержащее делитель 12 напряжения, компараторы 8,9, элементы 10,11 дифференцирования, элементы НЕ 25, 26, элементы ИЛИ 6,43,53, триггеры 5, 21-23. сумматоры 30, 33, блок 28 умножения, элементы 7,39 задержки, группы элементов И 51,52, введены генератор 35 линейно изменяющегося

1 88198 напряжения, ключи 13 16,44, пиковые детекторы 17-70, триггер 24, инверторы ? 7,31,3?,40,41, блоки 29,36, 37 умножения, блоки 45,46 деления, согласующие усилитепи 47,48, аналого-цифровые преобразователи 49,50.

Работа устройства основана на линейной аппроксимации фронта и спада видеоимпульса по двум точкам, полученным при пересечении опорных напряжений, сформированных на входе и выходе делителя 12. Моменты пересечения выделяются компараторами 8,9 и злег

Изобретение относится к импульсной технике и может быть использовано в измерительных устройствах.

Цель изобретения - расширение функциональных возможностей за

25 счет определения временного положения максимума не только симметричных, но и несимметричных треугольных видеоимпульсов и обеспечения измерения их амплитуды.

На чертеже приведена структурная схема устройства.

Устройство содержит шину 1 нСтарт, шину 2 "Стоп", входную шину 3, первую шину 4 опорного напряжения, первый триггер 5, первый элемент ИЛИ 6, 35 первый элемент 7 задержки, первый и второй компараторы 8 и 9, первый и второй элементы 10, 11 дифференцирования, делитель 12 напряжения, пер-. вый, второй, третий, четвертый ключи 13-16, первый„ в- арой, третий, четвертый пиковые детекторы 17-20,, второй, третий, четвертый, пятый триггеры 21-24, первый и второй элементы НЕ 25 и ?6„ первый инвертор

27, первый и второй блоки 28, 29 умножения, первый сумматор 30, второй инвертор 3 1, третий инвертор 32,, второй и третий сумматоры 33 и 34, генератор 35 линейно изменяющегося 50 напряжения, третий и четвертый блоки

36 и 37 умножения, четвертый сумматор 38, второй элемент 39 задержки„ четвертый и пятый инверторы 40 и

41, пятый сумматор 42, второй элемент

ИЛИ 43, пятый ключ 44, первый и второй блоки 45 и 46 деления, первый и второй согласующие усилители 47 и 48, первый и второй аналого-цифровые грементами 10,11 дифференцирования. Линейная шкала времени формируется генерато. ром 35 ° Триггеры 21-24, ключи 13-16 и пиковые детекторы 17-20 обеспечиЬ вают фиксацию напряжений, соответствующих, моментам пересечения напря— жением входного импульса опорных уровней. Остальные блоки обеспечивают вычисление абсциссы и ординаты точки пересечения двух аппроксимируемых прямых, то есть временного положения максимума треугольного видеоимпульса и его амплитуды. 1 ил.

1 образователи 49 и 50, первую и вторую группы 51, 52 элементов И, третий элемент ИЛИ 53, первую и вторую. выходные шины 54, 55, вторую шину

56 опорного напряжения.

Шина 1 соединена с, запускающим входом генератора 35, шина 2 соединена с первым входом первого элемента

ИЛИ 6 и с останавливающим входом генератора 35, выход которого соединен с сигнальными входами ключей 13 -16 .

Входная шина 3 соединена с первыми входами первого и второго компарато т ров 8 и 9, шина 4 соединена с вторым входом второго компаратора 9, с первым входом первогс блока 28 умножения и с входом делителя 12, выход которого соединен с первым входом второго блока 29 умножения и с вторым входом первого компаратора 8. Выходы первого и второго компараторов 8 и 9 соединены с входами соответственно первого и второго элементов 10 и 11 дифференцирования. Выход второго элемента 11 дифференцирования соединен с единичным входом третьего триггера

22 и через второй элемент НЕ 26 — с единичным входом четвертого триггера

23. Выход первого элемента 10 дифференцирования соединен с единичным входом второго триггера 21 а через первый элемент НЕ 25 - с единичным входом триггера 24 и входами второго элемента 39 задержки.

Инверсные выходы триггеров 21-24 соединены с управляющими входами ключей 13-16 соответственно, выходы которых соединены с сигнальными sxoдами пиковых детекторов 17-20 соответственно, управляющие входы кото25 тд" g ном — 1/U — одинаков для всех блоков умножения.

Блоки 45, 46 деления — в виде любой из схем деления, реализующих операцию

5 1 6 В В 1 .. В 6 м выход которого соединен с вторы рых объединены и соединены с выходом элемента ИЛИ 6. Выход первого пико-. входом ..с ме а

1 мента ИЛИ вь1ход которо7 го соединен с входом первого элеменвого детектора 17 соединен с первым

6 множения та 7 задержки и с нулевым входом входом третьего блока 3 умножения первОго триггера 5. ыход э

В 3 JlPMPHTB и че ез первый инвертор 27 - с первым р 0. Выхо задержки соединен с нулевыми входами входом первого сумматора 3 . ыход

4. ы 30 33 второго пикового д ового етектора соедир 18 с еди- триггеров 21-2 . Сумматоры

34 38 42 могут быть реализованы пе вым входом четвертого бло- 3,, могут в виде двухвходового суммирующего ка 7 умножения и через второй ин- 10 в виде Лв ка 37 у усилителя, реализующего операцию вертор 31 - с первым входом второго

Я сумматора 33. Выход третьего пиковоН = — k го детектора 19 соединен с вторыми вых вх, ;

1=! входами второго сумматора 33 и четвертого блока 3 умножения. ыход ib — ффи ие четвертого пикового детектора 20 соевх ами пе aîãî сумдинен с вторыми входами пер о

Блоки 28, 29, 36, 37 умножения мато а 30 и четвертого блока 37 ум.- волоки ма ор 3 о с ммато а 3 0 могут быть реализованы в виде устроинсвкения. Выход первого сумматора 3 ства перемножения на квадрато а вадратор х через третий инвертор 32 соединен с 20

34 и РеализУющих опеРацию первым входом третьего сумматора 34 и с вторым входом первого блока 28 умножения. Выход второго сумматора 33

ЬХ,2 вых а вхл соединен с вторыми входами третьего сумматора 34 и второго блока 29 умножения. Выходы блока 28 и 29 умножения соединены соответственно с первым и вторым входами четвертого сумматора 38, выход которого соединен с входом делимого первого блока 5

/U деления. Выход третьего сумматора 34 USXl 5XE )

&ЫХ через четвертый инв р ор т 40 сое инен

A ,с первым входом второго элемента ИЛИ где k =1, — оди — Ъ вЂ” наков для всех

9 блоков деления

43. второй вход которого соединен с t

Инвеоторы 27, 31, 3 40 41 выходо м пятого ключа 44,. сигнальныи ой ши- З в виде инвертирующего усилителя. Кровход которого соединен с второй шиме того, входные цепи тригг еров 5

1-"4 н И 51 52 со жат версным выходом первого триггера 5.

Выход второго элемента ИЧИ 43 соеди- схемы диодной развязки, а б 45 46 импульсы отрицательнои полярност нен с входом делителя локов деления. B ход

ы ы блоков 36 и 37 умноже- и фильтры низкой частоты (конденса-, торы), что обеспечивает их работу ния второй напрямую, а первый - через пятый инвертор 41, соединены с

У

B импульсном режиме. входами пятого сумматора 42, выход

С щность работы устройства заключакОторОгО. сОединен с входом делимОгО 45 второго блока деления.

46 еления. Выходы бло- ется в том, что осуществляется линейия онта и спада ви45 46 ления через согласующие ная аппроксимация фронта и спада в усилители 47 и 48 соединены с анало- деоимпульса по двум точка фр спа а пол чаемым в моменты пересего-ц го- ифровыми . преобразователями 49 спада, у ия после ними двух фиксированных и 50, выходы которых соединены пораз- чения послед рядно с первыми входа ми. групп элемен- порогов измерения, полученные прямые кст аполи ются до взаимного перев И 51 52 вторые входы которых экстрапол ру тов сечения, абсцисса точки пересечеобъединены и соединены с выходом вто" рого элемента 39 3 д Рж за е ки. Выходы ния показывает временное положение видеоимпульса, а ордината точки пегруппы 52 элементов pl соединены ло- видеоимпульса итуды, разрядно с.выход " " 55. B ной шиной 55. Вьиоды ресечения дает значение ампл

Найдем соотношения, позволяющие группы 51 элементов И соединены АО» аидем . определить а сциссу и о д р инату точразрядно с выходной шиной 54 и с входами третьего элемента ИЛИ 53 р ки пе есечения двух прямых.

1688198

2а и - e у

Я откуда

ЙфЙе - Йг1:g, к (— — — - -.-

t4-t9+t2-С1

Уравнение лряиой, проходящей через две точки фронта, может быть представлено в виде. (Uu» «Ui)t + ed< — t U йдЕ где t1,t — моменты времени пересе.чения фронта с уровняии напряжения Б,U< соот1Î ветственно.

Аналогично уравнение прямой, проходящей через две точки спада:

15 (Ug -Uge + tyUg - tyUy е где t<,t — моменты времени пересечения спада видеоиипульса с уровнями U и Ug соответственно.

Учитывая, что в точке пересечения t,- ординаты одинаковы, запишем: (Ug - Uà)tü + йаУа — tsU>

««и»ы %»

- tg а -"-с„- —,- - —,—,— -,-"„35

Пй — 01 Ц» - Ua . eye — йнtw

tg t) ty tp ty e,. +e

Для треугольных видеоимпульсов значение амплитуды - это ордината точки пересечения, которую легко опре-. делить, подставляя найденное значение д в уравнение любой из прямых.

При этом

e

U — — — ---+ (— - — — -)к

И3

Ua(e<- e<) - U<(e — e )

«ь » е

tg - e. "" tg + tg

Устройство работает следующим

Мразом.

В исходном состоянии триггеры 5, 21-24 обнулены. Пиковые детекторы 17ЕО обнулены. Единичные уровни о инI версных выходов триггеров 21-24 замыкают ключи 13-16. Единичный уровень с инверсного выхода первого триггера 5 замыкает пятый клоч 44, разрешая поступление опорного напря.жения с шины 56 на входы делителя блоков 45 и 46 деления для исключения операции. деления на ноль. Генератор 35 остановлен» и на его выходе - нулевое напряжение. На шину

4 подается значение напряжения второго порогового измерения U<, иэ которого с помощью делителя 12 фориируется значение напряжения первого

nopora измерения U . Напряжения порогов измерения U< x U< поступают на вторые входы компараторов 9 и 8, на выходам которых из-за отсутствия напряжения на входной шике 3 устанавливаются нулевые уровни, а также на первые входы блоков 28 и 29 уиножения.

Устройство запускается импульсом по шине 1, который поступает на за" пускающий вход генератора 35. Послед ний формирует напрякение вида: т.е. шкалу времение

Напряжение Бык через открытые ключи 13-il6 подается ка пиковые детекторы 17-20, которые отслеживают его значение, Появление напряжения на выходах пиковых детекторов 17-20 вызывает переходные процессы в связанных с ними элементах, которые не представляют интереса, поскольку приводят только к появлению неиспользованных кодов на выходах аналого-цифровых преобразователей 49 и 50.

При достижении напряжением фронта видеоиипульса, поступаницего на входную шину 3, напряжекия первого порога измерения на выходе первого компаратора 8 появляется единичный положительный скачок напряжения, иэ которого первый элеиент 10 дифферен цирования формирует иипульс положительной полярности, который переводит второй триггер 21 в единичное состояние. Импульс отрицательной полярности, появляющийся на выходе элемента НЕ 25, ликвидируется входными цепями триггеров 24 и 23 и элеиентов

И 51, 52. Нулевой уровень с инверс-, ного выхода второго триггера 21 раз=

1688 мыкает первый ключ 13, что приводит к фиксации на выходе первого пикового детектора 17 напряжения kt< где

t, — момент пересечения фронтом виЛ деоимпульса первого порога измерения.

При достижении напряжением Фронта видеоимпульса напряжения второго порога измерения U на выходе второго компаратора 9 появляется единичный положительный скачок напряжения, из которого второй элемент 11 дифференцирования формирует импульс положительной полярности, который перево дит .третий триггер 22 в единичное состояние. Импульс отрицательной полярности с выхода элемента НЕ 26 аннулируется входными цепями четвер, того триггера 23 . Нулевой уровень с инверсного выхода третьего триггера 22 размыкает второй ключ 14., что приводит к фиксации на выходе второго пикового детектора 18 напряжения

kt где t< — - момент пересечения э фронтом видеоимпульса второго порога измерения.

При пересечении напряжением спада видеоимпульса напряжения второго по- . рога измерения U< sa выходе второго .компаратора 9 появляется единичный отрицательный скачок напряжения, из которого второй элемент ll дифференцирования формирует импульс отрицательной полярности, который гасится входными цепями третьего триггера

22. Импульс .положительной полярности с выхода второго элемента НЕ 26 пе-. реводит четвертый триггер 23 в еди" ничное состояние. Нулевой уровень с инверсного выхода четвертого триггера 23 размыкает третий ключ 15, что приводит к фиксации на выходе третьего пикового детектора 19 напряжения

kt>, где t> — момент пересечения спадом видеоимпульса второго .порога измерения.

При пересечении напряжением спа- да видеоимпульса напряжения U перво" го порога измерения на выходе первого компаратора 8 появляется едийичный отрицательный перепад напряжения, из которого первый элемент 10 диффе" ренцирования Формирует импульс отри" цательной полярности, который гасится входными цепями второго триггера

21. Импульс положительной полярности . с выхода первого элемента НЕ 26 переводит пятый и первый триггеры 24 . и 5 в единичное состояние и поступа198 10 ет на вход второго элемента 39 задержки. Нулевой уровень с инверсного выхода пятого триггера 24 размыкает четвертый ключ 16> что приводит к

Фиксации на выходе четвертого пикового детектора 20 напряжения kt4, где — момент пересечения спадом видео4. импульса первого порога измерения.

Нулевой уровень с инверсного выхода первого триггера 5 размыкает пятый ключ 44, что обеспечивает поступление ненулевого напряжения на входы делителя блоков 45 и 46 деления только с выхода третьего сумматора 34. !

Дальнейшую работу устройства рассмотрим на момент окончания переходных процессов в его элементах.

20 Четвертый блок 37 умножения формирует на своем выходе напряжение, пропорциональное произведению напряжений с выходов второго и четвертого пиковых детекторов 18 и 20:

25, =1сkt t

"SIX У а 4

Третий блок 36 умножения Формиру-! ет на своем выходе напряжение, про30 порциональное произведению напряжений с выходов первого и третьего пиковых детекторов 17 и 19

ФД

ВЬУ 6 2 Л g,P которое. инвертируется пятым инвертором 41 и подается совместно с напряжением 0 на входы пятого сумматоВЫХ М ра 42, на выходе которого формирует"

40 ся напряжение, пропорциональное сумме входных напряжений k k (t2t4 t>) L

ВИХ.42 Л 2 2 4.

4 которое подается на вход делимого второго блока 46 деления.

Первый сумматор 30 Формирует на своем выходе напряжение, пропорцйональное сумме напряжений с выхода четвертого пикового детектора 20 и инвертированного напряжения с вы,хода первого пикового детектора 17:

U =-kk (е -t„)

ЬЫХ.56 Л

S5 которое инвертируется третьим инвертором 32 и подается на второй вход первого блока 28 умножения и на первый вход третьего сумматора 34, на

1688198

12 втором входе которого действует наг;— ряжение с выхода второго сумматора 33

АЛЫХ,ЗЗ 1 9 2) у что приводит к формированию на выходе третьего сумматора 34 напряжения

11уЫХ, 4.= k k1 {t4 t1 t> +t2) 10 которое инвертируется пятым инвертсром 40 и через второй элемент ИЛИ 4 подается на вход делителя блоков 45 и 46 деления. l5

Блок 46 деления формирует на свсем выходе напряжение, пропорциональное частному от воздействующих íà eão входах напряжений

k k, k k<(e)

g 20

ВЫХ.46 1< 1С (С4 — t1 — tg + Й1 )

Или„с учетом, что k> -= 1/k

k(,tq -t

Блок 28 умножения формирует на своем выходе напряжение

30 а блок 29 умножения

" Ь1х. 11 Л "З ""й) >

35 что приводит к формированию на выходе четвертого сумматора 38 напряжения

Вых.ьа k k<Р2 .(t4 — U (e -e )J

3 2 ) которое подается на вход делимого йервого блока 45 деления.

Блок 45 деления формирует на своем выходе напряжение

kqkkgu<(tq -1: )-VZ(t -t )

4 1 3)

1 1 2

Ua(t4, -t1) — U (t2 -tf) 4 й1 Е9

Усилители 4/ и 48 предназначены для согласования выходного динамичес- 5 кого диапазона блоков 45 и 46 деления с входным динамическим диапазоном аналого-цифровых преобразова,елей 49 и 50. При совпадении динамических диапазонов для рассматриваемого случая коэффициент усиления согласующего усилителя 48 равен kl/k, а согласующего усилителя 47 - единице, что позволяет получить на выходе аналого-цифрового преобразователя 50 код временного положения видеоимпульса:

tg ° t4 -С(ty

Р

+t

4. 1 9 2 а на выходе аналого-цифрового преобразователя 49 - код амплитуды для треугольных и пилообразных видеоимпульсов

Uq(t -t ) — U, (t — t )

Импульс с выхода второго элемента

39 задержки, задержанный на максимальное время переходных процессов в элементах устройства, определяемое как суммарное время срабатывания сумматора 30, инвертора 32, блока 28 умножения, сумматора 38, блока 45 деления, согласующеro усилителя 48, аналого-цифрового преобразователя 51, считывает коды временного положения и амплитуды видеоимпульса с разряд= ных выходов аналого-цифровых преобразователей 49 и 50 и через группы элементов И 51., 52 выдает их на выходные шины 54» 55. Импульсы с выхо- i дов группы элемента И 51 обьединяют-: ся третьим элементом ИЛИ 53„ и полученный импульс через первый элемент

ИЛИ 6 обнугяет первый триггер 5 и пиковые детекторы l/-2 0, а также подается на вход. первого элемента 7 задержки. Импульс с выхода первого эле- мента 7 задержки, задержанный на время обнуления пиковых детекторов 1720, обнуляе г триггеры 21-24.

Устройство готово к измерению временного положения и амплитуды очередного видеоимпульса .

По завершении измерений на шину

2 устройства подается импульс, который останавливает генератор 35, через первый элемент ИЛИ 6 обнуляет первый триггер 5 и пиковые детекторы 17-20, а также через пиковый эле мент задержки 7 - триггеры 21-24.

УстрОй cT8G в исходном сОстОянии 1

Таким образом, устройство позволяет определить положение максимума

l3 l 63(1 4 и значение амплитуды для несимметрич- соедине а с нема с первым сходом г Гс" элемента ИПИ и с останав.;пялю у.м ных треугольных видеоимпульсов. входом ге нера тора лине йн о изме няю-б етения

Формула изо ре щегося напряжения, выход которог i соединен с сигнальными входами с пс Ро по четвертый ключей, причем шиУстройство для определения времен- вого по на опо ного напряжения соединена с ного положения максимума и измере- на опор выи вхо ом первого блока умнэже— ния амплитуды треугольных видеоимпуль- псрвыи х д ния выход делителя напряжения соедисов содержащее делитель напряжения, о ия, ия дд м вто ого бл ка первыи и второи ком параторы первый

У кен с первым входо Р множения выходы первого и второго и второй элементы дифференцирования, ум о первый и второй элементы НЕ, с перво- элеиенто д фф р в и е енцирования соединены с единичными входами соответственго по третий элементы ИЛИ, с первого но вто ого и третьего триггеров, выпо четвертый триггеры, первыи и вто- Р хо ы второго и первого элементов рой сумматоры, первый блок умножения, д сое инены с единичными входами соотпервый и второй элементы задержки, с д ветственно четвертого и пятого тригпервую и вторую группы элементов И, в

НЕ еге ов выход первого элемента соепричем первая шина опорного напряже- Р динен с единичным входом первого ния соединена с входом делителя напт иггера, инверсные выходы с второго ряжения входная шина соединена с P

j по пятый триггеров соединены с уппе выми входами первого и второго

Р авляющими входами соответственно с коипараторов, выходы которых через Рав первого по четвертый ключеи, выходы соответственно первый и второй элемен- р инены с вхо- - которых соединены с сигнальными вхоты диффе рен цирования соединены с вхо- 2 к четве тый детектодами с первого по четвертый де дами соответственно первого и второров, управляющие входы которых орых соего элементов НЕ, выход делителя нвпдинены с выходом первого элемента ряжения соединен с вторым входом перента заИЛИ и с выходом первого элемента ваго компаратора, выход первого эле нен с держки, выход которого соедине мента НЕ соединен с входом второго тый нулевыми входами с второго по пят и элемента задержки, выход которого соеИ триггеров, при этом выход первого динен с первыми входами элементов лерпикового детектора соединен с л первой группы выходы которых соедиЭ вым входом третьего пока у б множения нены поразряд но с пе вой выходнои шиР и через первый инвертор - с первым нои и с вход р ами т етьего элемента первого сумматора, выход втоИЛИ, первые входы второ" ру ой г ппы эле- . входом собой вы- рого пикового детекто етектора соединен с ментов И объединены между со ой, выпервым входом четвер четвертого блока умноход первого элемента NJlN соединен женил и через второй инвертор — с с нулевым входом первого триггера, первым входом второго сумматора, выход третьего пикового детектора соединен с вторыми входами второго сумнк иональных возможностеи за с чет обеспечения возможматора и третьего блока умножения, ности определ ения в еменного положеР выход четвертого пикового детектора ния максимума не только симметричных, соединен с вторыми входами четвертоно и несимметр ичных треугольных видеоо блока умножения и первого суммаимпульсов и Р и изме ения их амплитуды, го лока тора, выход которого через третии в него введ ены генератор линейно инвертор соединен с первым входом изменяющег р ося нап яжения, с первого третьего сумматора и с вторым вхопо пятыи ключи, пиков д и овые етекторы с ом пе вого блока умножения, выход первого по четвертый, тый пятый триггер, дом первого о второго сумматора соединен с вторыми о по пятый инверторы, блоки с первого входами второго блока умножения и умноже ия н с вто ого по четвертыи, с

Р т етьего сумматора» выходы первого третьего по пятый сумматоры, первыи тре ь и второго блоков умножения соединеой блоки деления, первый и втои второй и ны соответственно с первым и вторым рой и согласующие усилители первыи и ны

6 - входами четвертого сумматора, выход второй а и аналого-цифровые прес разовакоторого соединен с входом делимого шина "Старт" соединена с запус- которого тели, ши а первого блока деления, выход третьим вхо ом генератора линейно и

"Стоп" et-o сумматора через четвертыи инверизменяющегося напряжения, шина топ

i6881gR

1 г

Составитель А. Смирнов

Редактор Т. Лошкарева Техред A,Êðàâ÷óê Корректор И. Самборская

Заказ 3707 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г.Ужгород, ул. Гагарина, 191 тор соединен с первым входом второго элемента ИЛИ, второй вход которого соединен с выходом пятого ключа, сигнальный вход которого соединен с второй шиной опорного напряжения, а управляющий вход ." с инверсным выходом первого триггера, выход второго элемента ИЛИ соединен с входаии делителя первого и второго блоков деления, выход третьего блока умножения через пятый инвертор соединен с первым входом пятого суммато ра, второй вход которого соединен с выходом четвертого блока умножения, а выход соединен с входом делимого второго блока деления, выходы первого и второго блоков деления через соответственно первый и второй согласующие усилители соединены с входами соответственно первого и второго аналого-цифровых преобразователей, выходы которых соединены поразрядно с вторыми входами элементов

И соответственно первой и второй

ip,групп, первые входы элементов И второй группы соединены с выходом второго элемента задержки, а выходы поразрядно соединены с второй выходной шиной, при этом выход третьего элемента ИЛИ соединен с вторым входом первого элемента ИЛИ.