Аналого-цифровой преобразователь

Иллюстрации

Показать все

Реферат

 

Изобретение относится к измерительной технике и может быть использовано в цифровых измерительных приборах и информационно-измерительных системах при кодировании электрических сигналов. Изобретение позволяет повысить точность преобразования за счет подавления мультипликативной составляющей погрешности . Это достигается тем, что в устрйство, содержащее переключатель 2, источник 1 образцового напряжения, интегратор 3, компаратор 5, генератор 4 образцовой частоты, элемент И 6, блок 17 управления, элемент ИЛИ 11, элемент И 9, счетчик 10, введены элементы НЕ 7, 8, реверсивный счетчик 12, формирователь 14 импульсов, цифровой компаратор 13, регистр 16, постоянное запоминающее устройство 15. 1 з.п.ф-лы, 3 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (я)з Н 03 М 1/52

ГОСУДАР СТВЕ ННЫ Й КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4227221/24 (22) 10.04.87 . (46) 07.11.91. Бюл. hh 41 (72) А.А.Плавильщиков (53) 681.325 (088.8) (56) Аналоговые устройства для микропроцессоров и мини-ЭВМ. — М.: Мир, 1981, с. 159-160, рис, 6.20 а.

Заявка Японии

М 54 -27227, кл. Н 03 К 13/20, 1974. (54) АНАЛОГО-ЦИФРОВОЙ ПРЕОБРАЗОВАТЕЛЬ (S7) Изобретение относится к измерительной технике и может быть использовано в цифровых измерительных приборах и ин„„SU „„169G197A1 формационно-измерительных системах при кодировании электрических сигналов. Изобретение позволяет повысить точность преобразования за счет подавления мультипликативной составляющей погрешности. Это достигается тем, что в устрйство, содержащее переключатель 2, источник 1 образцового напряжения, интегратор 3, компаратор 5, генератор 4 образцовой частоты, элемент И 6, блок 17 управления, элемент

ИЛИ 11, элемент И 9, счетчик 10, введены элементы НЕ 7, 8, реверсивный счетчик 12, формирователь 14 импульсов, цифровой компаратор 13, регистр 16, постоянное запоминающее устройство 15. t з.п.ф-лы, 3 ил.

Изобретение относится к измерительной технике и может быть использовано в цифровых измерительных приборах и информационно-измерительных системах при кодировании электрических сигналов, Целью изобретения является повышение точности преобразования за счет подавления мультипликативной составляющей погрешности, На фиг. 1 приведена функциональная схема устройства; на фиг. 2 — функциональная схема блока управления; на фиг, 3— характеристики преобразования.

Устройство содержит источник 1 образцового напряжения, переключатель 2, интегратор 3, генератор 4 образцовой частоты

ГО4, компаратор 5, элемент И 6, элементы

HE 7 и 8, элемент И 9, счетчик 10, элемент

ИЛИ 11, реверсивный счетчик 12, цифровой компаратор 13, формирователь 14 импульсов, постоянное запоминающее устройство (ПЗУ) 15, регистр 16, блок 17 управления, информационный вход 18, вход 19 запуска, вход 20 обеспечения режима, выход 21, блок управления (фиг. 2) содержит триггер

22, элемент И 23, счетчик 24, триггер 25, элемент И 26, Аналого-цифровой преобразователь (АЦП), в зависимости от сигнала, поступающего на его вход 20, работает в одном из 2-х режимов. В режиме 1 оценивается значение мультипликативной составляющей погрешности преобразования, а в режиме 2 осуществляется кодирование измеряемой величины с коррекцией мультипликативной составляющей погрешности.

Режим 1 используется периодически при калибровке АЦП и задается сигналом

"1", подаваемым на вход 20 и далее иа четвертый вход блока 17. При этом на вход 18

АЦП подается эталонное напряжение, соответствующее максимальному коду на выходе 21. Запуск АЦП осуществляется импульсом, подаваемым на вход 19. По переднему фронту этого импульса нг первом выходе блока 17 формируется сигнал "1", который поступает на третий вход переключателя 2. Переключатель 2 подключает входное напряжение к входу интегратора 3, который интегрирует его в течение заданного интервала времени. По окончании указанного интервала на выходах блока 17 формируются сигналы: иа первом — "0", на втором — *1", на третьем — короткий импульс; на четвертом — " 1". В результате этого переключатель 2 отключает от входа интегратора 3 входное напряжение и подключает к его входу напряжение противопоЛОжиОй ПОЛярНОСТИ С ВЫХОДа ИСТО 4ИИКВ 1, вызывая линейный спад напряжения на выходе интегратора 3; счетчик 10 импульсом, поступающим на его первый вход через элемент 11, устанавливается в "0"; счетчик 12 импульсом, поступающим на его третий вход, устанавливается в "0"; элемент 6 разблокируется по второму входу и импульсы, поступающие на его первый вход, начинают поступать на выход и далее на первый (суммирующий) вход счетчика 12.

Линейный спад до нуля напряжения на выходе интегратора 3 занимает интервал времени, пропорциональный величине входного напряжения. Окончание этого процесса фиксируется компаратором 5, который в момент равенства нулю напряжения на выходе интегратора 3 формирует на своем выходе импульс, поступающий на четвертый вход переключателя 2 и на первый вход блока 17, Переключатель 2 отключает вход интегратора 3 от выхода источника 1 и подключает его к нулевому потенциалу, а блок 17 на своем втором выходе формирует сигнал "0" и блокирует элемент 6. При этом прекращается поступление импульсов на первый вход счетчика 12, и на его выходе фиксируется код результата. При проектировании реальная крутизна характеристики преобраз .вания АЦП (фиг. 3, характеристика 2) выбирается (соответствующей величиной напряжения источника 1 или частоты следования импульсов генератора 4) такой, чтобы она, несмотря на возможные флуктуации (температурную и временную), превышала крутизну идеальной характерстики преобразования (фиг. 3, характеристика 1).

Это превышение оценивается величиной:

Кп = М « - М «, (1)

ГДЕ Имакс КОД МаКСИМаЛЬНОГО ВХОДНОГО напряжения при реальной характеристике преобразования;

Нмь« — код максимального входного напряжения при идеальной характеристике преобразования.

ЕмкОсть счетчика 1 2 — NQQ Выбирается равной величине N «, поэтому при кодирОВании эталонноГО максимальноГО напряжения счетчик 12 переполняется и вновь заполняется импульсами, При этом результирующее значение кода на выходе счетчика 12 будет равно йп. Код йп, занимающий несколько младших разрядов счетчика 12, поступает иа первый (адресный) вход ПЗУ

15 и осуществляет выбор соответствующей ячейки памяти последнего, В режиме 1 ПЗУ 15 и регистр 16 сигна1оМ 1, поступающим HB BTQQQA и первый

Входы, устанавливаются соответственнО В режимы "Чтение" и "Запись".

1690) 7

При этом в процессе кодирования эталонного напряжения происходит последовательный выбор ячеек ПЗУ 15, считывание их содержимого и запись его в регистр 16, По окончании укаэанного процесса в регистре 16 будет записано содержимое ячейки памяти, код адреса которой равен Иг1, На этом работа в режиме 1 заканчивается.

В режиме 2 кодируется исследуемое напряжение, поступающее на вход 18 АЦП, Этот режим задается сигналом "0", подаваемым на вход 20 АЦП, Запуск АЦП осуществляется импульсом, подаваемым на вход 19.

По переднему фронту этого импульса на первом выходе блока ":7 формируется сигнал "1", который поступает на третий вход переключателя 2. Переключатель 2 подключает входное напряжение к входу интегратора 3, который интегрирует его в течение заданного интервала времени, По окончании указанного интервала на выходах блока

17 формируются сигналы; на первом — "0", на втором — "1", на третьем — короткий импульс, на четвертом — "О".

В результате этого переключатель 2 отключает от входа интегратора 3 входное напряжение и подключает к его входу напряжение противоположной полярности с выхода источника 1, вызывая линейный спад напряжения на выходе интегратора 3; счетчик 10 импульсом, поступающим на его первый вход через элемент 11, устанавливается в "О"; счетчик 12 импульсом, поступающим на его третий вход, .устанавливается в

"0"; элемент 6 разблокируется по второму входу, и импульсы, поступающие на его пеовый вход с выхода генератора 4, начинают поступать на ее выход и далее на первый, вход счетчика 12.

При этом в процессе заполнения счетчика 12 импульсами образцовой частоты, в отличие от режима 1, осуществляется периодическая коррекция текущего значения крутизны преобразования, Указанная коррекция осуществляется подачей импульсов на второй (вычитающий) вход счетчика 12.

Корректирующие импульсы, во избежание сбоя счетчика 12, формируются в паузах между импульсами образцовой частоты, поступающих на первый вход счетчика 12. При этом период следования этих импульсов в определенное число (0) раз превышает период следования импульсов образцовой частоты.

Процедура коррекции осуществляется, следующим образом.

При заполнении счетчика 12 импульсы с выхода элемента 6 поступают также и на вход счетчика 10, код с выхода которого сравнивается с содержимым регистра 16

55 го. По окончании процесса кодирования входного напряжения на первый вход блока

17 поступает импульсный сигнал, который устанавливает триггер 25 в "О". Сигнал "0" блокирует элемент 26, а также поступает на второй выход блока 17.

50 цифровым компаратором 13. В моменты равенства кодов, поступающих на его входы, компаратор 13 срабатывает и запускает формирователь импульсов 14. При запуске формирователь 14 формирует на своем выходе короткий импульс, длительность которо о в 1,5 раза превышает длительность импульсов образцовой частоты, Этот имг ульс через элемент 11 поступает на первый вход счетчика 10 и устанавливает его в состояние "0", Кроме того, указанный импульс поступает на третий вход элемента 9, По второму входу этот элемент разблокируется сигналом "О", поступающим с четвертого выхода блока 17 через элемент 8, По первому входу элемент 9 разблокируется в паузах между импульсами образцовой частоты. Таким образом, импульс с выхода формирователя 14 поступает на второй вход счетчика

12 и уменьшает на единицу его содержимое, В дальнейшем описанная процедура периодически повторяется. В итоге результирующая характеристика преобразования АЦП принимает линейно-ступенчатый вид (фиг, 3, характеристика 3), Блок 17 работает следующим образом.

В режиме 1 на четвертый вход блока 16 подается сигнал 1". который разблокирует элемент 26. На третий вход блока 17 подается импульс запуска, который устанавливает счетчик 24 в "О", а триггер 22 — в "1"

Си —: àp с выхода триггера 22 поступает на первь и выход блока 17 и на первый вход элемента 23, разблокируя последний, В результате этого импульсы обоазцовой частоты, поступающие на второй вход блока 17, через разблокированный элемент 23 подаются на счетный вход счетчика 24, При этом время заполнения счетчика 24 определяет величину времени интегрирования входного напряжения. При переполнении счетчика 24 импульс переполнения с выхода последнего поступает на третий выход блока 17 и на второй вход триггера 22, устанавливая его в "0". При этом сигнал "1" с первого выхода блока 17 снимается, а элемент 23 блокируется, и поступление импульсов образцовой частоты на первый вход счетчика 24 прекращается, Импульс переполнения поступает также на первый вход триггера 25, устанавливая его в "1", Сигнал с выхода триггера 25 поступает на второй выход блока 17 и через разблокированный элемент 26 — на четвертый выход последне1690197

В режиме 2 блок 17 работает аналогично режиму 1, Отличие заключается в том, что на четвертной вход блока 17 вместо "1" подается "0", При этом в режиме 2 на четвертом выходе блока 17 формируется постоянный сигнал "0".

Формула изобретения

1. Аналого-цифровой преобразователь, содержащий переключатель, первый вход которого является входной шиной, второй вход соединен с выходом источника образцового напряжения, третий вход соединен с первым выходом блока управления, а выход через интегратор — с входом компаратора, генератор образцовой частоты, выход которого соединен с первым входом первого элемента И, счетчик, первый вход которогсг соединен с выходом элемента ИЛИ, второй элемент И, отличающийся тем, что, с целью повышения точности преобразования за счет подавления мультипликативной составляющей погрешности преобразования, в него введены два элемента НЕ, реверсивный счетчик, формирователь импульсов, цифровой компаратор, регистр, постоянное запоминающее устройство, при этом выход компаратора соединен с четвертым входом переключателя и с первым входом блока управления, второй выход которого подключен к второму входу первого элемента И, выход которого соединен с вторым входом счетчика и первым входом реверсивного счетчика и через первый элемент HE — с первым входом второго элемента И, второй вход которого соединен с выходом второго элемента НЕ, третий вход объединен с первым входом элемента ИЛИ и через формирователь импульсов соединен с выходом цифрового компаратора, а выход второго элемента И соединен с вторым входом реверсивного счетчика, третий вход которого объединен с вторым входом элемента И и соединен с третьим выходом блока управления, выходы реверсивного счетчика соединены с соответствующими первыми

5 входами постоянного запоминающего устройства и являются выходной шиной, второй вход постоянного запоминающего устройства объединен с первым входом регистра, входом второго элемента НЕ и сое10 динен с четвертым выходом блока управления, выходы постоянного запоминающего устройства соединены с соответствующими вторыми входами регистра, выходы которого соединены с соответствующими

15 первыми входами цифрового компаратора, вторые входы которого соединены с соответствующими выходами счетчика, выход генератора образцовой частоты соединен с вторым входом блока управления, третьим

20 и четвертым входами которого являются соответственно вход запуска и вход обеспечения режима.

2. Преобразователь по и. 1, о т л и ч а ющи и ся тем, что блок управления выполнен

25 на двух триггерах, двух элементах И и счетчике, первый вход которого соединен с выходом первого элемента И, второй вход объединен с первым входом первого триггера и является третьим входом блока, выход

30 счетчика соединен с вторым входом первого триггера, первым входом второго триггера и является третьим выходом блока, четвертым выходом которого является выход второго элемента И, первый вход которого является

35 четвертым входом блока, второй входсоединен с выходом второго триггера и является вторым выходом блока, второй вход второго триггера является первым входом блока, первый вход первого элемента И соединен

40 с выходом первого триггера и является первым выходом блока, второй вход первого элемента И является вторым входом блока, 1690197

Составитель А.Титов

Редактор О.Хрипта Техред M.Mîpãåíòàë Корректор А.Осауленко, Заказ 3827 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва. Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101