Устройство для синхронизации по циклам
Иллюстрации
Показать всеРеферат
Изобретение относится к многоканальной электросвязи. Цель изобретения - повышение помехоустойчивости. Устройство для синхронизации по циклам содержит опознаватель 1 синхрогруппы, состоящий из регистра 2 сдвига и дешифратора 3, анализатор 4 искажений синхросигнала, состоящий из дешифраторов 5 и 6 и элемента И 7, коммутатор 8 режима работы, состоящий из триггера 9, элементов И 10 и 11, элемента Не 12 и элемента ИЛИ13, цепь 14 удержания, синхронизма, в состав которой входят элемент И 15, элемент И-НЕ 16, элемент ИЛИ 17 и накопитель 18 по выходу из синхронизма , цепь 19 поиска синхронизма, состоящую из элементов И 20 и 21, элемента ИЛИ 22, элемента И-НЕ 23, триггера 24 и накопителя 25 по входу в синхронизм, а также элемент И-НЕ 26, анализатор 27 искажений, элемент И 28, делитель 29, генераторный узел 30, выделитель 31 тактовой частоты и канальный распределитель 32. Защиту от ложного сбоя и ложного синхронизма осуществляет анализатор 27. В устройстве одновременно осуществляется анализ как синхрогрупп, так и команд управления согласованием. Только по обобщенному сигналу с выхода анализатора 27 принимается решение о переводе в тот или иной режим работы системы . 1 ил. СП с
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (я)я Н 04 1 7/08
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4609697/09 (22) 24.11.88 (46) 07,11,91. Бюл, N. 41 (72) В.Л.Панков, Л,Н.Оганян и Г.Н.Дутов (53) 621.394.662 (088,8) (56) Авторское свидетельство СССР
М 944135, кл. Н 04 1 7/08, 1980.
Левин Л.С., Плоткин M,А. Цифровые системы передачи информации, — М,; Радио и связь, 1982, с. 101, (54) УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЦИИ
ПО ЦИКЛАМ (57) Изобретение относится к многоканальной электросвязи. Цель изобретения — повышение помехоустойчивости. Устройство для синхронизации по циклам содержит опознаватель 1 синхрогруппы, состоящий из регистра 2 сдвига и дешифратора 3, анализатор 4 искажений синхросигнала, состоящий из дешифраторов 5 и 6 и элемента И
7, коммутатор 8 режима работы, состоящий
„„SU ÄÄ 1690209 À1 из триггера 9, элементов И 10 и 11, элемента
Не 12 и элемента ИЛИ13, цепь 14 удержания синхронизма, в состав которой входят элемент И 15, элемент И-НЕ 16, элемент ИЛИ
17 и накопитель 18 по выходу иэ синхрониэма, цепь 19 поиска синхрониэма, состоящую иэ элементов И 20 и 21, элемента ИЛИ 22, элемента И-HE 23, триггера 24 и накопителя
25 по входу в синхронизм, а также элемент
И-Н Е 26, анализатор 27 искажений, элемент
И 28, делитель 29, генераторный узел 30, выделитель 31,тактовой частоты и канальный распределитель 32. Защиту от ложного сбоя и ложного синхронизма осуществляет. анализатор 27. В устройстве одновремен-, но осуществляется анализ как синхрогрупп, так и команд управления согласованием, Только по обобщенному сигналу с выхода анализатора 27 принимается решение о переводе в тот или иной режим работы системы. 1 ил.
1690209 стью от генераторного узла 30, В результате 30
45
50 крывает триггер 24 «, устанавливает делитель 29 частоты в новое с стояние. В результате вся цепь поиска начлнает работу под управлением последовательности импульсов из делителя 29 частоты, но уже в отличающемся от предыдущего состоянии.
Одновременно сигнал с выхода элемента
И-НЕ 23 открывает триггер 9 л сбрасывает накопитель 25 в нулевое положение. Его заполнение начинается с час отой, îïðåäåляемой новым состоянием делителя 29 частоты.
При одновременном заполнении HBKQ" пителей.18 и 25 первый же имгтульс от делителя 29 частоты сбрасывает через элемент
И 28 генераторный узел 30 в новое состояние. Накопитель 21 по входу в синхронизм остается заполненным (режим контроля в цепи поиска), а накопитель 18 по выходу из синхронизма обнуляется. Если же в процессе работы переполнился накопитель 18 по выходу из синхронизма, а накопитель 25 по входу в синхронизм еще не заполнился (и наоборот), сброс генераторного узла,30 не произойдет вследствие отсутствия одного из сигналов на входе элемента И 28.
При истинном сбое синхронизма на выходе анализатора 27 искажений сигнал не совпадает с импульсной последовательнона выходе элемента Yi-НЕ 23 формируется сигнал, который открывает трлггер 9, тем самым блокируя работу дешифраторов 5 и 6 и включая в работу деш лфратоп 3. О новременно сигнал с выхода элемента И-НЕ 23 открывает трлггер 24. В рейультаre первая же комбинация, идентлчная синхрогруппе, Образуе сигнал на выходе дешифратора 3, который через открытый элемент И 10, элемент ИЛИ 13 и открытый элемент И 21 сбросит делитель 29 частоты в новое положение.
Если в дальнейшем сигналы с выхода анализатора 27 искажений совпадают с последовательностью от делителя 29 частоты, то накопитель 25 по входу в синхронизм заполняется и сигналом с своего выхода закрывает триггер 3, тем самым выключая дешифратор 3 из работы и и дкл очая в работу дешифраторы 5 и 6, В противном случае процесс поиска повторяется.
Таким образом, триггер 9 коммутатора
8 режима работы уп равляет работой дешифраторов 3, 5 и 6. Следует отметить, что данное устройство работоспособно как при работе только дешифратора 3 (на выходе, триггера 9 постоянная единица), так и при работе только дешифраторов 5 и 6 (на выходе триггера 9 постоянный ноль). при поступлении сигнала нэ второй вход триггера 9 с накопителя 25, что соответствует его ээпол5
;о:,нв fv .::Осто нию (режим контроля в цепи
". ë":".êà), на выходе триггера 9 сигнал отсутст. ет. В результате элемент И 11 открыт, а элемент И 10 закрыт — в работе находятся ,дев. ифраторы, Защиту От ложнОГО слОЙ и лОжнОГО синхранизма осуществляет анализатор 27 искге!iiné. В устройстве одновременно осуществляется анализ как синхрогрупп, так и команд управления согласованием.
Только по обобщенному сигналу с выхода
",. Hàëin3àòoðà 27 искажений принимается реш:.ние о переводе системы в тот или иной режим работы.
Как в режиме поиска, так и в режиме синхронизма сигнал с выхода элемента.
И N 13 поступает на вход элемента И-НЕ
26, Если данный сигнал совпадает с последовательностью импульсов делителя 29 чаcibTь.,,о на первый вход анализатора 27 иска.-кений сигнал не поступает, Это соответс вует наличию синхрогруппы — истин -l0v или ложной, В. противном случае на первом входе анализатора искажений сформирован сигнал, означающий отсутствие синхрогруппы на соответствующих позициях, "ледует подчеркнуть, что в режиме синхроннзма дешифраторы 5 и 6 позволяют ог .Оэ. - -- в-.-т -: i! синхроГруппы с дОпустимыми искажениями. На входы анализатора 27 ис,;:::.:=-ни", пост лают сигналы о искажении команды "+ или "-" из соответствующих прие, :ников команд управления согласованием с.:.Оростями передачи блоков асинхОонного сопряженля, Сигналы об искажении команд управлени» согласованием скоростями поступают. на входы анализатора 27 искажений. Каждая пара входов анализатора может быть соединена с соответствующими выходами приемника команд управления согласованием блока асинхронного сопряжения. Этими выходами могут служить выходы корректора ошибок приемника команд управления согласованием скоростями передачи, Так, если зафиксированы три по ледавательные команды "+" или "-", что свидетельствует соответственно об искажении команды "+" или "-", то на выходе счетчика числа команд формируется сигнал ошибки, который поступает на соответствую ший вход предлагаемого анализатора.
Таким образом, если в режиме синхронизма отсутствует сигнал с выхода анализатора 27 искажений, что соответствует или
Отсутствию синхрогруппы с двумя и более командами управления согласованием. или только отсутствию трех и более команд управления, на выходе элемента И-HE 23 формируется сигнал, который блокирует через
1690209
Формула изобретения
Устройство для синхронизации по циклам, содержащее последовательно соединенные регистр сдвига и дешифратор синхрогруппы, цепь удержания синхронизма и цепь поиска синхронизма, выходы которых через элемент И подключены к управляющим входам цепи удержания синхронизма и генераторного узла, один из выходов которого соединен с одним их входов
Составитель В.Евдокимова
Техред МЛМоргентал Корректор M,Äåì÷èê
Редактор О.Хриптв
Заказ 3827 Тираж Подписное .ВНИИПИ Госуцарственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., 4/5
Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101 трипер 9 работу дешифраторов 5 и Ei, В работу вводится дешифратор 3. Системз перешла в режим поиска, Первая же кодовая комбинация, аналогичная структуре синхрогруппы, образует на выходе дешифратора
3 единичный сигнал, который через открытый элемент И 10„элемент ИЛИ 13 и открытый элемент 21 сбрасывает делитель 29 частоты в новое состояние, одновременно закрывая триггер 24, Система переходит в режим накопления по входу в синхронизм.
В следующем цикле опять анализируются команды управления согласованием и синхрогруппа. При отриц ггельном исходе {сигнал на выходе анализатора 27 искажений отсутствует) устройство снова осуществляет поиск синхрогруппы, В противном случае единичный сигнал с анализатора искажениР совпадает с последовательностью импульсов от делителя частоты, на выходе элемента И 20 формируется единица, которая через элемент ИЛИ 22 записывается в накопитель
25 по входу в синхронизм. При заполнении данного накопителя первый же сигнал от делителя 29 частоты сбросит генервторный узел 30 в новое состояние.
35 цепи удержания синхронизмв, другие выходы генераторного узла соединены с соответствующими входами канального распределителя, сигнальный вход которого соединен с соответствующими входами регистра сдвига и выделителя тактовой частоты, выход которого соединен с входами генераторного узла и делителя частоты, выход которого соединен с соответствующим входом элемента И и с входом цепи поиска синхронизма, другой выход которой соединен с управляющим входом делителя частоты, о т л и ч з ю щ е е с я тем, что, с целью повышения помехоустойчивости, введены последовательно соединенные анализатор искажений синхросигнала, коммутатор режима работы, элемент И-НЕ и анализатор искажений, при этом сигнальный вход регистра сдвига соединен с соответствующим входом анализатора искажений синхросигнала, к другим входам которого подключены соответственно выход регистра сдвига и один из выходов генераторного узла, выход дешифратора соединен с другим входом коммутатора режима работы, выход которого соединен с соответствующими входами цепи удержания синхронизма и цепи поиска синхронизма, дополнительные выходы которого соединены с соответствующими входами коммутатора режима работы, выход анализатора искажений соединен с дополнительным входом цепи поиска синхрониэма, а выход делителя частоты соединен с другим входом элемента И-НЕ и с управля ющим входом анализатора искажений, входы которого являются входами команд управления согласованием,