Устройство приема дискретных сигналов

Иллюстрации

Показать все

Реферат

 

Изобретение относится к технике приема дискретных сообщений и может использоваться для обеспечения помехозащищенности цифровых систем радиосвязи . Цель изобретения - повышение помехоустойчивости. Устройство приема дискретных сигналов содержит антенну 1, широкополосный усилитель 2, смесители 3, синтезаторы 4, генератор 5 псевдослучайного кода, частотно-разнесенные каналы, состоящие из полосового фильтра Ь, генератора 7 опорной частоты, перемножителя 8, фазовраща-1 теля 9, интегратора 10, квадратора 11, сумматора 12, вычислителя 13 квадратного корняt перемножителя 14, нелинейного элемента 15 и умножителя 16, а также блок 17 сравнения, блок 18 поиска по задержке. Цель достигается введением квадратора 19, интегратора 20, сумматора 21, инвертора 22, блока 23 выбора максимального значения , квадратора 24, делителя 25 сигналов и умножителя на два 26. В последнем формируются весовые множители, которые поступают на входы перемнокителя 14. В соответствии с этими весовыми коэффициентами в перемножителях 14 происходит управление напряжениями каждого элемента сигнала. При этом, чем меньше элементное отношение сигнал/помеха , тем с меньшим весом это отношение будет участвовать в формировании результирующих отношений сигнал/помеха на выходе сумматоров 16. 1 ил. i С/)

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

H АВТОРСКОМУ СВИДЕТЕЛЬСТВУ 1 1

Г (-" Ф - . юй =.

,,уф СОЮЗ COBETCHMX

СОЦИАЛИСТИЧЕСКИХ вЂ” s;, А РЕСПУБЛИК

ГОСУД APCTBEHHblA КОМИТЕТ

IlO ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

1 (21) 4400241/09 (22) 29.03.88 (46) 23. 11. 91. Вюл. М 43 ,(72) В.М.Зинчук, Н.П.Мухин, P.À.Ïîòàïîâ и А.Н.Токарский (53) 621.306.6 (088.8) (56) Варакин Л.Е. Теория систем сигналов. — N.: Советское радио, 1978, с.224.

Way 1.ouvcecil I ТЕЕЕ, Tranc on

communicat ions, 1975. У СОМ-23

У 5, р.543-546. (54) УСТРОЙСТВО ПРИЕМА ДИСКРЕТНЫХ

СИГНАЛОВ (57) Изобретение относится к технике приема дискретных сообщений и может .использоваться для обеспечения помехозащищенности цифровых систем радиосвязи. Цель изобретения — повьппение помехоустойчивости. Устройство приема дискретнык сигналов содержит антенну

1, широкополосный усилитель 2, смесители 3, синтезаторы 4, генератор 5 псевдослучайного кода, частотно-разнесенные каналы, состоящие из полосо„„SU„„1693727 А 1 (51)5 Н 04 В 7/00

2 вого фильтра 6, генератора 7 опорной частоты, перемножителя 8, фазовраща- теля 9, интегратора 10, квадратора

11, сумматора 12, вычислителя 13 квадратного корня, перемножителя 14, нелинейного элемента 15 и умножителя

16, а также блок 17 сравнения, блок

18 поиска по задержке. Цель достигается введением квадратора 19, интегратора 20, сумматора 21, инвертора 22, блока 23 выбора максимального значения, квадратора 24, делителя 25 сигналов и умножителя на два 26. В последнем формируются весовые множители, которые поступают на входы перемножителя 14. В соответствии с этими несовыми коэффициентами в-перемножителях

14 происходит управление напряжениями каждого элемента сигнала. При этом, чем меньше элементное отношение сигнал/помеха, тем с меньшим весом .это отношение будет участвовать в формировании результирующих отношений,сигнал/помеха на выходе сумматоров 1b, 1 ил.

1693727

Изобретение относится к технике приема дискретных сообщений и может использоваться для повышения помехозащищенности цифровых систем радио3 связи.

Цель изобретения — повышение помехоустойчивости.

На чертеже дана структурная электрическая схема предлагаемого устрой1 ства.

Устройство приема дискретных сигналов содержит антенну 1, широкополосный усилитель 2, смесители 3, синтезаторы 4, генератор 5 псевдослучайного кода, частотно-разнесенные каналы, состоящие из полосового фильтра 6, генератора 7 опорной частоты, перемножителя 8, фазоврашателя 9, интегратора 10, квадратора I1, сумматора 2О

12, вычислителя 13 квадратного корня, перемножителя 14, нелинейного элемента 15 и умножителя 16,, а также блок

17 сравнения, блок 18 поиска по задержке. 25

Цель достигается введением квадратора 19, интегратора 20, сумматора

21, инвертора 22, блока 23 выбора максимального значения, квадратора

?4; делителя 25 сигналов и умножителя 26 на два.

Устройство работает следующим образом.

На входы блока 23 с обоих каналов. поступают напряжения, соответствую. щие либо единице либо нулю. При этом

35 на один вход блока 23 поступает нап" ряжение, пропорциональное максимуму квадрата огибающей функции взаимной корреляции между принимаемым и опоР- 4О ным сигналами. На другой вход блока

23 поступает напряжение, пропорцио= .нальное дисперсии помехи. Для оценки параметра дисперсии напряжение пропорциональное А /2 с выхода блока 23 45 одновременно поступает на вычислитель

13 и на инвертор, изменяющий знак поступающего на него напряжения на

-1. Пропорциональное оценке амплитуды сигнала напряжение подается на вход

50 делителей 25, а с выхода инвертора подается на вход сумматора 21. Неза-висимо от того, какой из информационных символов (единица или нуль) присутствует на выходе полосовых фильт-ров 6 на входе квадратора 19 всегда

55 дейСтвует смесь сигнала с помехой, а на выходе, этого дополнительного квадратора 19 действует напряжение, пропорциональное квадрату сигнала и помехи. Это напряжение поступает на дополнительный интегратор 20, на выходе которого в момент окончания

К-го элемента сигнала формируется напряжение, пропорциональное сумме оценки дисперсии помехи и квадрата оценки амплитуды сигнала, На выходе дополнительного сумматора 21 действует напряжение, пропорциональное оценке дисперсии помехи в К-м элемент". сигнала. Напряжение с выхода сумматора 21 поступает на вход делителя 25, на второй вход которого подается напряжение с выхода вычислителя 24, пропорциональное оценке амплитуды К-го элемента сигнала.

На выходе делителя 25 формируется напряжение пропорциональное оценке амплитуды и обратно пропорциональное оценке дисперсии для каждого элемента сигнала, которое в умножителе 26 увеличивается в два раза. В результате в умножителе формируются весовые множители, которые поступают на входы умножителя 14. В соответствии с этими весовыми коэффициентами во вторых умножителях 14 происходит адаптивное управление напряжениями каждого элемента сигнала. При этом чем меньше элементное отношение сигнал/помеха, тем с меньшим весом это отношение будет участвовать в формировании результирующих отношений сигнал/помеха на выходе сумматоров 16.

При действии преднамеренных помех, поражающих с различной степеньи элементы сигнала с ППРЧ, предлагаемое устройство обеспечивает адаптивное различие дискретных сигналов, формула и з о б р е т е н и я

Устройство приема дискретных сигналов, содержащее последовательно соединенные антенну и широкополосный усилитель, выход которого соединен с объединенными по входу смесителями, гетеродинные входы смесителей через соответствующий синтезатор соединены с выходами генератора псевдослучайного кода (ПСК), выходы смесителей соединены с соответствуищим частотно раэнесенным каналом, каждый из КОТо рых состоит.из полосового фильтра и последовательно соединенных сумматора, квадратора, перемножителя, неСоставитель 1:.Сурина

Редактор N.Áóãðåíêoâà Техред, М.Моргентал Корректор А.Осауленко

Заказ 4085 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г.ужгород, ул. Гагарина, 101 линейного элемента и умножителя, а также из двух подканалов, выполненных в виде .последовательно соединенных умножителя, интегратора и квадратора,. выходы квадраторов двух подканалов соединены с входами сумматора частотно разнесенных каналов, а входы умножителеи подканалов объединены и соединены с выходом полосового фильт- 1 ра частотно разнесенных каналов, выход генератора опорной частоты соединен с гетеродинными входами перемножителей первых подканалов непосредственно ° а с гетеродинными входами вторых подканалов через фазовращатель, выходы умножителей частотно разнесенных каналов соединены с вхо дами блока сравнения, тактовый вход которого соединен с входами "Сброс" интеграторов подканалов частотно раз1

:несенных каналов, генератора ПСК и генератора опорной частоты, а также выходом блока поиска по задержке, .входы которого соединены с выходами 25 нелинейных элементов частотно разнесенных каналов, выходом широкополосного усилителя, о т л и ч а ю щ е— е с я тем, что, с целью повышения помехоустойчивости, введены последовательно соединенные первый квадратор, интегратор, сумматор, делитель сигналов, умножитель HR два, а также блок выбора максимального сигнала, второй квадратор и инвертор, причем вход первого квадратора соединен с выходами полосовых фильтров частотно разнесенных каналов, выходы сумматоров частотно разнесенных каналов сое динвны с входами блока выбора максимального сигнала, выход которого че рез инвертор соединен с вторым входом сумматора, а через второй квадратор с вторым входом делителя сигналов, выход умножителя на два соединен с вторыми входами перемножителей частотно разнесенных каналов, тактовый вход блока выбора максимального сигнала соединен с выходом блока поиска по задержке и входами "Сброс" интег" ратора.