Устройство для передачи и приема информации
Иллюстрации
Показать всеРеферат
Изобретение относится к электросвязи и может использоваться в телеграфии .1 Цель изобретения - обеспечение встречной работы с различными стартстопно-синхронными системами. Устройство содержит на передающей стороне входной накопитель 1, кодирующий блок 3, элемент ИЛИ 4, буферный накопитель 5, ключ 6, блок 7 элементов И, дополнительный кодирующий блок 8J триггер 9, реверсивный счетчик 10, делитель 11 частоты, задающий генератор 12, на приемной стороне - блокиратор 24, декодирующие блоки 15, 16, элемент ИЛИ 17, выходной накопитель 19, блок 20 элементов И, дешифратор 21 служебной комбинации, блок 22 управления и датчик 23 служебной комбинации. Для достижения цели введены на передающей стороне блок 13 управления и блок 2 коммутации , а на приемной стороне - блок 14 коммутации и дополнительный элемент ИЛИ 18. 5 ил. § (/ CS о 00 N 00
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (19) (11) А1 (51)5 Н 04 Ь 1/16
ОПИОАНИЕ ИЗОбРЕТЕНИЯ
К А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ ГОСУДАРСТВЕННЫЙ КОМИТЕТ
flO ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ
ПРИ ГКНТ СССР (21) 4708212/09 (22) 11. 04. 89 (46) 23..11. 91. Бюл. М 43 (72) В.В.Сударев, В.JI.Ñòèíêîâñêèé, В.К.Дубанов, А.А.Евлах, Н.В,Каралкин и М.Д.Рубанов (53) 621.394.14 (088.8) (56) Авторское свидетельство СССР
8 1192149, кл. Н 04 1 1/16, 1984. (54) УСТРОЙСТВО ДЛЯ ПКРЕДАЧИ И ПРИВИА
ИНФОРМАЦИИ (57) Изобретение относится к электросвязи и может использоваться в телеграфин. Цель изобретения — обеспече ние встречной работы с различными стартстопно-синхронными системами. .Устройство содержит на передающей
2 стороне входной накопитель 1, кодирующий блок 3, элемент ИЛИ 4, буферный накопитель 5, ключ 6, блок 7 элементов И, дополнительный кодирующий блок 8; триггер 9, реверсивный счетчик 10, делитель 11 частоты, задающий генератор 12, на приемной сторонеблокиратор 24, декодирующие блоки
15, 16, элемент,ИЛИ 17, выходной накопитель 19, блок 20 элементов И, дешифратор 21 служебной комбинации, блок 22 управления и датчик 23 служебной комбинации. Для достижения цели введены на передающей стороне блок 13 управления и блок 2 коммутации, а на приемной стороне - блок 14 коммутации и дополнительный элемент
ИЛИ 18. 5 ил.
1693732
Изобретение относится к электросвязи н может использоваться в телеграфии.
Цель изобретения — обеспечение встречной работы с разними стартстопно-синхронными системами.
На фиг.1 изображена структурная электрическая схема предложенного устройства; на фиг,2 — схема блока ið коммутации передающей стороны; на фиг.3 — схема блока коммутации на приемной стороне; на фиг.4 — схема делителя частоты; на Лиг,5 — схема блока управления приемной стороны.
Устройство содержит на передающей стороне входной накопитель 1, блок 2
-коммутации, кодирующий блок 3, элемент ИЛИ 4, буферный накопитель 5, ключ 6, блок 7 элементов И, дополни,тельный кодирующий блок 8, триггер 9, реверсивный счетчик 10, делитель 11 частоты, задающий генератор 12, блок
13 управления, на приемной стороне— блок 14 сопряжения, декодирующий 25 блок 15, дополнительный декодирующий блок 16, элемент ИЛИ 17, дополнительный элемент ИЛИ 18, выходной накопитель 19, блок 20 элементов И, дешифратор 21 служебной комбинации, блок
22 управления, датчик 23 служебной комбинации, блокиратор 24. !
Блок 7 состоит из элементов И 25, .,26. Блок 2 коммутации состоит из элементов И 27-30, элементов ИЛИ 31, 32.
Блок 20 состоит из элементов И 33, 34, а блок 14 — из элементов И 35-38, элементов ИЛИ 39-41. ) елитель 11 частоты состоит из элементов И 42, 43, делителей 44, 45, элемента И 46, блок 22 состоит из иннертора 47, триггера 48, счетчика 49, элемента ИЛИ 50.
Устройство работает следующим образом.
В режиме без повышения достоверности с первого выхода блока 13 управления постоянно выдается управляющий сигнал, который воздействует на второй вход элемента И 27 блока 2 коммутации и на первый вход элемента И 35 блока
14 коммутации. Поэтому передаваемая информация с выхода входного накопителя 1 поступает на первый вход элемента И 27 и далее через элемент ИЛИ
4 на информационный выход устройства (н канал связи). При этом управляющий сигнал с выхода триггера ?8 блока 22 управления через инвертор 47 закрывает ключ 6 н открывает блокиратор 24.
Информация, поступающая из канала связи, через открытый блокиратор 24, элемент И 35, элемент ИЛИ 18 записывается н выходной накопитель 19 и далее на приемник информации.
При работе устройства н режиме с повышением достоверности с использованием первого кода с второго выхода дополнительного блока 13 управления постоянно выдается управляющий сигнал, который воздействует на второй вход элемента И 29 блока 2 коммутации и на первый вход элемента И 38 блока
14 коммутации. В результате информация с выхода входного накопителя 1 поступает на вход буферного накопителя 5 и через элемент И 29, элемент
ИЛИ 31 на вход кодирующего блока 3, в котором она перекодируется н помехозащищенный код, рассчитанный для работы по каналу связи с устройством, используемым аналогичный код, и через элемент ИЛИ 4 поступает на информационный выход устройства. При этом управляющий сигнал с выхода триггера
48 блока 22 управления через инвертор
47 закрывает ключ 6 и открывает блокиратор 24.
Информация, поступающая из канала связи, через открытый блокиратор 24, элемент И 38, элемент KIH 41 блока 14 коммутации записывается в декодирующий блок 15, где она декодируется, а затем через элемент ИЗИ l8 переписывается в выходной накопитель 19 и далее на приемник информации. Одновременно принимаемая информация с выхода элемента И 38 поступает через элемент ИЛИ 39 на вход дешифратора 21 служебной комбинации.
При обнаружении ошибки н принимаемой информации управляющий сигнал появляется на втором выходе декодирующего блока 15, который через элемент ИЛИ 17 воздействует на первый вход элемента ИЛИ 50, на вход датчика
23 служебной комбинации, который при этом вырабатывает и канале связи комбинацию запроса, а также переключает триггер 48. В результате срабатывания триггера 48 запрещается считывание информации из выходного накопителя
19, блокируется прием информации из канала связи, а также разрешается перезапись и считывание информации из буферного накопителя 5 через ключ 6, 1693732 элементы И 29, ИЛИ 31 блока 2 коммутации и кодирующий блок 3 в канал связи. По окончании цикла повторения информации записанной в буферном на-, Э
5 копителе 5, срабатывает счетчик 49, в результате чего триггер 48 устанавливается в исходное состояние.
При работе устройства в режиме с повьппением достоверности с исполь10 зованием второго хода с третьего ., выхода дополнительного блока 13 управления непрерывно выдается управляющий сигнал, который воздействует на второй вход элемента И 30 блока 2 коммутации и на первый вход элемента
И 37 блока 14 коммутации. Поэтому передаваемая информация с выхода входного накопителя 1 поступает на вход буферного накопителя 5 и через элемент И 30, элемент ИЛИ 32 на вход дополнительного кодирующего блока 8, в котором она перекодируется в другой помехозащищенный код, рассчитанный для работы по каналу связи с устрой- 25 ством, использующим второй код, и через элемент ИЛИ 4 поступает на информапионный выход устройства. При этом управляющий сигнал с выхода триггера 48 блока 22 управления че.Рез инвертор 47 закрывает ключ 6 и открывает блокиратор 24.
Информация, поступающая из канала связи, через открытый блокиратор 24, элемент И 37, элемент KIN. 40 записывается в дополнительный декодирующЖ .блок 16, где она декодируется, а затем через элемент KIH 18 перезаписывается в выходной накопитель 19 и далее на пРиемник информации. Одно- . 40 временно принимаемая информация с выхода элемента И 37 поступает через элемент ИЛИ 39 на вход дешифратора 21 .служебной комбинации.
При обнаружении ошибки в принимаемой информации на втором выходе декодирующего блока 15 появлется управляющий сигнал, который через элемент
ИЛИ 17 действует на перв и вход эле- 50 мента ИЛИ 50 блока 22 управления.
При выделении дешифратором 21 служебной комбинации на его выходе появляется управляющий сигнал, который воздействует иа второй вход элемента
ИЛИ 50. Далее устройство работает аналогично, как и в режиме с повыше,нием достоверности с использованием первого кода.
При работе устройства в режиме с повышением достоверности с использованием первого и второго кодов с четвертого выхода дополнительного блока
13 управления постоянно выдается управляющий сигнал, который воздействует на второй вход элемента И 28 блока 2 коммутации и на первый вход элемента И 36 блока 14 коммутации.
В исходном состоянии управляющий сиг нал с первого выхода триггера 9 воздействует на второй вход элемента И
25 блока 7 элементов И, на второй вход, элемента И 34 блока 20 элементов
И и на элемент И 43 блока 11 деления частоты. В результате информация с выхода входного накопителя 1 поступает на вход буферного накопителя 5 и через элемент И 28 блока 2 коммутации, элемент И 25 блока 7 элементов
И, элемент ИЛИ 31 блока 2 коммутации на вход кодирующего блока 3, в котором она перекодируется в помехазащищенный код,рассчитанный для работы устройства по каналу с наихудшими параметрами и через элемент KIH 4 поступает на информационный выход устройства. При этом управляющий сигнал с выхода триггера 48 блока 22: управления через инвертор 47 закрывает ключ и открывает блокиратор 24.
Одновременно от задающего генератора
12 через элемент И 43, делитель 45 и элемент ИЛИ 46 блока 11 деления частоты поступают сигналы на второй вход реверсивного счетчика 10. Время в течение которого реверсивный счет чик t0 находится в одном из двух состояний, выбирается с учетом параметров канала связи, требуемой относительной скорости передачи выбранного кода, емкости буферного накопителя, параметров реверсивного счетчика.. При этом коэффициент деления частоты, пос тупающий от задающего генератора 11 зависит от выбранного кода.
Информация, поступающая из канала связи, через огкрытый блокиратор 24, элемент И 36 блока 14 коммутации, элемент И 34 блока 20 элементов И, элемент ИЛИ 41 блока 14 коммутации записывается в декодирующий блок 15 где она декодируется, а затем через элемент ИЛИ 18 переписываетея в выход ной накопитель 19 и далее на приемник информации. Одновременно прияииа емая информация с.выхода элемента
И 36 поступает через элемену ИЛИ 39
1693?32 на вход дешифратора 21 служебной комбинации.
Если канал связи в течение определенного времени имеет хорошее качест" во, т.е. на первый вход реверсивного
5 четчика 10 не поступают импульсы с выхода дешифратора 21 служебной комбинации и декодирующего блока 15, то с-игнал появляется на втором выходе реверсивного счетчика 10. Р результате срабатывает триггер 9 и его управляющий сигнал снимается с вторых вхо дов и подается на третьи входы блоков
7 и 20 элементов И и блока 11 деления 15 частоты. При этом информация с выхода входного накопителя 1 поступает через элемент И 28 блока 2 коммутации на вход дополнительного кодирующего блока 8 и одновременно на вход буферного 0 накопителя 5. В дополнительном кодирующем блоке 8 информация перекодируется в другой помехозащищенный код и через элемент ИЛИ 4 поступает на информационный выход устройства. При 25 этом продвигающие импульсы от задающего генератора 12 поступают через элемент И 42, делитель 44 и элемент
ИЛИ 46 блока 11 деления частоты на второй вход реверсивного счетчика 10. 30
Информация, поступающая из канала связи, через открытый блокиратор 24, элемент ИЛИ 36 блока 14 коммутации, Ьлемент И 33 блока 20 элементов И, элемент И 40 блока 14 коммутации записывается в дополнительный декодирующий блок 16, где она декодируется, а затем через элемент ИЛИ 18 перепи сывается в выходной накопитель 19 и .далее на приемник информации. 40
При обнаружении ошибки в принимае™ мой информации как в первом так и во втором случаях появляется управляющии сигнал соответственно на втором вы" ходе декодирующего блока 15 или до- 45 полнительного декодирующего блока 16, который через элемент ИЛИ 17 воздей-, ствует на первый вход элемента ИЛИ 50 блока 22 управления, При выделении дешифратором 21 служебной комбинации на его выходе появляется управляющий сигнал, который воздействует на второй вход элемента ИП . 5(1 блока 22 управления. Сигнал с выхода элемента
ИЛИ 50 воздействует на первый вход реверсивного счетчика 1(1 и на вход датчика 23 служебной комбинации, который при этом вырабатывает в канале связи комбинацию запроса. Далее осу ществляется повторение искаженной информации по алгоритму, описанному в режиме с повышением достоверности с использованием первого кода.
При ухудшении качества канала связи, т.е. когда число сигналов, поступающих на первый вход реверсивного счетчика 10 превысит за определенный период времени число продвигающих импульсов, поступающих Hà его второй вход с выхода соответствующего плеча блока 11 деления частоты, то управляющий сигнал появляется на первом выходе реверсивного счетчика
10, В результате переключается триггер 9 и информация с выходного накопителя t через элемент И 28 блока 2 коммутации, элемент И 25 блока элементов И, элемент ИЛИ 31 блока коммутации, кодирующий блок 3 и элемент
ИЛИ 4 снова поступает на информационный выход устройства и записывается в буферный накопитель 5. Информация из канала связи через блокиратор 24 также снова поступает через элемент
И 36 блока 14 коммутации, элемент
И 34 блока 20 элементов И, элемент
ИЛИ 41 блока 14 коммутации, декодиру ющий блок 15 и записывается через элемент ИЛИ 18 в выходной накопитель
19. Устройство находится в этом состоянии до тех пор, пока качество канала не изменится, т.е. число сигналов, поступающих на первый вход ре версивного счетчика 10 не станет меньше числа продвигающих импульсов за выбранный период времени, посту пающих на второй вход реверсивного счетчика 10. При достижении этого предела управляющий сигнал появляется на втором выходе реверсивного счетчика 10, что и приводит к переключению триггера 9.
Синхронное переключение коцирующих
3 и 8 и декодирующих 15 и 16 блоков соответственно на передающей и приемной станциях обеспечивается за счет высокостабильной частоты задающего генератора 12 и одинакового числа запросов, поступающих на вход реверсивного счетчика 10. Это обеспечивается тем, что в стартстопно-синхронных телеграфных системах с решающей обратной связью при обнаружении ошиб (ки в принятом слове с данной станции передается сигнал запроса, который принимается на противоположной стан ции, вызывая формирование аналогично1693732 го сигнала, передаваемого обратно,.
Такой обмен сигналами запроса между системами обеспечивает равенство количества этих сигналов на обоих стан5 циях, что и позволяет в предлагаемом устройстве производить синхронное переклвчение кодирувщих и декодирувщих блоков.
Формула изобретения
Устройство для передачи и приема информации, содержащее на передающей стороне входной накопитель, выход которого через буферный накопитель соединен с первым входом клвча, выход которого соединен с входом входного накопителя, последовательно соединенные задающий генератор, делитель частоты и реверсивный счетчик, выходы 20 которого через триггер соединены с вторым и третьим входами делителя частоты, первым и вторым входами блока элементов И, кодирующий блок, выход которого соединен с первым 25 входом элемента ИЛИ, второй вход которого соединен с выходом дополнительного кодирующего блока, выход элемен- та ИЛИ соединен с выходом датчика служебной комбинации и является ин- 30 формационным выходом устройства, на приемной стороне блок элементов И,, первый, второй входы которого соединены с выходами триггера, декодирувщий блок, первый выход которого соединен с первым входом элемента ИЛИ, второй вход которого соединен с первым выходом дополнительного декодирующего блока, выход элемента ИЛИ соединен с первым входом блока управ- 40 ления, второй вход которого соединен с выходом депяфратора служебнык команд, а третий вход соединен с пер-вым входом выходного накопителя и управляющим входом блокиратора, пер- 45 вый выход блока управления соединен с вторым входом ключа, о т л и ч а ю щ е е с я тем,что, с целью обеспечения встречной работы с различными стартстопно-синхронными системами, введены на передающей ст:1роне блок управления и блок коммутации, причем четыре выхода блока управления соединены с первым — четвертым входами блока коммутации, пятый, шестой входы которого соединены с соответственно с первым, вторым выходами блока элементов И, третий вход которого соединен с первым выходом блока коммутации;. второй, третий, четвертый выходы которого соединены соответственно
\ с третьим входом элемента ИЗ%, входом кодирувщего блока, дополнительного кодирувщего блока, выход входного накопителя соединен с седьмым входом блока коммутации, на приемной стороне введены дополнительный элемент ИЛЯ и блок коммутации, причем первый— четвертый входы блока коммутации соединены с соответствувщими выходами блока управления передающей стороны, пятый, вестой входы блока коммутации соединены с соответствующими выходами блока элементов И, седьмой с выходом блокиратора, первый выход блока коммутации соединен с третьим входом блока элементов И, второй, третий, четвертый выходы блока коммутации соединены соответственно с первым входом дополнительного элемента ИЛИ, входом декодирувщего блока, входом дополнительного декодирувщего блока, вторые выходы декодирующего и дополнительного декодирувщего блоков соединены с вторым и третьим входами дополнительного элемента ИЛИ, выкод которого соединен с втдрым входом выходного накопителя, второй выход блока управления соединен с вторым входом реверсивного счетчика и входом датчика служебной комбинации.
1б93732
Фг5
Составитель Н.Лазарева
Техред М,Моргектал Корректор 0. КунДрик
Редактор С.Патрушева
Заказ 4085 Тираж Подписное
ВНИИПИ Государ .твснного комитета по изобретениям и открьггиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-издательский комбинат "Патент", г. Ужгород, ул, Гагарина, 101