Декодирующее устройство
Иллюстрации
Показать всеРеферат
Изобретение относится к вычислительной технике и может быть использовано при построении устройств декодирования в системах передачи информации. Изобретение позволяет не только декодировать информационные сообщения, но и обнаруживать в них ошибки. Декодирующее устройство содержит блоки 1 и 7 памяти, элемент 2 ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ, инвертор 3, элемент ИЛИ 4, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 5, триггер 6. 3 ил. 1 табл.
союз сОВетских
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (я)ю Н 03 М 13/02
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
21) 4492797/24
22) 13.10.88 (46) 30.11.91. Бюл. 44 (72) В;Ю.Васильев и Р,И,Шутин (53) 681.3(088.8) (56)"SMPTE JîorïàÃ, 1984, М 11, р.р 1044-.
1046, 69. 3. (54) ДЕКОДИРУЮЩЕЕ УСТРОЙСТВО Ы 1695514 А1 (57) Изобретение относится к вычислительной технике и может быть использовано при построении устройств декодирования в системах передачи информации. Изобретение позволяет не только декодировать информационные сообщения, но и обнаруживать в них ошибки. Декодирующее устройство содержит блоки 1 и 7 памяти, элемент 2
ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ, инвертор3, элемент ИЛИ 4, элемент ИСКЛЮЧАЮЩЕЕ
ИЛИ 5, триггер 6, Э ил. 1 табл.
1695514
Изобретение относится к вычислительной технике и может быть, использовано при построении устройств декодирования в системах передачи информации, Цель изобретения — расширение функ- 5 циональных возможностей устройства за счет обеспечения обнаружения ошибок.
На фиг. 1 представлена фунциональная блок-схема устройства; на фиг. 2 — временные диаграммы работы устройства при без- 10 ошибочной передаче сообщения; на фиг, 3 — то же, при появлении ошибки в чередовании комбинаций 3/6 и 6/3, когда на третьем такте вместо комбинации 4/5 (5/4) передается ошибочная комбинация 6/3 из числа 15 разрешенных комбинаций.
Устройство содержит первый блок 1 памяти, элемент 2 ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ
2 инвертор 3, элемент ИЛИ 4, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 5, триггер 6 и второй 20 блок 7 памяти. Позициями 8 и 9 обозначены соответственно информационные и такто. вый входы устройства, позициями 10 и 11— соответственно информационные выходы и выход ошибок устройства. 25
На фиг. 2 и 3 соответствующими индексами обозначены следующие сигналы: а— сигнал на входе 9 устройства; б, в, г — сигналы соответственно на первом, втором, третьем выходах блока 7 памяти; д — сигнал 30 на выходе триггера 6; е — сигнал на выходе элемента 2; ж — сигнал на выходе элемента
5; з — сигнал на входе инвертора 3; и— сигнал на выходе инвертора 3; к — сигнал на выходе 11 устройства. 35
Блок 1 памяти реализован на программируемом постоянном запоминающем устройстве (ППЗУ). Блок 7 памяти реализован на.ППЗУ и запрограммирован так, что по входным словам 9В на его выходах форми- 40 руются сигналы, соответствугрщие признакам "Запрещенная комбинация" ("ЗК"), "Комбинация 6/3" и "Комбинация 3/6. Форма прошивки ППЗУ приведена в таблице, Обозначение выходов 6/3 и 3/6 блока 7 45 памяти в таблице означает, что появлению комбинации 6/3 или 3/6 соответствует формирование на соответствующем выходе блока 7 сигнала "О".
Декодирующее устройство работает 50 следующим образом, На входы 8 поступает информация в коде 9В, а на тактовый вход 9 — сигнал синхронизации. Блок 1 преобразует код 9В.в информацию в коде 8В, которая подается на 55 выходы 10, При безошибочной передаче информации на первом выходе блока 7 вырабатывается сигнал "О", который поступает на первый вход элемента ИЛИ 4. На втором и третьем выходах блока 7 при передаче комбинаций 6/3 (3/6) или 7/2 (2/7) вырабатываются сигналы "О" и "1" ("1" и "О") соответственно, а при передаче комбинаций 4/5 (5/4) — сигналы "1", В первом случае триггер 6 устанавливается по сигйалу синхронизации в единичное (нулевое) состояние, а во втором случае - по сигналам "1" на входах J и К вЂ” состояние триггера 6 сохраняется. С приходом следующей комбинации
3/6 (6/3) или 2/7 (7/2), которая в соответствии с указанным чередованием комбинаций должна иметь уже обратное соотношение нулей и единиц, сигнал "О" ("1") поступает на первый вход элемента ИСКЛЮЧАЮЩЕЕ
ИЛИ 5, на втором входе которого установлен сигнал логической "1" ("О") с выхода триггера 6. При этом на выходе элемента
ИСКЛЮЧАЮЩЕЕ ИЛИ 5 вырабатывается сигнал "1", который через инвертор 3 логическим "О" поступает на второй вход элемента ИЛИ 4, а триггер 6 по сигналу синхронизации устанавливается в нулевое (единичное) состояние, которое сохраняется до прихода следующей комбинации 6/3 (3/6) или 7/2 (2/7), По нулевым логическим сигналам на входах элемент ИЛИ 4 выдает на выход 11 ошибки сигнал "0", что соответствует безошибочной передаче информации, При появлении запрещенной комбинации на первом выходе. блока 7 вырабатывается сигнал "1", который через элемент WIN
4 поступает на выход 11 ошибки, что соответствует появлению ошибки в передаваемой информации, При появлении ошибки в чередовании комбинации 3/6 (6/3) или 2/7 (7/2) на втором и третьем выходах блока 7 вырабатываются сигналы "О" и "1" (1" и "0 ) соответственно, сигнал "1" ("О") поступает на первый вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 5, но при этом на втором его входе устанавливается сигнал "1" ("О") с выхода триггера 6. По двум одинаковым логическим сигналам на входах элемента
ИСКЛЮЧАЮЩЕЕ ИЛИ 5 на его выходе формируется сигчал "О". Вместе с тем и на выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ 2 при передаче комбинаций 3/6 (6/3) или 2/7 (7/2) — по логическим сигналам на входах
"О" и "1" ("1" и "0") -- вырабатывается сигнал
"О". В результате инвертор 3 сформирует сигнал "1", который через элемент ИЛИ 4 поступает на выход 11 ошибки, что соответствует появлению ошибки в передаваемой информации.
Формула изобретения
Декодирующее устройство, содержащее первый блок памяти, выходы которого
1695514
ИЛИ, третий выход второго блока памяти соединен с К-входом триггера, с вторым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и с вторым входом элемента ИСКЛЮЧАЮЩЕЕ являются информационными выходами устройства, о т л и ч а ю щ е е с я тем, что, с целью расширения функциональных воэможностей устройства эа счет обеспечения обнаружения ошибок, в устройство введены элемент ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, инвертор, элемент ИЛИ, триггер и второй блок памяти, первый выход которого соединен с первым входом элемента ИЛИ, второй выход второ. го блока памяти — с первым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ и с У-входом триггера, выход которого соединен с первым входом элемента ИСКЛЮЧАЮЩЕЕ
ИЛИ-НЕ, выход которого объединен с выходом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и под- . ключен через инвертор к второму входу элемента ИЛИ. выход которого является выходом ошибки устройства, входы первого блока памяти объединены с соответствующими входами второго блока памяти и являются информационными входами устройства, вход синхронизации триггера является тактовым входом устройства, 10
ААрес< Вы «Фы
Выходы lI
- и/и
"Зк" 6/3 3/6
6 7 8
И Адрес,д Выходы Р Адре с,б п/и и/и
"Зки j 6/3 ) 3/6
"ЗК") 6/3 3/6
9 10 11 12 о
1 г 3 4
56 069
57 196
58 026
59 08С
60 02С
el 098 .
62 032
63 ОВЕ
64 034
65 ос2
66 046
67 Ос4
68 04с
69 ос8
70 OSÅ
71 1Д9 а о о о а а о о о о о
О
О
О
О
7г !73 О
73 !ДЗ
74 167
75 lсД
76 141
77 !св
7Е ЕЗД
79 . 109
80 13В
8! !вЗ ег 137
83 IА7
84 ов!
85 14Е
86 Ов3
87 14С
88 ов9
89 06В
90 194
91 06Д
92 192
93 075
94 l8A
95 080
96 174
97 Оед
98 172
99 093 !
Оо !6с
101 097
102 168
103 099
104 166
105 09В
106 164
О
О
О, о о
О а а
О
О
107 09Д!
08 !62 О
109 ОАЗ О
110 15С О
219 11А О
ОРЕ г !О!
3 027
4 1Д8
5 033
6 !сс
7 037
8 !Се
9 039 !
О !с6
11 ОЗВ
12 Iс4
13 ОЗД
1сг
15 14Д !
6 ов4
17 14В
l8 !Аг !9 Ов6
20 149
21 ОВА
22 145
23 ОСА
24 135
25 ОД2
26 12Д г7 Од4
28 129
29 ОД6
30 125
3! ОДА
32 115 . 33 ОЕА
- 34 QB2
35 02В
36 lд4
37 02Д
38 IД2
39 035
40 !СА
41 04в
42 в.4
43 04Д
44 !вг
45 053
46 lAC
47 057
48 IA8
49 059
50 1А6
51 050
52 05Д
53 IА4
54 065
55 19А
166 14А
О
О о о о о о о
О
О
О о о а о о о а о о о
О
О
О
О
О
О
О
О
О
О
О
О
О
О
О
О
О
О
О О
О
О
О
О
О
О
О
О
О
О
О
О
О
1
1
1
3
1
1
1
1
1 I
1
1
1
1
1
1
1
1
1
1
1
1
1
l
1
1
1
1
О
1
1
1
1
1
1
1
1 !
1
1
1
1
1
1
1
1
1
1
1
1
1
l
1
1
1
1 !
1
1 1
1
О
1
1 .1.
1
О
О
О
О
О
О
О
О
О
О
О
О
1
1
1
1
1
1
1
1
1
1
1
1
1
1
ОА7
О 112 158
Ъ 113 аг5 о 114 oAI
О 115 029
О 116 091
1 117 045
О 118 089
0 119 049
О 120 085.О 121 051
О 122 08А
0 123 ОА4
0 124 054
1 125 ОА2
1 126 052
127 !ДА
1 128 15Е
129 Ii!6
О 130 16Е
1 131 IВА!
32 !76!
ЗЗ !в6
1 134 17А
1 135 1АЕ
1 136 175
1 137 150
1 138 IАВ
1 139 15Д
14о !Ад
1 141 056
1 142 IА9
1 143 05А
1 144 IA5
145 06А
1 146 195
1 147 096
1 148 169
1 149 ОА9
1 150 156
1 151 ОАВ
1 152 154
1 153 ОА5
154 15А
iSS .ОАД
1 156 152
1 157 155!
58 OAA
1 159 055!
60 !АА
1 161 ОД5
1бг 12А
1 163 095
l6A
1 165 ОВ5
О 1 1 о а
О 1 О
О 1 0
О 1 О
О . О
О 1 О
О i О
О 1 О о о
О ° 1 0
0 1 О
О 1 1
O 1 O
О О
О 1 О о о о о о о о о о о о о . о о о о о о о о
О О 1 о о. о о о о
О !
О 1 1
О 1 1О 1
0 1 1
О 1 1
О 1 1
О 1 1
О 1 1
О 1 1
О 1 1
О 1 i
О 1 1
О 1 1
О -1 1
О 1 l
О 1 1
0 1 ..1
О 1 1 о о а а о о
Продолжение таблицы
2 3 4 Г
К и/и и/и
5 6 7 В и и/и 9 10 11 12
167 09А
168 165
169 ОА6
170 159
171 ОАС
172 I53
173 ОЯЕ
174 151
175 02А
176 092
177 04А !
78 094
179 ОАВ
180 ОВ7
181 OF5
182 ОВВ
183 ОЕД
184 ОВД
185 ОЕВ
186 ОД7 !
87 ОДД !
88 оДВ
189 IД5
190 16Д
191 188
192 16В !
93 157
194 148
195 IОА
196 144
197
198 142 !
99 !14
200 128
201 122
202 124
203 146
? 04 ОС5
205 13А
206 ОС9
207 136
208 ОСВ
209 134
21 О 1(211 Т32
212 ОДI
2! 3 128
214 ОД 3
215 12 С
216 ОД 9
217 126
218 OE5
О
0
О
О
О
О
О
О
О
О
О
О О
О
О
О
О
О
0
О
h0
О
О
О
О
О
О
О
О
О
О
О
О
О
О
О
О
О
О
0 ,0!
1
1 1
1 I
1 1
1 0
1 О
1 0
1 0
1 0
0 1
О 1
0 1
0 1
О 1
0 1
П I
0 1
О 1
0 1
0 1
О 1
О
1 0
1 О
1 О
1 0
1 0
1 0
1 0
1 0
1 0
1 1
1 1
1 1
1 1
I 1
1 1
1 I
1 1
1 1
1 1
1 1
1 1
1 1
221
222
223
224
226
227
228
229
231
232
233
234
236
237
238
239
241
242
243
244
246
24/
248
249
251
252
253
254
256
257
258
259
261
262
263
264
266
267
268
269
27!
0E5 О
1!6 0
02Е 0
1Д1 О
036 0
ICE 0
036 0
1С5 0
04l: О
I ВI О
05С 0
IÀ3 О
05Е 0 !
А! О
066 0
199
Обо 0
193 0
06I.: 0
19! О
072
18Д П
О/4 0
IВВ О
О/А 0
183 О
ПВЕ О
185 0
О )С 0
171 О
09Е 0
163 О
ОВВ П
161 0
ОВС 0
147 О
ОС6 0
143 0
Ol:С 0 39 0
ОСЕ О
133 О
ОДВ О
131 О
ПДС О
127 О
OEZ C
123 О
0Е4 0
1IД 0
ОЕб 0
110 О
1 1
1 1
1 1
1 1
1 !! . 1
1 1
1 1
l 1! 1
1 1
1 1
1 !
1 1
1 1
1 1
1 1
1 1
lI 1
1 1
1 1
1 1
I 1
1 !! h
i !
1 1
1 I
1 !
1 1
1 !
1 1
1 1
1 !
1 !
1 !
1 1
1 1
1 1
1 1
1 1
1 !
272 ОЕВ
273 119
274 OEC
275 1 l 7
276 ОР2
277 113
?78 ОР4
2Ц Л
28t t08
282 ОС7
283Ȅ
284 047
285 188
286 067
287 19С
288 071
z89 198
290 073
291 1 ВЕ
292 079
293 !8Ñ
294 087
295 186
296 ОС3
297 178
298 062
299 19/I
О
О 1
О
0 1
О
О 1
О 1
0 1
О
0 1
О
О 1
О 1
О
О
О 1
° О
О
0 1
О 1
0
0
О 0
l
1
1
1
1
1
1
1
1
1
1
1
1
О
1695514 ФР2. 3
Фи2.Р
Составитель Б. Ходов
Редактор М. Келемеш . Техред М.Моргентал Корректор Т. Палий
Заказ 4173 Тираж Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., 4/5
Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101
6/3 9/5 )/. 3/б 4/, Ф/5 6/5 ФЮ у/ (sjb) (5/ ) 2/7 (5/ ) (Г/Ф) 7/2 (5/ч) йаиЕка
s/> /; /д / /s / /з /
Я/ y ) ф z/y р/й(/ ) /г (м) а