Устройство для регистрации информации
Иллюстрации
Показать всеРеферат
Изобретение относится к информационно-измерительной технике, предназначено для цифровой регистрации однократных высокочастотных электрических сигналов и может быть использовано в информационно-измерительных системах и цифровых осциллографах . Изобретение позволяет повысить точность регистрации высокочастотных сигналов и уменьшить объем требующейся при этом памяти путем осуществления квантования параллельным АЦП 3 приращения (изменения) входного сигнала относительно предыдущего отсчета и записи цифрового значения этого приращения в память. Устройство содержит два буферных усилителя 1 и 12, дифференциальный усилитель 2, параллельный АЦП 3. элемент ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ 4. блок 14 памяти, счетчик 13 адреса, два мультиплексора 5 и 7, арифметико-логический блок 6, два регистра 8 и 10 и блок 9 управления. 2 ил. Ё
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
ГОСУДАРСТВЕ(+ЫИ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4797078/24
{22) 29,12,89 (46) 15 12,91. Бюл. М 46 (71) Специальное конструкторское бюро научного приборостроения с опытным производством Института механики полимеров
АН ЛатвССР (72) Р,Л.Смильгис, У.В.Калпиньш, M.Þ.Äóëìàíèñ, Я.А.Калниньш и В.П.Пронцкус (53) 681.327(088.8) (56) Авторское свидетельство СССР
М 1151946, кл. 6 06 F 3/05, 1983.
Авторское свидетельство СССР йЬ 1167635, кл. G 06 К 15/22, 1982. (54) УСТРОЙСТВО ДЛЯ РЕГИСТРАЦИИ ИНФОРМАЦИИ (57) Изобретение относится к информационно-измерительной технике, предназначено
„„5LI„„1698895 А1 (я)э G 06 К 15/22, G 06 F 3/05 для цифровой регистрации однократных высокочастотных электрических сигналов и может быть использовано в информационно-измерительных системах и цифровых осциллографах. Изобретение позволяет повысить точность регистрации высокочастотных сигналов и уменьшить объем требующейся при этом памяти путем осуществления квантования параллельным АЦП 3 приращения (изменения) входного сигнала относительно предыдущего отсчета и записи цифрового значения этого приращения в память. Устройство содержит два буферных усилителя 1 и 12, дифференциальный усилитель 2, параллельный АЦП 3, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ 4, блок 14 памяти, счетчик 13 адреса, два мультиплексора 5 и
7, арифметико-логический блок 6, два регистра 8 и 10 и блок 9 управления. 2 ил.
1698895
25
35
Изобретение относится к информационно-измерительнойтехнике, предназначено для цифровой регистрации однократных высокочастотных электрических сигналов и может быть использовано в информационно-измерительных системах и цифровых осциллографах.
Известно устройство для регистрации информации, содержащее буферный усилитель, аналого-цифровой преобразователь . (АЦП}, оперативное запоминающее устройство (03Y), регистр, счетчик адреса и генератор тактовых импульсов.
Недостатками указанного регистратора являются низкая точность регистрации, обусловленная .ограниченной разрядностью KBGHTosBHMA, особенно высокочастотных сигналов, и необходимый большой объем памяти, пропорциональный разрядности, Известен также регистратор, содержащий буферный усилитель, параллельный
АЦП, оперативное запоминающее устройство. счетчик адреса, цифроаналоговый преобразователь (ЦАП), Однако его точность регистрации (пкратное повторение числа уровней квантования) ограничена разрешающей способностью компараторов и нелинейностью характеристики преобразования АЦП, а также большой динамической погрешностью преобразования, обусловленной икратным повторением квантования. Объем
, памяти пропорционален числу разрядов и количеству повторений квантования.
Наиболее близким к предлагаемому по технической сущности является устройство для регистрации информации, содержащее буферный усилитель, параллельный АЦП, G3Y, ЦАП, генератор тактовых импульсов, счетчик адреса, компаратор кода, триггеры, перестрэиваемый делитель частоты.
Недостатком известного устройства являются низкая точность регистрации больших по амплитуде значений сигнала из-за постоянного числа разрядов во всехавтоматически переключаемых поддиапазонах .чувствительности и большой объем памяти, обусловленный необходимостью запоминания текущего поддиэпазона.
Точность цифровых регистраторов определяется прежде ecего числом разрядов
k>, представляющих мгновенное значение входного сигнала. В свою очередь, точность определяет объем памяти, необходимый для записи исследуемого сигнала, причем чем выше точность регистрации, тем больший объем памяти требуется.
С другой стороны, для регистрации высокочастотных сигналов необходимы скоростные АЦП, т.е. параллельные АЦП. Однако эти преобразователи характеризуются ограниченной (до 8-10) разрядностью.
Увеличение разрядности параллельных
АЦП ограничено числом параллельных компараторов (n 2 — 1), определяю цим входk ные параметры (входная емкость, сопротивление) и потреблением мощности, а также сложностью дешифрации унитарного кода в двоичный, .сопровождающейся увеличением времени и увеличением потребляемой мощности.
Повышение точности регистрации высокочастотных сигналов в широком динамическом диапазоне и уменьшение объема требующейся при этом памяти может быть обеспечено путем квантования параллельным АЦП приращения(изменения) входного сигнала относительно предыдущего отсчета и записи цифрового значения этого приращения в память.
Цель изобретения — повышение точности регистрации высокочастотных сигналов и уменьшение используемого объема пэмяти, Поставленная цель достигается тем, что, в устройство для регистрации информации, содержащее буферный усилитель, вход которого является входом устройства, АЦП, ЦАП, блок памяти, к адресному входу которого подключен счетчик адреса, дополнительно введены дифференциальный усилитель, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ НЕ, два мул ьтиплексора, эрифмети ко-логический блок, два регистра, блок управления и второй буферный усилитель, причем выходы первого и второго буферных усилителей подключены к входам дифференциального усилителя, выход которого подключен х информационному входу АЦП, выходом соединенного через элемент ИСКЛЮЧАЮЩЕЕ
ИЛИ-НЕ, на управляющий вход которого с выхода АЦП подключен старший разряд, с первым информационным входом первого мультиплексора и информационным входом блока памяти, адресный вход которого соединен со счетчиком адреса, а выход подключен к второму информационному входу первого мультиплексора, выход которого соединен с первым входом арифметико-логического блока, причем старший разряд с выхода мультиплексора подключен к управляющему входу арифметико-логйческого блока, выход которого подключен к первому информационному входу второго мультиплексора, второй вход которого подключен к выходу второго регистра, а выход мультиплексора соединен с входом первого регистра, выход которого является выходом
1698895
10
40
55 устройства и подключен также к второму входу арифметико-логического блока, к входу второго регистра, к входу блока управления и входу ЦАП, выходом подключенного к входу второго буферного усилителя, кроме того, первый выход блока управления подключен к входу установки счетчика адреса, выход которого соединен с вторым входом блока управления, второй выход которого подключен к стробирующему входу АЦП, третий — к входу блока памяти и первого мультиплексора, четвертый — к входу первого регистра, пятый — к входу второго мультплексора, а шестой - к входу второго регистра.
Кроме того, блок управления содержит компаратор кода, три триггера, формирователь импульсов, генератор тактовых импульсов, перестраиваемый делитель частоты, инвертор. пять логических элементов И, два логических элемента ИЛИ и пульт управления, причем выход "Уровень" пульта управления подключен к первому входу компаратора кода, второй вход которого является входом информации блока управления, выход "Пуск" пульта управления подключен к входу формирователя импульсоа, выход "Частота" подключен к перестраиваемому делителю частоты, выход
"ЗП/СЧТ" подключен кинвертору, первому, второму и третьему элементам И, а также является третьим выходом блока управления, выход формирователя импульсов подключен к входам установки второго и третьего триггера, выход генератора тактовых импульсов соединен с входом перестраиваемого делителя частоты, выход которого подключен к компаратору кода, третьему триггеру, первому, третьему и четвертому элементам И, выход компаратора кода подключен к входам первого триггера, второго элемента И, выход которого является шес тым выходом блока управления, входы сброса второго и первого триггеров обьединены и являются вторым входом блока управления, выход первого триггера соединен с входом первого элемента И, выход второго триггера подключен к первому и четвертому элементам И, прямой выход третьего триггера подключен к одному входу пятого элемента И, другой вход которого обьединен с входом четвертого элемента И и подключен к выходу инвертора, выход пятого элемента
И подключен к входу первого элемента ИЛИ и является пятым выходом блока управления, выходы первого и четвертого элементов И подключены к входам второго элемента ИЛИ, выход которого является первым выходом блока управления, выход третьего элемента И подключен к входу первого элемента ИЛИ и является вторым выходом блока управления, а выход первого элемента ИЛИ является четвертым выходом блока управления.
Ва фиг. 1 представлена функциональная схема устройства для регистрации информации; на фиг. 2 — структурная схема блока управления.
Устройство для регистрации информации содержит первый буферный усилитель
1, дифференциальный усилитель 2, АЦП 3, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ 4, первый мультиплексор 5, арифметико-логический блок 6, второй мультиплексор 7, первый регистр 8, блок 9 управления, второй регистр 10, ЦАП 11, второй буферныЙ усилитель 12, счетчик 13 адреса и блок памяти — ОЗУ 14. Входом устройства является вход буферного усилителя 1, Выходы буферных усилителей 1 и 12 подключены к входам дифференциального. усилителя 2, выход которого подключен к информационному входу параллельного АЦП 3. Выход параллельного АЦП 3 через логический элемент ИСКЛ ЮЧАЮЩЕ Е ИЛ И-HE 4, входом управления которого является старший разряд с выхода преобразователя 3, подключеH к информационным входам мультиплексора
5 N ОЗУ 14. Адресный вход ОЗУ 14 соединен со счетчиком 13 адреса, а выход подключен к второму информационному входу мультиплексора 5. Выход мультиплексорз 5 соединен с первым информационным входом блока 6, к входу управления которого подключен старший разряд с выхода мультиплексора 5. Выход блока 6 подключен к первому информационному входу мультиплексора 7, второй информационный вход которого соединен с выходом регистра 10, а выход мультиплексора 7 подключен к входу регистра 8, выход которого подключен к информационным входам ЦАП 11, блока 9 управления, второго регистра 10, второму . входу блока 6 и является выходом устройства. Выход ЦАП 11 подключен к входу буферного усилителя 12. Кроме то о, второй вход блока 9 управления соединен с выходом счетчика 13 адреса. Первый выход блока 9 управления подключен к входу установки счетчика 13 адреса, второй выход — к стробирующему входу параллельного АЦП 3. третий — к управляющим входам мультиплексора 5 и ОЗУ 14, четвертый — к регистру
8, пятый — к мультиплексору 7, а шестой — к регистру 10.
При этом блок .управления содержит компаратор 15 кода, три триггера 16-18, формирователь 19 импульсов, генератор 20 тактовых импульсов, перестраиваемый делитель21 частоты, инвертор 22, пять логиче1698895 ских элементов И 23-27, два логических элемента ИЛИ 28и29 и пульт ЗО управления.
8ыход "Уровень" пульта.30 управления подключен к первому входу компаратора 15 кода, второй вход которого является входом информации блока 9 управления, Выход
"Пуск" пульта 9 управления подключен к входу формирователя 19 импульсов, выход
"Частота" подключен к переСтраиваемому делителю 21 частоты, выход "ЗП/СЧТ" подключен к инвертору 22, элементам И 23-25, а также является третьим выходом блока 9 управления. Выход формирователя 19 импульсов подключен к входам установки триггеров 17 и 18. Выход генератора 20 так: товых импульсов соединен с входом перестраиваемого делителя 21 частоты, выход которогоподключенккомпаратору15кода,триггеру.18, элементам И 23, 25 и 26. Выход компаратора 15 кода подключен к входам . триггера 16, элемента И 24, выход которого является шестым выходом блока 9 управле ния. Входы сброса триггеров 16 и 17 объединены и являются вторым входом блока 9 управления, Выход триггера 16 соединен с . входом элемента И 23, выход триггера 17 подключен к элементам И 23 и 26, прямой выход триггера 18 подключен к одному вхо. ду элемента И 27, другой вход которого объ. единен с входом элемента И 26 и подключен к выходу инвертора 22. Выход элемента И
27 подключен к первому входу элемента И
29 и является пятым выходом блока 9 управления. Выходы элементов И 23 и 26 подключены к входам элемента И 28, выход которого является первым выходом блока 9 управления, Выход элемента И 25 подклю, чен к входу элемента ИЛИ 29 и является вторым выходом блока 9 управления, а выход элемента ИЛИ 29 является четвертым выходом блока 9 управления.
Устройство работает следующим образом, В регистраторе для представления входного сигнала Ох в последовательность мгновенных цифровых его значений Uas (отсчеты) используется квантование приращения (изменения) входного сигнала относительно предыдущего отсчета. Входной сигнал Ux через буферный усилитель 1 поступает на один входдифференциального усилителя 2. Посредством буферного усилителя 1 ограничивается частотный спектр сигнала Ux. На второй вход дифференциального усилителя 2 подается компенсирующее значение напряжения Uvi сформированное ЦАП 11 и буферным усилителем 12 от отсчета, полученного в предыдущем такте преобразования. Разность Up входного
20 Слежение за сигналом Ux (суммирование — вычитание) осуществляется посредством арифметико-логического блока 6 и регистра 8. Текущее i-å мгновенное значение Осу преобразуемого сигнала хранится в
25 регистре 8.
Работу регистратора можно разделить накопленной информации (СЧТ); Эти режи30 мы выбираются переключателем "ЗП/СЧТ" на пульте 30 управления, например пере40
55 сигнала Охи компенсирующего напряжения
Ок выхода усилителя 2 поступает на параллельный АЦП 3 и преобразуется в соответствующий код. Старший разряд этого кода служит управляющим сигналом элемента
ИСКЛЮЧАЮЩЕЕ ИЛ И-Н Е 4, посредством которого код результата квантования (кроме старшего разряда) инвертируется, если старший разряд равен "О", и не инвертируется, если он равен "1", т.е. результат инвертируется при входном сигнале Ux меньше компенсирующего значения Ок и не инвертируется при О» Ъ Ок. Текущий отсчет формируется в зависимости от старшего разряда как добавление или вычитание полученного результата квантования к предыдущему значени о отсчета, причем добавляется в случае, когда старший разряд равен "1", и вычитается в случае "0". на два режима: режим регистрации инфор-.мации (запись - ЗП) и режим считывания ключателем с фиксацией типа П2К.
Перед регистрацией и считыванием устанавливаются параметры соответствующего режима: частота преобразования и уровень пуска для режима регистрации и частота считывания для режима считывания. При этом уровень пуска устанавливается кодовым переключателем "Уровень" на пульте 30 управлечия, а частота преобразования или считывания — кодовым переключателем "Частота" на пульте 30 управления.
Могут быть использованы кодовые переключатели, например, типа ПП10-ХВ.
В режиме регистрации выбранная частота преобразования, задаваемая генератором 20 тактовых импульсов и формируемая перестраиваемым делителем 21 частоты, поступает через логический элемент И 25 на параллельный АЦП 3 и далее через логический элемент ИЛИ 29 на регистр 8, осуществляя представление входного сигнала в последовательность отсчетов Оси; Перестраиваемый делитель 21 частоты может быть реализован, например, на микросхемах К155ИЕ8. Полученные отсчеты Ов поступают в блок 9 управления и в регистр 1.0.
При нажатии на пульте 30 управления кнопки "Пуск" формирователь 19 импульсов
1698895
35
45
55 вырабатывает один импульс, который устанавливает в единичное состояние триггеры
17 и 18. После превышения входным сигналом выбранного уровня пуска компаратор
15 кода вырабатывает импульс, устанавливающий в единичное состояние триггер 16, записывающий через логический элемент И
24 значение текущего отсчет UaH, на регистре 10.
Состоя н ие "1" триггеров 16 и 17 обеспечивает прохождение импульсов частоты преобразования через логический элемент
И 23 и далее через логический элемент ИЛИ
28 к счетчику 13 адреса, устанавливая адрес
ОЗУ 14. Начинается регистрация (запись) приращений со знаком, определяемым старшим разрядом в 03У 14, после заполнения которого счетчик 13 адреса вырабатывает сигнал конца. Этот сигнал сбрасывает триггеры 16и17 и запрещает прохождение импульсов к советчику 13 адреса. Регистрация информации прекращается. При этом во время регистрации в ОЗУ 14 накапливается информация только об изменении входного сигнала относительно предыдущего отсчета. а не. полностью о всем отсчете
Ua, начальныйотсчета Ua запоминается в регистре 10.
В качестве кнопки "Пуск" может быть использована, например, кнопка типа
КМД1-1, При считывании накопленной информации после нажатия кнопки "Пуск" на пульте
30 управления формирователь 19.формирует импульс, под воздействием которого в единичное состояние устанавливаются триггеры 17 и 18, В первом такте частоты считывания (задается триггером 18) через логический элемент И 27 посредством муль-. типлексора 7 в регистр 8 переписывается из регистра 10 предыдущий отсчет начала регистрации Ua„. Начиная с второго такта частоты считывания, импульсы выбранной частоты через логический элемент И 26,логический элемент ИЛИ 28 гаступают на счетчик 13 адреса, посредством которого формируется адрес ОЗУ 14, с которого считывается последовательность значений записанного в ОЗУ 14 сигнала. Каждый считываемый отсчет через мультиплексор 5 поступает к арифметико-логическому блоку
6, посредством которого в зависимости от старшего разряда суммируется или вычитается из предыдущего отсчета, хранящегося в регистре 8. По окончании считывания счетчик 13 адреса вырабатывает импульс конца, который сбрасывает триггер 17, прекращая считывание.
Введение новых блоков и связей увеличивает точность регистрации высокочастотных сигналов, при этом уменьшается объем хранимой информации, что обеспечивается за счет того, что параллельным АЦП кванту- ется только изменение входного сигнала относительно предыдущего его отсчета и значение этого изменения записывается в память. Предлагаемый подход цифровой ре10 гистрации используется в цифровых осциллографах и информационно-измерител ьн ых системах при исследовании быстропротекающих необратимых процессов.
Предлагаемая структура реализована в регистрирующем системном модуле-макете
АЦП-14 М и модуле ОЗУ-64 с разрядностью отсчета 14 бит, разрядностью значения приращения 8 бит, частотой квантования приращения 1 МГц и объемом памяти 65 536 девятиразрядных (8 бит и знак приращения) отсчетов, B качестве параллельного АЦП использованы две микросхемы К1107ПВ2 для квантования положительного и отрицательного приращения соответственно.
Формула изобретения
Устройство для регистрации информации, содержащее первый буферный усилитель, аналого-цифровой и цифроаналоговый преобразователи, блок памяти, блок управления, счетчик адреса, первый мультиплексор, первый выход блока управления соединен со счетным входом счетчика адреса, информационные выходы которого соединены с адресными входами блока памяти, третий выход блока управления соединен с входом записи-чтения блока памяти, о т л ич а ю щ е е с я тем, что, с целью повышения точности регистрации высокочастотных сигналов и уменьшения используемого объема памяти, в устройство введены второй буферный и дифференциальный усилители, элементы ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ, второй мультиплексор, арифметико-логический. блок, первый и второй регистры, вход первого буферного усилителя является входом устройства, выходы первого и второго буферных усилителей соединены с входами дифференциального усилителя, выход которого соединен с информационным входом аналого-цифрового преобразователя, выходы группы которого соединены с первыми входами элементов ИСКЛЮЧАЮЩЕЕ ИЛ ИНЕ, вторые входы которых соединены с выходом аналого-цифрового и реоб разо вателя, выходы элементов ИСКЛЮЧАЮЩЕЕ
ИЛИ-НЕ и аналого-цифрового преобразователя соединены с информационными входами блока памяти и первой группы первого мультиплексора, информационные входы второй группы которого соединены с выхо1698895
Составитель Р,Смильгис
Техред M.Моргентал Корректор А.Осауленко
Редактор А.Огар
Заказ 4397 Тираж Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., 4/5
Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101 дами блока памяти, выходы первого мультиплексора соединены с информационными входами первой группы арифметика-логического блока, один из выходов первого мультиплексора соединен с управляющим входом арифметика-логического блока, информационные входы второй группы которого, второго регистра, блока управления и цифроаналогового преобразователя соединены с выходами первого регистра и являются выходами устройства, выход переполнения счетчика адреса соединен с входом сброса блока управления, второй выход которого соединен со стробирующим входом аналого-цифрового преобразователя, третий выход — с управляющим входом пе рвого мультиплексора, четвертый выход — с управляющим входом первого регистра, пятый выход — с управляющим входом второго
5 мультиплексора, шестой выход — с управляющим входом второго регистра, выходы которого соединены с информационными входами первой группы второго мультиплексора, информационные входы второй
10 группы котсрого соединены с выходами арифметика-логического устройства, выходы второго мультиплексора — с информационными входами первого регистра, выход цифроаналогового преобразователя — с вхо15 дом второго буферного усилителя.