Система автоматического контроля параметров электронных схем

Иллюстрации

Показать все

Реферат

 

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК

„,S0;„, 1700538 A 1 (g))g Г 05 В 23/02

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н ASTOPCHOMY СВИДЕТЕЛЬСТВУ

CO

CO

Сд

С

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТНРЬГГИЯМ

ПРИ ГКНТ СССР (21) 4748307/24 (гг) 11, 10.89

;(46) 23.12.91. Бюл. Ю 47 (72) Л.С.флейш и Л.F.Бартоломей (53) 621.396(088.8) (56) Авторское свидетельство СССР и 302717, кл. 4 06 F 11/00, 1969.

Авторское свидетельство СССР

N 985764, кл. G 05 В 23/02, 1981 (прототип). (54) СИСТЕМА АВТОМАТИЦЕСКОГО КОНТРОЛЯ ПАРАМЕТРОВ ЭЛЕКТРОННЫХ СХЕМ (57) Изобретение относится к вычисли, тельной технике и может быть использовано в системах автоматического контроля параметров полупроводниковых приборов, интегральных схем, Изобретение относится к вычислительной технике и может быть использовано в системах автоматического контроля параметров полупроводниковых приборов, интегральных схем, БИС, функциональных узлов, субблоков и других электронных устройств.

Цель изобретения - повышение достоверности результатов контроля за счет проверки параметров сигналов контролируемого устройства на рабочей частоте.

На фиг ° 1 представлена функциональная схема системы автоматического контроля параметров электронных. схем; на фиг. 2 - функциональная схема задатчика программы проверки; на фиг,3 - структурная схема распределения адресов ОВУ программ, на

2 функциональных узлов, субблоков и других электронных устройств. Цель изобретения - повышение достоверности результатов контроля за счет проверки параметров сигналов объекта контроля на рабочей частоте. Система автоматического контроля параметров электронных схем содержит управляющую вычислительную машину, измерительные станции, рабочие посты. Система позволяет формировать на каждый входной контакт контролируемого устройства требуемые стимулирующие воздействия по программе, записанной для каждого входного контакта в ОЗУ тестовых комбинаций.

2 з.п.ф-лы, 10 ил. фиг. 4 - схема коммутатора программ; на Фиг. 5 - Функциональная схема устройства сравнения; на Фиг. 6 - функциональная схема блока формирования запуска программы; на Фиг. 7 — функциональная схема блока анализа, на фиг. 8 - Функциональная схема коммутатора выводов, на Фиг. 9 - Функциональная схема коммутатора выходов, на фиг. 10 — функциональная схема измерительного блока.

Система содержит управляющую вычислительную машину (УВМ) 1, измерительные станции 2, рабочие посты 3.

Каждая измерительная станция 2 содержит блок 4 ключей, дешифратор 5 адреса, регистр 6 рабочих постов, :блок 7 памяти тестовых комбинаций, первую группу регистров верхней 8 и

1700538 нижней 9 уставки, вторую группу ре-гистров верхней 10 и нижней 11 уставки, реверсивный счетчик 12, блок

13 формирования запуска программы, задатчик 14 программы проверки, 5 блок 15 анализа, блок 16 источников питания, регистр 17 готовности, ,блок 18 сравнения, коммутатор 19, рабочих постов, коммутатор 20 выво:дов, первый 21 и второй ?2 элементы ИЛИ, измерительный блок 23.

Управляющая вычислительная машина содержит регистр 24 прерывания, регистр 25 защиты, блок 26 сравне ния, блок ?7 управления, регистр 28 обмена, блок 29 памяти, регистр 30 адреса, дешифратор 31 станции.

Задатчик 14 программы проверки содеожит блок 32 памяти номеров проверяемых контактов, блок 33 хранения программ, счетчик 34 адреса, номеров проверяемых контактов, коммутатор 35 адреса, счетчик 36 адреса номера программ, коммутатор 37 программ.

Коммутатор 37 содержит два мультиплекса 38 и схему 39 2И/ИЛИ.

Блок 18 сравнения содержит первый

40 и второй 41 блоки сравнения, элемент ИЛИ 4?.

Блок 13 формирования запуска программ содержит генератор 43 опорной частоты, программированный делитель

44 рабочей частоты, счетчики тактов

45 и циклов 46, дешифраторы тактов

47 и циклов 48 и элемент И 49.

Блок 15 анализа содержит регистр

50 информации, первый 51 и второй

52 блоки сравнения, блок 53 вентилей, элемент 54 задержки, элемент ИЛИ 55, перьый элемент ИЛИ 56, триггер 57 неисправности, второй элемент ИЛИ 58, генератор 59 одиночного импульса, регистр 60 команд, второй элемент 61 задержки, элемент И 62, 45 !

Коммутатор выводов 20 содержит и каналов 63 Формирования стимулирующих сигналов для объекта контроля.

Каждый из каналов включает в себя триггер 64 информации, триггер 65 маски, две схемы И 66 и 67, два аналоговых ключа 68 и 69, управление осуществляется от регистра 70 выходов и дешифраdopa 71.

Коммутатор 72 выходов (фиг.9) содержит двухступенчатую дифференциальную матрицу аналоговых коммутаторов

73 и буферный усилитель 74.

Измерительный блок (фиг.10) содержит и-разрядный быстродействующий ЦАП

75, n т риггеров 76,,сдвиговый регистр

77, и схем И 78, схему 79 сравнения, генератор 80.

Назначение эадатчика 14 программы проверки состоит в записи в блок 32 и и блок 33, который в процессе работы системы в режиме контроля параметров используется для выбора последовательности контролируемых контактов и управления переключением каналов контроля.

В системе имеются два канала контроля параметров - активный и пассивный, Активный канал контроля определяет соответствие допустимым значениям амплитуды выбранного для контроля выхода объекта контроля в возбужденном (активном) состоянии, пассивныйсоответствие этого выхода допустимым значениям в невоэбужденном (пассивном) состоянии.

В блок 33 записывается для каждого выходного контакта информация, определяющая для каждого такта контроля его состояние - активное или пассивное. Каждому такту контроля ставится в соответствие один бит памяти, причем "0" соответствует пассивному состоянию, "1" - активному.

Таким образом, каждому выходному контакту ставится в соответствие "n" бит информации в блоке 33 (и — максимальное число выводов ОК). Распределение памяти показано на фиг.3.

Блок 33 разделен на и эон, каждая зона содержит m (16) разрядных ячеек, причем тп = и/16.

Начальный адрес каждой зоны определяется информацией ОЗУ 32, выходы которого через коммутатор 35 адреса при чтении подключены к старшим адресным входам блока 33 программ.

Младшие адресные входы блока 33 при чтении подключены через коммутатор

35 адресов к старшим разрядам счетчика 36 программ, младшие разряды которого управляют коммутатором 37 программ. Запись информации в блок

32 и блок 33 осуществляется последовательно под управлением счетчика

34, выходы которого подключены к адресным входам блока 32 непосредственно, а к блоку 33 через коммутатор 35 адреса.

Назначение блока 13 состоит в формировании импульсов запуска для

ОЗУ 7 тестовых комбинаций и форми1 рования такта контроля для блока 15 анализа. Меняющаяся с рабочей частотой информация с выхода счетчика

45 поступает на входы блока 7, Выходы ОЗУ 7 через коммутатор 20 выводов обеспечивают подключение каждого

10 входного контакта контролируемого устройства к соответствующим уровням стимулирующих сигналов (фиг,8) . Таким образом осуществляется перебор ;объекта контроля на рабочей частоте.

При этом каждый проверяемый выход подключается к устройствам контроля на весь цикл перебора входных воздействий. Проверка параметров контролируемого выхода осуществляется so время действия такта контроля.

Такт контроля представляет собой период рабочей частоты, сформирован« ный пс совпадению на элементе И 49 блска 13 информации с выходов счетчиков 45 тактов и 46 циклов. Количество тактов контроля соответствует количеству проверяемых выходов.

Таким образом, в процессе контроля каждый контролируемый контакт подключается к устройствам контроля на полный цикл работы контролируемого устройства и проверяется запрограммированное число тактов как активный выход и соответствующее число тактов как пассивный, когда возбуждаются другие выходы,тем самым выявляется влияние одних каналов на другие.

Информация в триггеры 64 перепи- 40 сывается из блока 7 тестовых комбинаций. Триггер информации через соответствующие схемы И управляет ключами 68 и 69. Обнуленное состояние триггера 64 обеспечивает под ключение к нагрузке (входной вывод объекта контроля) источника И2 через ключ 69, взведенное - источника

И1 через ключ 68. Информация в триггеры 65 маски записывается от блоков 4 и 5. Триггер маски разре»

50 шает работу соответствующего канала, Обнуленное состояние триггера устанавливает Bblxop соответствующего кайала в высокоимпедансное состояние.

Кроме того, коммутатор 20 содержит регистр 70 выходов, дешифратор 71 и коммутатор 72 выходов. В регистр

70 выходов записывается информация

538 6 от зада тчика 14, определяющая номера контролируемых выводов объекта контроля, С оот ветс твующи и канал коммутируется к входу измерителя 23.

Сдвиговый регистр 77, выполняющий функции устройства управления, вырабатывает требуемую для преобразования последовательность импульсных сигналов управления U ä — U по сигналу Гт, вырабатываемого гене- . ратором 80, который запускается сигналом "Пуск". По внешнему сигналу, "Пуск" сдвигosb,й регистр вырабатывает-, импульс U <, которым триггеР

Т устанавливается в положение "1", а остальные триггеры регистра сбрасываются в состояние "0". В результате этого на выходе lPH форми;руется выходной сигнал U, величина которого пропорциональна весу старшего Разряда кода результата преобразования. Далее сдвиговый регистр последовательно вырабатывает импульсы Uq, Uyg,..., U l<,1, которые поочередно устанавливают в состояние "1" триггеры Т, Т,...,T>. Одновременно с установкой триггера Т, +, в состояние "1" импульс U ч, поступает на вход схемы И предыдущего старшего разряда. Если в i-м такте преобразования выполняется неравенство Uy с Uk,, то уровень выходного сигнала сравнивающего устройства открывает цепочку схемы И, и импульс Ug проходит на нулевой вход триггера Т;, переводя его в состояние "0", Компенсирующий сигнал U (1

ЦАПа становится меньше U „, на величину, соответствующую весу (i+1)— го разряда. Если же выполняется неравенство U> ) U<, то сигнал U имеет такой уровень, который запирает все схемы И. В этом случае единица, записанная в триггер Т в предыдуi щем такте преобразования, сохраняется в течение всех последующих тактов, а сигнал Бк, увеличивается на величину, соответствующую весу (i+1)-го разряда. Этот процесс повторяется для всех импульсов, поступающих из сдвигового регистра 68.

Импульсом U производится окончательное формирование кода в младшем разряде. После этого сдвиговый регистр вырабатывает импульс окончания поразрядного кодирования

Uqqq, по которому с выхода триггер1700538 ного регистра можно снять и-разряд- нь|й код результата преобразования.

Так как преобразование выполняется из и TBKGBр то при использовании десятиразрядного ЦАПа типа КМ

1118ПА2 с временем установления

50 нс быстродействие измерительного блока 23 может достигать значения

10 6 преобразований в 1 с.

Система работает следующим образом.

УВМ через дешифратор 31 станции

1 осуществляет последовательное программное сканирование готовности, каждой измерительной станции, обес,

: печивая через дешифратор 24 ад,реса сбегающий опрос регистра готовности и определяя первый рабочий пост, готовый к работе в дан-,, ной измерительной станции. Опреде лив пост, готовый к работе, и вы, брав из блока 29 памяти соответствующую ему программу проверки на данное контролируемое устройство, УВМ начинает запись (" загрузку" ) кодовых комбинаций во все функциональные системы: в блок 32 о номерах проверяемых контактов (выходов проверяемого устройства), которые допжны через коммутатор 20 выводов последователь" но подключаться к измерительному блоку 23, в блок 33 программ о программе проверки на каждый проверяемый контакт во всем временном интервале; в регистры 45 и 46 тактов и циклов о количестве рабочих тактов (периодов рабочей частоты), необходимых для одного полного цикла работы контролируемого устройства, в реверсивный счетчик 12 с последующей перезаписью информации в соответствующий регистр блока 16 программных Источников о величине стимулирующего сигнала в регистры 8 и 9 в зависимости от работы системы о предельных значениях аналогового сигнала, который отрабатывается ЦАП блока 16 и определяет велйчину стимулирующего воздействия или о допустимых значениях контролируемого сигнала на активном выходе; в регистры 10 и 11 о допустимых значениях контролируемого сигнала на пассивном выходе.

55 щего сигнала. В первом режиме регистр 60 команд через элемент ИЛИ

58, второй элемент 61 задержки и элемент И 62 выдает сигнал за запуск измерительного блока 23. Через интервал времени, необходимый для измерения, блок 23 выдает на информационные входы регистра 50 цифровой код измеренного параметра, а на его управляющий вход — сигнал конца измерения. По этому сигналу информация записывается в регистр 50 и с некоторой задержкой, необходимой для надежного установления информации на выходе регистра, разрешается сравнение блоками 51 и 52 цифровых кодов регистра 50 и кодов, поступающих с регистров верхней 8 и ниж ней 9 уставки и характеризующих ,предельные значения стимулирующего сигнала, По линии задатчика 14, в этом режима поступает разрешающиЙ уровень сигнала, При этом возможны три комбинации: измеренное значение больше верхнего предельного значения, измеренное значение меньше нижнего предельного значения и измеренное значение находится в заданном интервале допустимых значений.

В первом случае блок 51 выдает на управляющий вход реверсивного счетчика 12 сигнал вычитания, а на счетный вход - одиночный импульс с генератора 59. ЦАП блока 16 отрабатывает новое, уменьшенное на единиЗапись информации в регистры станции осуществляется через регистр

28 обмена, блок 4 ключей под управлением дешифратора 5 адреса.

После "загрузки" информации в соответствии с программой во все регистры и выполнении подготовительных операций по подключению через мат. рицу 63 входных контактов контролируемого изделия к соответствующим источникам блока 16 УВМ выдает в регистр 60 блока 15 командное слово, определяющее режим работы системы.

f5

Система под управлением регистра

60 работает в трех режимах: отслеживание напряжения ЦАП источника пи;.тания; контроль параметра; выдача в

УВМ цифрового кода о величине параметра.

Первый режим является вспомогательным и может быть выполнен тогда, когда требуется обеспечить с высокой ,степенью точности величину стимулирую170053

20 цу, значение цифрового кода, затем блок 15 вновь запускает блок 23 на измерение. Отслеживание аналогового сигнала продолжается до момента, когда измеренное значение станет 5 меньше верхнего предельного значения.

Во втором случае процесс отслеживания аналогичен за исключением того, что на управляющий вход реверсивного счетчика с блока 52 сравнения выдается сигнал сложения и ЦАП отрабатывает увеличенное на единицу значение цифрового кода.

Таким образом, осуществляется

15 отслеживание напряжения каждого ка- . нала блока 16 и значение стимулирующих сигналов по каждому входу оказывается в заданных пределах допустимых значений.

В этом и третьем случаях блок 15 анализа через элемент ИЛИ 21 осуществляет запрос на прерь|вание, что свидетельствует о готовности станции к приему следующей тестовой комбинации в соответствии с программой проверки на данное контролируемое устройство.

В ершом режиме триггер 57 неисправности блокируется сигналом с регистра команд.

Во втором режиме работы системы снимается блокировка с триггера 57 неисправности и блокируется генератор 59 единочного импульса, 35

В этом режиме информация из блока 32 по первому адресу переписывается в регистр 70 блока 20 и обес печивает подключение через коммутационную матрицу 7? к измерительному блоку 23 первого соответствующего выходного контакта контролируемого устройства. С некоторой задержкой блок 15 формирует команду блоку 13 на проверку, по которой начинают поступать с рабочей частотой импульсы на запуск счетчика 45 тактов. Импульсы переноса счетчика 45 запускают счетчик 46 циклов. Иеняющаяся с ра50 бочей частотой информация с выхода счетчика 45 поступает на адресные входы блока 7 тестовых комбинаций.

Выходы блока 7 в каждый материал времени (период рабочей частоты) через триггеры 64 и ключи 68, 69 обеспечи-"

55 вают подключение каждого контакта контролируемого устройства к соответствующим уровням стимулирующих

8 1П сигналов, т.е..перебор входов обьекта контроля на рабочей частоте.

При этом проверяемый выход подключается к устройствам контроля на весь цикл перебора входных воздействий.

Контроль выходных параметров осуществляется каналом контроля активного состояния контакта, состоящим из блоков 51 и 52 сравнения, и каналом контроля пассивного состояния контакта, состоящим из блоков 40 и

41 сра внения.

В каждый временной интервал (такт контроля = периоду рабочей частоты) разрешается один из каналов контроля.

Это определяется программо" на данньй выходной контакт, записанной в блок 33 и поступающей на блоки сравнения через коммутатор 37. Коммутатор 37 управляется счетчиком 36 номера программы, запуск которого осуществляется тактом контроля, формируемым элементом И 49 по совпадению состояний счетчиков 45 и 46 тактов и циклов и соответствующих дешифраторов 47 и 48.

При работе системы в режиме контроля параметров на счетчик 36 последовательно поступают такты контроля, счетчик переключается и под его упправлением коммутатор 37 программ через мультиплексоры 38 обеспечивает последовательную бит за битом выдачу информации из первой ячейки блока 33 программ из зоны, соответствующей контролируемому контакту. После заполнения четырехразрядного счетчика 36, обеспечивающих выдачу всех

16 бит первой ячейки, осуществляется выбор следующей ячейки зоны блока

33 программ и коммутатор 37 коммутирует на свой Rblxop информацию следующей ячейки. Процесс продолжается до завершения поступления запрограммированных тактов контроля. Затем из блока 32 выбирается следующий контакт и процесс повторяется.

Таким образом, контролируемый контакт подключает к системам контроля на один полный цикл работы контролируемого устройства и проверяется один такт как активный - отклик на входные стимулирующие воздействия и остальные такты как пассивный отсутствие отклика на другую комбинацию входных воздействий, Если параметры выходного сигнала на контролируемом контакте в ак1700538

12 тивном и пассивном состояних находятся в зоне допуска, определяемой информацией в регистрах 8-11 во,всем временном интервале, то счетчики 45 и 46, управляемые по запускающему входу счетчика тактов импульсами с выхода программируемого делителя 44 рабочей частоты, работают до своего йолного заполнения, при котором воз1 икает импульс переноса счетчика 46

10 иклов. Этим импульсом обеспечивается апуск счетчика 34, изменение адреса лока 32 и, следовательно, номера вы одного контакта контролируемого устройства.

Процесс контроля второго выхода повторяется точно так же, как и для йервого выходного контакта, за исключением того, что данный контролируе20 алый сигнал подключается к каналам контроля в соответствии со своей про граммой проверки, выбираемой из блока

«3 по адресу, определяемому номером, контролируемого контакта. 25

При успешном контроле параметров выходных сигналов на всех выходных контактах, записанных в блоке 32, блок 15 анализа через элемент ИЛИ 21

Осуществляет запрос на прерывание.

В следующем интервале обмена информацией между УВМ и станцией, заЮ йисывающей прерывание, считается состояние регистра 17 готовности и УВМ, определив посты, готовые к работе в

Данной измерительной станции, последовательно из регистра 31 через вен или 4 выдает сигнал включения в регистр 6, который через коммутатор

19 обеспечивает подключение коммута40 тора 20 к готовому к работе посту, тем самым обеспечивается последовательное подключение постов внутри станции.

Данную систему во втором режиме ра 5 боты наиболее целесообразно принять для допускового контроля параметров устройств с регулярной структурой, например адресных ключей, дешифраторов, усилителей, формирователей. Чем больше в проверяемом .устройстве одинаковых структур, тем выше эффективйость использования системы.

В третьем режиме работы системы обесп ечи ва ется возмож нос т ь с читыват ь: информацию из регистра 50 через блок

52 вентилей в УВМ для анализа, I

Формула изобретения

1. Система автоматического контроля параметров электронных схем, содержащая управляюшую вычислительную машину, измерительные станции и рабочие посты для подключения обьектов контроля, информационные входывыходы и вход готовности которых соединены соответственно с информационным входом-выходом и входом готовности измерительной станции, адресный вход, командный вход, выход прерывания, выход готовности и вход разрешения которой соединены соответственно с одноименными входами и выходами управляющей вычислительной машины, причем каждая измерительная станция содержит регистр рабочих постов, блок ключей, дешифратор адреса, первую группу регистров верхней и нижней уставок, реверсивный счетчик, блок анализа, регистр готовности, коммутатор рабочих постов, первый и второй элементы ИЛИ, измерительный блок, блок питания, ком-, мутатор выводов, первый информационный вход которого соединен с выходом блока питания, первый и второй входы задания выходного сигнала которого соединены соответственно с выходом дешифратора адреса и выходом реверсивного счетчика, информационный вход, счетный вход и синхровход соединены соответственно с выходом блока ключей, выходом управления величиной напряжения питания блока анализа, дешифратора адреса, вход которого является адресным входом измерительной станции, а выход подключен к синхровходам регистра рабочих постов, регистров нижней и верхней уставок первой группы, регистра готовности, блока анализа, выходы блока ключей соединены с информационными входами регистра рабочих постов, регистров верхней и нижней уставок первой группы и блока анализа, информацион.ный вход, первые входы нижней и верхней уставок; выход запуска и выход готовности которого соединены соответственно с выходом измерительного блока, выходами регистров нижней и верхней уставок первой группы, входом запуска измерительного блока и первым входом второго элемента

ИЛИ, второй вход которого соединен

1700538

14 с Выходом p61 HcTph Готовности, а Вы» ход является выходом готовности измерительной станции, выход регистра рабочих постов соединен с адресным входом коммутатора рабочих постов, первые и вторые информационные входы-выходы, выход прерывания которого соединен соответственно с информационным входом-выходом измерительной станции, выходом коммутатора вы,водов, первым входом первого элемента ИЛИ, второй, третий входы и выход которого соединены соответствен но с выходами прерывания коммутатора выводов, блока анализа, выходом прерывания измерительной станции, выход коммутатора выводов соединен с ин- . формационным входом измерительного блока, информационный вход регистра готовности соединен с входом готовности, информационный вход блока ключей - с входом разрешения, а управляющий вход блока ключей и вход блокировки дешифратора адреса - с командным входом данной измерительной станции, о т л и ч а ю щ а я с я тем, что, с целью повышения достоверности результатов контроля за счет проверки параметров сигналов объекта контроля на рабочей частоте,каждая измерительная станция содержит вторую группу регистров верхней и нижней уставок, задатчик программы проверки, блок запуска программы, блок памяти тестовых комбинаций и блок сравнения, первый, второй, третий информационные входы, выход, синхровход и вход разрешения которого соединены соответственно с выходами регистров верхней и нижней уставок второй группь1, информационным выходом блока анализа, входом признака нахождения параметра в зоне допуска блока анализа, информационным выходом задатчика программы проверки, выходом признака конца такта блока анализа, первый выход разрешения которого соединен с входом разрешения блока запуска программы, адресный выход, выход признака такта контроля и тактовый выход которого соединены соответственно с первым адресным входом бло" . ка памяти тестовых комбинаций, первым счетным входом, вторым счетным входом задатчика программы проверки, соединенного с тактовым входом блока анализа, информационные и ад5

f5

20 ъ

45 ресные входы блока задания програм-. мы проверки соединены с одноименными входами блока памяти тестовых комбинаций, блока запуска программы, коммутатора выводов и подключены соответственно к выходам блока ключей и дешифратора адреса.

2. Система по и, 1, о т л и ч аю щ а я с я тем, что задатчик программы проверки содержит блок 113 мяти номеров проверяемых контактов, блок хранения программы проверки, счетчик адреса номера контакта, счетчик адреса номера программы, коммутатор адреса и коммутатор программ, выход которого является ин-формационным выходом задатчика, а . адресный и информационные входы соединены соответственно с выходами младших разрядов счетчика адреса номера программы, выходом блока хранения программ, адресный вход которого соединен с выходом коммутатора адреса, а информационный вход и вход записи соединены соот ветственно с информационными входами и входами записи, счетчика адреса номера контакта и блока памяти номеров проверяемых контактов, являющихся информационными и адресными входами задатчика,счетный вход счетчика адреса номеров проверяемых контактов является первым счетным входом задатчика, а выход соединен с адресным входом коммутатора адреса, первый и второй информационные входы которого соединены соответственно с выходом блока памяти номеров проверяемых контактов, являющегося адресным выходом задатчика и выходами старших разрядов счетчика программ, счетный вход которого является вторым счетным входом задатчика.

3. Система по и. 1, о т л и ч а ю щ а я ся тем, что блок запуска программы содержит элемент И, делитель частоты, счетчик тактов, счетчик циклов, дешифратор тактов, дешифратор циклов и генератор, вход которого является входом разрешения блока, а выход соединен с тактовым входом делителя частоты, информационный вход и вход записи которого соединены с информационными входами и входами записи счетчика тактов и счетчика циклов и являются соответ> 700538

15 ственно информационным и адресным входами блока, выход делителя частоты соединен со счетным входом счетчика тактов, старший разряд информационного выхода которого является выходом запуска блока, младшие разряды информационного выхода соединены с входом адреса дешифратора тактов, выход которого соединен с первым вхоЭ дом элемента И, второй вход которого соединен с выходом дешифратора циклов, адресный вход которого соединен с выходом счетчика циклов, счетный вход которого соединен с выходом переполнения счетчика тактов, а выход переполнения является выходом признака такта контроля блока, тактовый вход которого является выходом элемента И.

1700538

1700538

1700538

0m ... Om 25 НМЙ У tr27 0m) лЕ7 sУЗ

От

Выход ХОииутатора к

ЩРЗР/) РЕВЕЛЮ .2З

1 700538

1700538

Составитель В. Гришин

Техред А,Кравчук Корректор A.Îáðó÷àð

Редактор И.Янкович

Заказ 4467 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР 113035, Иосква, Ж-35, Раушская наб., д ° 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина,101