Многофазный импульсный стабилизатор напряжения

Иллюстрации

Показать все

Реферат

 

Изобретение относится к источникам вторичного электропитания электротехнической и радиоэлектронной аппаратуры .Цель изобретения - повышение надежности.Силовые каналы 2,подключенные параллельно к входным выводам, преобразуют входное напряжение заданного уровня. Это напряжение на входе узла 1U сравнения сравнивается с опорным напряжением источника 10. Полученный сигнал ошибки с сигналом формирователя 17 импульсов синхронизации формирует на выходе широтноимпульсного модулятора 13 последовательность управляющих импульсов. Эти импульсы через селектор 12, формирователь 11 строб - импульсов и первую 8 и вторую 15 ячейки 2И управляют работой первого 21 и второго 22 уни- , версальных N-разрядных регистров, а также N-разрядным регистром 23 сдвига. Выходные сигналы N-x разрядов регистров 21-23 селектируется N-й ячейкой 3 ИЛИ-НЕ 25. На входы управления каждого силового канала 2 поступают сигналы соответственно с выходов N-й и (N/2+О-й ячеек 3 ИЛИ-НЕ 25, чем достигается симметрия управляющих импульсов , исключающая возможность одностороннего насыщения трансформаторов силовых каналов 2. 2 ил. (Я

СООЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

yg)g О 05 F 1/56

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А ВТОРСНОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ

ПРИ ГКНТ СССР (21) 4780969/07 (22) 10.01.90 (46) 23 ° 12.91. Бюл. 47 (71) Самарский электротехнический институт связи (72) А.ф.Кадацкий и В.d).Яковлев (53) 621.3 16 ° 722.1(088.8) (56) Вопросы радиоэлектроники. Серия общетехническая, вып.2, 198 1, с.128, рис.7.

Авторское свидетельство СССР и 1019413, кл. G 05 F 1/56, 1982.

Авторское свидетельство СССР

N 1317415, кл. г, 05 F 1/56, 1985. (54) МНОГОфАЗНЫй ИМПУЛЬСНЫД СТАБИЛИЗАТОР НАПРЯЖЕНИЯ (57) Изобретение относится к источникам вторичного электропитания электротехнической и радиоэлектронной аппаратуры.Цель изобретения - повышение надежности. Силовые каналы 2,подключенные параллельно к входным выводам, преобразуют входное напряжение заИзобретение относится к электротехнике и может быть использовано в ка- . честве источника вторичного электропитания электротехнической и радиоэлектронной аппаратуры различного назначения.

Цель изобретения — повышение надежности многофазного импульсного стабилизатора путем обеспечения симметрии уп ра вля ющих импул ьсов на входах силовйх каналов в статических и переходных режимах.

„„5U„„1700545 A 1

2 данного уровня. Это напряжение на входе узла 14 сравнения сравнивается с опорным напряжением источника 10.

Полученный сигнал ошибки с сигналом формирователя 17 импульсов синхронизации формирует на выходе широтноимпульсного модулятора 13 последовательность управляющих импульсов. Эти импульсы через селектор 12, формирователь 11 строб - импульсов и первую 8 и вторую 15 ячейки 2И управляют работой первого 21 и второго 22 уни- версальных N-разрядных регистров, а также N-разрядным регистром 23 сдвига.

Выходные сигналы N-x разрядов регистров 21-23 селектируется N-й ячейкой с е

3 ИЛИ-НЕ 25. На входы управления каждого силового канала ? поступают сигналы соответственно с выходов N-й и (N/2+1)-й ячеек 3 ИЛИ-НЕ 25, чем достигается симметрия управляющих импульсов, исключающая возможность одностороннего насыщения трансформаторов силовых каналов 2. 2 ил.

На фиг . 1 приведена блок-схема многофазного импульсного стабилизатора на фиг.2 — временная диаграмма, поясняющая его работу.

Многофазный импульсный стабилизатор содержит входные выводы, с которыми соединен источник питания, входы силовых каналов 2, выходные выводы, к которым подключена нагрузка 3, блок 4 управления, состоящий из генератора 5 синхроимпульсов, пер вого 6 и второго 7 формирователей

1700545 4, тактовых импульсов„первой ячейки

2И 8, счетного триггера 9, источника 10 опорного напряжения, Формирователя 11 строб-импульсов, селектора 12, широтно-импульсного модулятора 13, узла 14 сравнения, второй ячейки 2И 15, третьего Формирователя 16 тактовых импульсов, Формирователя 17 импульсов синхронизации ширОтнО-импульсного модулятора, содержащего двоичный m-разрядный счетчик

18, Формирователь 19 синхронизирующих строб- импульсов, Формирователь

20 пилообразного напряжения, первого 21 и второго 22 универсального

Ы-разрядного регистра, N-разрядного регистра 23 сдвига, Формирователя 24 длительности паузы, N ячеек 3 ИЛИ-HE

25. При этом входные выводы 1 и силовые каналы 2 имеют две общие шины.

Узел 14 сравнения одним входом под ключенн к источнику 10 опорного напряжения, другим - к входным выводам, соединенным с нагрузкой 3, а выходом к одному из входов широтноимпульсного модулятора 13, другой вход которого подключен к выходу 17

Формирователя импульсов синхронизации широтно-импульсного модулятора.

Выход генератора 5 синхроимпульсов ,подключен к входам первого 6, второго 7 и третьего 16 Формирователей тактовых импульсов. У двоичного 91 разрядного счетчика 18 вход под-. ключен к выходу первого Формирователя 6 тактовых импульсов, (тп-i)-й выход - к входу Формирователя 19 синхронизирующих строб-импульсов, а m-й выход - к первому входу селектора 12. К второму входу селектора

12 подключен выход широтно-импульсного модулятора 13. Выход селектора

12 подключен к входу формирователя

11 строб-импульсов и входу последовательного приема информации N-разрядногo регистра 23 сдвига. Формирователь 19 синхронизирующих стробимпульсов выходом подключен к входу

Формирователя 20 пилообразного на; пряжения. Вход Формирователя ?4 длительности паузы подключен к выходу первого Формирователя (> так,товых импульсов, à выход - к входу синхронизации последовательного приема информации N-разрядного регистра 23 сдвига, Тактовый вход счетного триггера 9 соединен с m-u выходом двоичного счетчика 18. Пря50

55 рому управляющему входу соответст т веннО первого второго 2 го силовых каналов 2. В качестве силовых каналов 2 могут быть использованы двухтактные конверторы (или два однотактных), выполненные по любой известной схеме. Формирователи тактовых импульсов 6, 7, 16 и регистры 21-23 могут быть выполнены на базе двоичных счетчиков. Лппаратное задание кодов 00,...,01 на входах мой выхол триггера 9 соединен с первым входом первой ячейки ?И 8, инверсный выход триггера 9 соединен с первым входом второй ячейки 2И 15.

Вторые входы обеих ячеек 2И соединены с выходом Формирователя 11 строб-импульсов. Выход первой ячейки 2И 8 подключен к входу выбора режима приема информации и входу синхронизации режима параллельного приема информации первого универсального N-разрядного регистра 22, а также к входу установки в "0" второго Формирователя тактовых импульсов 7, выход которого подключен к входу синхронизации режима последовательного приема информации первого универсального N-разрядного регистра 22. Выход второй ячейки

2И 15 подключен к входу выбора режима приема информации и входу синхронизации режима параллельного приема информации второго универсального N-разрядного регистра 21, а .также к входу установки в "0" третьего Формирователя 16 .тактовых импульсов, выход которого подключен к входу синхронизации режима последовательного приема информации второго универсального N-разрядного регистра 21. Выходы первых разрядов регистров 21-23 соединены с входами первой ячейки 3 ИЛИ-НЕ 25, вы35 ходы вторых разрядов регистров 21-23 соединены с входами второй ячейки 3

ИЛИ-НЕ 25, выходы N-х разрядов регистров 21-23 соединены с входами

N-й ячейки 3 ИЛИ-ИЕ 25. Выходы первой, второй,.. °, †"1 — и ячейки 3

ИЛИ-НЕ 25 подключены к первому управляющему входу соответственно

N первого ° втОрОгО,..., — -ГО силОВых

45 каналов 2, à выходы (Е+1)-й,(— +2)-й„

N-й ячейки 3 ИЛИ-НЕ 25 - к вто1700545

45 регистров 21 и 22 означает подключение входов первых разрядов к шине

+5B через резистор 1 кОм и замыкание на землю BxopoR остальных разрядов и входов последовательного приема. Эпюры напряжений на фиг.2 показаны для случая, когда многофазный импульсный стабилизатор содержит два двухтактных силовых канала, т.е. N = 4, для понимания работы схемы этого достаточно. Сигналы показаны на: а) выходе первого формирователя

6 тактовых импульсов, l5 б) выходе Формирователя 24 длительности паузы, в) выходе m-ro разряда счетчика 18; г) прямом выходе триггера 9, p,) выходе формирователя 20 пило- 20 образного напряжения,и вхопе узла 14 сравнения, е) выходе широтно-импульсного модулятора 13; ж) выходе селектора 17; з) выходе первой ячейки 2И 8, и) выходе второй ячейки 2И 15, к) выходе первого разряда регистра 23; д) выходе второго разряда регист- 30 ра 23, м) выходе третьего разряда регистра 23; н) выходе четвертого разряда регистра 23;

35 о) выходе первого разряда регистра 22, и) выходе второго разряда регистра 22; р) выходе третьего разряда регист- 40 ра 22 с) выходе четвертого разряда регистра 22, т) выходе первого разряда регистра 21; у) выходе второго разряда регистра 21, Ф) выходе третьего разряда регистра 21, х) выходе четвертоГо разряда ре- 50 гистра 21; ш) выходе первой ячейки 3 ИЛИНЕ 25 щ) выходе второй ячейки 3 ИЛИНЕ 25, .55 ч) выходе третьей ячейки 3 ИЛИНЕ 25; э) выходе четвертой ячейки 3 ИЛИНЕ 25.

Многофазный импульсный стабилизатор работает следующим образом.

С выхода генератора 5 синхроимпульсов сигнал с периодом

Т,-„= 0,01 ° T К, где Т - период электрических процессов в силовых каналах 2, К - точность (:) воспроизведения длительности импульса выходного сигнала широтноимпульсного модулятора. 13 на выходе ячеек 3 ИЛИ-НЕ 25> поступает на входы формирователей 6, 7, 16 тактовых импульсов. На выходах Формирователей 6 (см.фиг.2а), 7 и 16 формируются напряжения с периодом следования Ти — — Т/N. В общем случае эти напряжения слвинуты по фазе относительно друг друга, так как формирователи 7 и 16 синхронизируются фронтом 0/1 сигнала с выхода селектора 12. Сигнал с .выхода формирователя 16 синхронизирует сдвиг данных в регистре 21, сигнал с выхода формирователя 7 синхронизирует сдвиг данных в регистре 22, Сигнал с выхода формирователя 6 поступает на вход m-разрядного счетчика 18. Разрядность тп является функцией числа N

Вг 1

Выходной сигнал (m-1)-го разряда счетчика 18 используется для синхронизации широтно-импульсного модулятора

13, на фиг.2д показано напряжение развертки. На фиг.2е показан сигнал на выходе широтно-импульсного модулятора 13, его период составляет

Т/2, На один вход селектора 12 подается сигнал с выхода широтно-импульсного модулятора 13 (см.фиг.2е), на другой сигнал с выхода m-го разряда счетчика 18 (см,фиг.2в). Селектор

12 пропускает на выход низкие уровни широтно-модугированного сигнала при наличии низкого уровня сигнала на выходе m ro разряда счетчика 18, в противном случае на выходе селектора наблюдается высокий уровень (см. фиг.2ж). Таким образом сигнал на выходе селектора 12 имеет. период Т, Этим достигается ограничение максимальной длительности ширины импульса управления на уровне Т/2 при периоде следования Т и обеспечивается возможность использования егo для оо

1700545 ганизации электрических процессов в силовых каналах на основе двухтактных преобразователей постоянного напряжения. На перепад О/1 выходного сигнала селектора 12 (см.фиг,2ж) формирователь 11 строб-импульсов

Формирует положительные строб-импуль- сы. Эти импульсы проходят через ячейку 2И 8 к счетчику 7, регистру 10

22 или через ячейку 2И 15 — к счетчи ку 16, регистру 21 в зависимости от состояния счетного триггера 9. Стробимпульс с выхода Формирователя 11 в момент t< проходит через ячейку 2И 15, так как в это время триггер 9 находится в состоянии "О" и ячейка 2И 8-заперта, а 2И 15 открыта {см.фиг.2г,и). Строб-импульс с.выхода формирователя 11 в .момент проходит через ячейку 2И 8, так как триггер 9 находится в состоянии "1" (cM,ôèã.2г,з) и т.д. Фактически счетный триггер 9 работает как (оп+1)-й разряд счетчика 18.

Строб-импульс, пройдя через ячейку

2И к счетчику и универсальному регистру (7-22 и 1б-21.на Фиг.1), производит следующие действия. Устанавливает в "0" формирователь . ЗО тактовых импульсов (например, третий 16 в момент t и второй.7 в момент t<). Переводит универсальный

N-разрядный регистр (21 в момент t и 22 в момент t<, Фиг.2з,и) в режим параллельного приема, переписывает аппаратно заданную входную комбинацию в регистр ("1" в первый разряд, "О" в остальные). После окончания строб-импульса Формирователь 10 тактовых импульсов работает синхронно с фронтом 0/1 сигнала на выходе селектора 12, универсальные регистры возвращаются в режим последовательного приема информации. На входы последовательного приема информации обоих универсальных регистров 21 и 22 аппаратно заведен уровень "0". Уровень "1" из первого разряда будет сдвигаться в старшие разряды, регистры после прихода . строб-импульса последовательно пребывают в следующих состояниях:

100. ..О, 010,...,0, 001,.. .О,..., 00,...,10, 00,.... 01,...,00,. ° ., 00 (см.фиг,2 0 X). За счет работы счетного триггера 9 синхронизация второго 7 и третьего 16 Формирователей тактовых импульсов и установ универсальных регистров в состояние 10,...,00 производится поочередно (см,фиг,2з,и)., один раз на периоде T. При отработке возмущений (например, интервал времени между моментами t и t меньше Т) ни один из регистров не сбрасывается, не отработав поочередно все комбинации от 10,...,00, до 00...,,.00, Длительность положительного импульса на выходе любого разряда регистров

21, 22 составляет Т, = Т/N. Выходной сигнал первого Формирователя б тактовых импульсов (см.фиг. 2а) используется для синхронизации Формирователя 17 и для синхронизации Формирователя 24 длительности паузы. На выходе Формирователя 24 формируется импульсный сигнал (фиг.26) длительности с „ на период 1/О выходного сигнала (см.фиг.2а} Формирователя 6. Длительность t,ä указанных положительных импульсов выбирается из условия превышения длительности времени рассасывания неосновных носителей в области базы силовых КоМ мутирующих транзисторов силовых каналов 2. Выходной сигнал (см.фиг.26) формирователя 24 используется для синхронизации регистра 23 сдвига.

Выходной сигнал (см.фиг ° 2з) селектора 12 воздействует на информационный вход последовательного ввода информации регистра 23. Запись его в первый разряд и сдвиг в последующие старшие разряды указанного регистра осуществляется фронтом 1/О выходного сигнала (см.фиг.26) формирователя 24. В результате на выходах первого, второго,...,(N/2+1)-го,..., N-го разрядов регистра 23 появляются сигналы (фиг.2к,л,м,н), равномерно сдвинутые на время Tt, = Т/N, равное периоду следователя выходного сигнала (см;Фиг,26) Формирователя 24, Так как перепад 1/Î выходного синхронизирующего сигнала (см. фиг.26) формирователя 24 смещен относительно переднего Фронта выходного сигнала селектора 12 (см.фиг.2ж), то передний фронт выходного сигнала (см.фиг.2к) первого разряда регистра 23 смещен на величину t<, второго разряда - на величину Тn + tn u т.д. Поскольку запись в первый разряд регистра 23 выходного сигнала селектора 12 и его сдвиг в старшие разряды (со второго по N-й) осущест! 700545 вляется дискретно через интервал времени Т = Т/N> то в общем случае на выходах первого, второго,..., (N/2+1)ro,...,N-го разрядов регистра 12 сигналы (фиг.? к,л,м,н) отличаются от поступающего сигнала (см.фиг. 2ж) на информационный вход. Максимальная ошибка воспроизведения указанного сигнала достигает величины периода 10

Т и = Т/N следования синхронизирующих импульсов формирователя 24, Однако воздействие выходных сигналов регистров 23 и 21, 22 на входы ячеек 3

ИЛИ-HE 25 позволяет получить на их 15 выходах идентичные равномерно сдвинутые сигналы, отличающиеся от выходного сигнала (см.фиг.2ж) селектора

12 на величину гарантированной длительности паузы t . При t< tg на входах первой ячейки 3 ИЛИ-HE 25 име.ются уровни сигналов: "1" с выхода первого разряда регистра 23 (см. фиг.2к), "О" с выхода первого разряда регистра 22 (cM.ôèã.2о), "О" с выхода первого разряда регистра 21 (см.фиг.2т) . В результате на выходе первой ячейки 3 ИЛИ-HE 25 наблюдается уровень "0" (см.фиг.2ш). В интервале t>< z t c t < на выходах пер- ЗО вых разрядов всех трех регистров будет уровень "О" (см.фиг.?к,о,т) .

В результате на выходе первой ячейки 3 ИЛИ-HE 25 будет уровень "1" (фиг.2ш). В момент t< на выходе первого разряда регистра 21 появляется положител ьный импульс (см. Фиг . 2т) синхронизированный фронтом О/1 выходного сигнала селектора 12 (см. фиг.2ж). После момента t1 выход пер- 40 вой ячейки 3 ИЛИ-НЕ 25 (см.фиг.2ш) имеет уровень "О", выходной сигнал на этой ячейке точно повторяет сигнал на выходе селектора 12. Со сдвигом на Т аналогично будут работать ос- 45

И тальные ячейки 3 ИЛИ-HE 25. В момент

t 1 на выходах первых разрядов регистров 21-23 опять уровни "О", со- ответственно на выходе первой ячей- . ки 3 ИЛИ-HE 25 появляется уровень

"1". В момент t Фронтом О/1 сигнала на выходе селектора !2 через Формирователь 11, ячейки 2И 8 синхронизируется счетчик 7 и появляется

Уровень "1" на выходе первого разря 55 да регистра 22 (см.фиг.2о). В это время в регистре 21 уровень "1" еще в третьем разряде (см.фиг.2Ф).Теперь сдвиг "1" в регистре 22 производится выходным сигналом второго Формирова-, теля 7 тактовых импульсов, синхронизированного в момент tg, в это же время продолжается слвиг "1" в регистре 21 выходным сигналом третьего формирователя 16 тактовых импульсов, синхронизированного в момент с .Так как моменты tg u tg сдвинуты относительНо друг друга не менее чем HB Т/2, а регистры 21 и 22 после прохода всех комбинаций автоматически устанавливаются в "0", никаких сбоев в работе стабилизатора не наступает. В момент

t< регистр 22 выходным сигналом первого разряда (см,фиг.2о) устанавливает в "0" выход перво" ячейки 3

ИЛИ-HE 25 (см.фиг.2ш) . В момент регистр 21 выходным сигналом четвертого разряда (см.фиг.2х) устанавливает в "О" выход четвертой ячейки

3 ИЛИ-HE 25 (см,фиг.2з), Управляющий импульс на выходе четвертой ячейки 3 ИЛИ-НЕ. 25 получается по длительности таким же, как и импульсы в остальных ячейках 3 ИЛИ-HF (см, фиг.2ш-э). Формирователи 6, 7, 16 имеют одинаковую разрядность. Это обеспечивает формирование ими тактовых импульсов с равным перИодом Ти, но сдвинутых (в общем случае) по фазе, так как начальные состояния формирователей 7 и 16 синхронизируются в моменты времени, совпадающие с фронтом О/1 широтно-модулированного сигнала (см,фиг.2ж) селектора 12, длительность которого лежит в интервале О t> c Т/2. Поэтому оба фронта широтно-модулированного сигнала (см.фиг.2ж) воспроизводятся на выходах ячеек 3 ИЛИ-НЕ 25 точно с равным временным сдвигом Тк = Т/N.

Фронт О/1 на выходах ячеек 3 ИЛИ=НЕ

25 воспроизводится с помощью выходных сигналов с разрядов регистра 2I (см,фиг.2к-н). Фронт 1/10 на выходах ячеек 3 ИЛИ-НЕ 25 воспроизводится с помощью выходных сигналов с разрядов регистров 21 или 22 (см.фиг.2 о-х).

В результате на выходах ячеек 3 ИЛИНЕ 25 получаются широтно-модулированные импульсы (см„фиг.2 ш-э), рав" номерно сдвинутые на время Тр и равные по длительности сигналу на выходе селектора 12 (см.фиг.2ж). Гдвиво времени на величину Ти = i/И данных сигналов управления обеспечивает равномерный сдвиг во времени электрических процессов в силовых кана

1700545 лах 2. На первый и второй входы силовых каналов 2 поступают идентичные сигналы управления, сдвинутые относительно друг друга на время Т/2, т.е, на половину периода следования выходного сигнала селектора 12 (см.фиг.2ж).

Это обеспечивается подключением первого и второго вхоров первого, второго,...,N-го силового канала 2 к выхо» 1(1 дам соответственно первой и (И+1)-й, N второй и (N/2+2) —,..., - -ой ячеек 3 ИЛИ-НЕ 25, Например, на первый вход первого силового канала 2, воздействует широтно -модулированный сигнал (см.фиг.2ш) с выхода первой ячейки 3 ИЛИ-HE 25, а на второй - с

ыхода (N+1) -й ячейки 3 ИЛИ-НЕ 25 трет ьей в да нном случае) (см. Фиг, 2 и);

Между их передними и их задними Фрон20 тами обеспечивается равный временной сдвиг на половину периода Т/2 за счет работы формирователей тактовых импульсов 6, 7, 16, регистров 21, 22, 23 и т.д. Идентичность равномерно сдвину" тых на Т/2 сигналов управления обеспечивает исполнение силовых каналов 2 на основе двухтактных преобразователей постоянного напряжения с нагрузкой в виде трансформатора. При этом обеспечивается симметричное перемагничивание силового трансформатора в статических и переходных режимах работы стабилизатора. Тем самым иск.лючается насыщение трансформатора и повышается надежность преобразовате,ля в целом. Изменение напряжения на . выходных выводах, соединенных с нагрузкой 3 при воздействии какого-ли-.. Go возмущающего воздействия, приво( дит к изменению уровня напряжения на выходе узла 14 сравнения и соответствующему изменению сигнала на выходе широтно-импульсного модулятора 13 и селектора 12. Это приводит к изменению (сдвигу) во времени сигналов на выходах регистров 22, 21 в зависимости от Фронта О/1 широтномодулированного сигнала, соответствующему изменению длительности сигналов на выходах ячеек 3 ИЛИ-НЕ 25 и изменению энергии, передаваемой каждым силовым каналом 2. Указанные изменения за счет использования отри цательной обратной связи направлены на компенсацию возмущающих воздействий и установлению с заданной точностью выходного напряжения. фочмула изобре тени

Многофазный импульсный стабилизатор напряжения, содержащий силовую цепь, выполненную в ниде N/2 параллельно или последовательно включенных относительных входных и выходных выводов склоных каналов, и блок управления, состоящий из генератора синхроимпульсов, формирователя импульсов синхронизации широтно-импульсного модулятора, содержащего входной каскад, выполненный на двоичном

m-разрядном счетчике, формирователь, синхронизирующих строб-импульсов и выходной каскад формирователя пилообразного напряжения, N-разрядного регистра сдвига, двух формирователей тактовых импульсов, формирователя строб-импульсов, источника опорного напряжения, селектора, широтно-импульсного модулятора, узла сравнения и формирователя длительности паузы, при этом узел сравнения одним из входов подключен к источнику опорного напряжения, другим подсоединен к выходным выводам, а выходом к одному из входов широтно-импульсного модулятора, другой вход которого подключен к выходу Формирователя импульсов синхронизации широтно-импульсного модулятора, выход генератора синхроимпульсов подключен к входам первого и второго Формирователей тактовых импульсов, у двоичного m-разрядного счетчика вход подключен к выходу первого Формирователя тактовых импульсов, (m-1)-й выход подсоединен к входу формирователя синхронизирующих строб-импульсов, а тп-й выход подключен к первому входу селектора, к второму входу которого подключен выход широтно-импульсного модулятора, выход селектора подключен к входу Формирователя строб-импульсов и информационному входу последовательного приема информации N-разрядного регистра сдвига, формирователь синхронизирующих строб-импульсов выхором подключен к входу формирователя пилообразного напряжения, вход Формирователя длительности паузы подключен к выходу первого формирователя тактовых импульсов, а выход подсоединен к входу синхронизации последовательного приема информации N-разрядного регистра сдвига, о т л и ч а

1700545 ю шийся тем, что, с целью повышения надежности путем обеспечения симметрии управляющих импульсов на входах силовых каналов в статических и переходных режимах, в него введены два универсальных N-разрядных регистра, счетный триггер, две ячейки 2И, N ячеек 3 ИЛИ-НЕ и третий формирователь тактовых импульсов, при этом тактовый вход счетного триггера соединен с тп-м выходом двоичного тп-разрядного счетчика, прямой выход счетного триггера соединен с первым входом первой ячейки 2И, инверсный выход счетного триггера соединен с первым входом второй ячейки 2И, вторые входы обеих ячеек 2И соединены с выходом формирователя строб-импульсов, выход первой ячейки 2И подключен к входу выбора режима приема информации и входу синхронизации режима параллельного приема информации первого универсального N-разрядного регистра, а также к входу установки в "0" второго формирователя тактовых импульсов, выход которого подключен к входу синхронизации режима последовательного приема информации первого универсального N-разрядного регистра, выход второй ячейки 2И подключен к входу выбора режима приема информации и входу синхронизации режима параллельного приема информации второго универсального N-разрядного регистра, а также к входу установки в "0" третьего форl мирователя тактовых импульсов, выход которого подключен к входу синхронизациии режима последовательного

5 приема информации второго универсального N-разрядного регистра, вход третьего формирователя тактовых импульсов соединен с выхолом генератора синхроимпульсов, входы первых ра зрядов обоих уни версал ь ных N — ра зрядных регистров соединены с выяодом для подключения источника сигнала логической единицы, а входы остальных разрядов и входы после.довательного приема информации — с выводом для подключения источника сигнала логического нуля, выходы первых разрядов универсальных N-разрядных регистров ! и N — разрядного регистра сдвига соеди;"

:,нены с входами первой ячейки

ИЛИ-НЕ, выходы вторых разрядов универсальных N-разрядных регистров и

N-ðàçðÿäíoãî регистра сдвига соединены с входами второй ячейки 3

25 ИЛИ-НЕ,. выходы N-x разрядов универсальных Ы-разрядных регистров и

И-разрядного регистра сдвига соединены с входами N-й ячейки 3 ИЛИ-НЕ, выходы первой, второй,..., N/2-й ячеек 3 ИЛИ-НЕ подключены к первому управляющему входу соответственно первого, второго,...,N-го силовых каналов, а выходы (N/2+i)-й, (N/2+2) â€, й....,N-й ячеек 3 ИЛИ-НЕ подключены к второму управляющему входу соответственно первого, второ го, N/2-го силовых каналов.

1700545

3 и

К

Фи .2

Редактор Т,Шагова

Заказ 4467 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г.ужгород, ул. Гагарина,101 а

О д

6

Н

О

Р

С

У

Р

Ц

Ч

Составитель lO.Îïàä÷èé

Техред А.Кравчук Корректор И.Самборская