Устройство для восстановления информации

Иллюстрации

Показать все

Реферат

 

Изобретение предназначено для накопления информации и может быть использовано для восстановления дискретной информации. Целью изобретения является повышение быстродействия и точности устройства . Устройство для восстановления информации содержит блок элементов задержки и блок фазовой автоподстройки частоты , подключенные входами к входной шине, мультиплексор, информационные входы которого соединены с выходами элементов задержки, а выход - с одним входом декодера, другой выход которого соединен с выходом делителя, выход которого подключен к выходу блока фазовой звтоподстройки частоты, выход декодера соединен с выходной шиной устройс еа, рес:ер;/ан й счетчик и элемент задержки, вход которого соединен с выходом блока Фазовой автоподстройки частоты. В устройство ваед-эны формирователь импульсоь. екерат : регистр , счетчик, дешифратор, элемент ИЛИ и сумматор. 2 ил. Ј

СО»ОЭ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (5!)5 G 11 В 20/10

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

-лч

L ° ..: л I ( о" Ю ,C)

3> (21) 4798686/10 (22) 05,03.90 (4F) 23.01.92. Бюл. М 3 (71) Московский институт инженеров гражданской авиации (72) С.Ж.Кишенский, Н.С.Вдовиченко, В.E.Ïàíoâà и О.Ю.Христенко (53) 681.846.7(088 8) (56) Патент США М 4191976, кл. 360 — 51, or,óáëêê. 1980.

Патент США bh 3537082, кл, 360 — 51, опублик. 1970.

Aегоp=» ce свидетельство СССР

М 1 "-4238. Кл. G 1 1 В 20! 10, 1988, (51) УСТРОЙСТВО ДЛЯ BOCCTAHOBilEНИЯ ИНФОР» 4АЦИИ (57)!1зобрете ие предназна »ено для накоп, е H v. a и н ф с р»л;. ц . i < и» o e T б ы т ь и с и с л ь з свана для Boeeòç»»oâëåíèÿ дискретной

Изобретение относится к накоплению информации, а именно к восстановлению информации.

Известно устройство для восстановления информации. "..сдержащее блок фазовой автоподстройки частоты, декодер, делитель частоты и элемент задержки, причем вход блока фаэовой автопсдстройки частоты соединен с входной шиной, а выход — к выходу делителя частоты и к перво»лу входу декодера, выход которого соединен с выходной шиной устройства.

Недостатками известного устройства являются высокая погрешность восстановления информации за счет влияния фазовых колебаний информационного сигнала, а так„„SU ÄÄ 1707620А1 инфор;. ации. Целью изобретения является повышение быстродействия и точности устройства. Устройстeo для восстачсвления инфо„»мации содержит блок элементов задержки и блок фаэсвой автоподстройки частоты, подключенные входами к входной ,вине, мультиплексор, инфop»1ациснные входы которого соединены с выходами элементов задержки, а выход — с одним входом декодера, другой выход кс,oporo соединен с выхсдс»л дел те iя, выход кстсрс о порключен к выходу блока глазовой =-втоподстройки частоты, выход дексдера с-equi,. åè с выходной шиной устройс-еа, р=- ерс,.=-н и счетчик и элемент задержки, вход лстсрс;о соединен с выходом блока фазсвс,i ав,опсдстроики частоты. В устр."и ть:! вве;.:- ь фсрл1ирсчатель ил пульсс=..-ен-:;=-т.. ". ре; ".стр, сч тчик, дешифратор, эле .,е»-. .1. ", и сум:.латор. 2 ил. же низ:.се быс-.рсдейстьие и невысокая точность восстановления информации.

Наиболее близким к гредлггаел смy по технической сущности является устройство для во стансвления информации, содержащее баск фазовой автоподстрсйки частоты, псдклю-»енный входе;1 к вход»сй ш не и выхода»л через делитель частоты к первому входу декодера, соединенного выходом с вы одной шиной, зле лент задержки, мультиплексор, триггер, реверсивный счетчик и блсл гсследовательно соединенных элел1ентсв задержки, подключенный входом к вхсднсй шине и выходами зл»гментсв задержки к информационным входа»л л.ультиплексора, подсоединенного вь.ходом к

1707620 синхронизирующему входу реверсивного счетчика и триггера, соединенного выходом с управляющим входом реверсивного счетчика и с вторым входом декодера, причем элемент задержки включен между выходом блока фазовой автоподстройки частоты и информационным входом триггера, в реверсивный счетчик подключен выходами к адресным входам мультиплексора.

Недостатком известного устройства является низкое быстродействие, При значительном фазовом колебании реверсивный счетчик осуществляет подстройку задержки информационного сигнала к центру временного окна, последовательно перебирая все значения задержки от текущего до оптимального. При этом возникает объективное противоречие (свойственное большинству подобных систем) — требование точности подстройки фазового сдвига под значение окна обусловливает большое количество

:лементов задержки в блоке, причем каждая задержка (отдельного элемента) должна быть малой, чтобы не допустить большей

1огрешности.

Наличие большого количества элеглентов задержки при их последовательном переборе требует большого времени подстройки задержки информационного сигнала к временному окну, что снижает эффективность работы устройства, так как значительное время иэ общего времени работы формируемый им фазовый сдвиг может находиться вдали от временного окна, не успевая подстраиваться под него при о-ра отке фазовых колебаний При значительных фазовых колебаниях (s плохих каналах связи) устройство мо кет даже потерять работоспособность, тэх хэк при фиксированной скорости отс.;е:,иаэн ия ф;зовых колебан и будет не в состоянии страбатывать их фазовый сдвиг (имеются в виде информационные сигналы).

Если же время отдельных задержек выбрано достаточно большим для реализации подстройки при значительных фазовых колебаниях, это вызывает снижение точности подстройки, так как, например, находясь вблизи временного окна в области ранней временной задержки, информационный сигнал вызывает подстройку устройства в область поздних временных задержек. что при большом значении отдельной временной задержки в блоке элементов задержки означает отдаление OT оптимального времени задержки.

С целью частичного устранения укаэанного недостатка целесообразно реализовать переменную величину подстройки: на основе оценки блиэос1и задержки инфорНа фиг.1 приведена структурная схема

55 устройства для восстановления информации; на фиг.2 — структурная схема сумматора.

Устройство для восстановления информации содержит блок 1 элементов задерж5

50 мационного сигнала к значению окна шаг подстройки должен быть пропорциональным разности между текущей и оптимальной задержками.

Кроме того, целесообразно реализовать зону нечувствительности устройсвта при достижении задержками значения, близкого к оптимальному (около временного окна), с целью повышения точности подстройки. Будучи близко к временному окну (или даже— в нем, ) неправомерно осуществлять подстройку, которая заведомо ухудшит фазовое соотношение информационного сигнала и синхросерии

Целью изобретения является повышение быстродействия и точности.

Поставленная цель достигается тем, что в устройство для восстановления информации, содержащшее блок элементов задержки и блок фазовой автоподстройки частоты, подключенные выходами к входной шине, мультиплексор, информационные входы кодорого соединены с выходами элементов задержки, а выход соединен с одним входом декодера, другой выход которого соединен с входом делителя. вход которого подключен к выходу блока фаэовой автоподстройки частоты, выход декодера соединен с выходной шиной. реверсивный счетчик и элемент задержки, вход которого соединен с выходом блока фазовой автоподстройки частоты, введены формирователь импульсов, генератор. регистр, счетчик, дешифратор, элелент

ИЛИ и сумматор, причем выход генератора соединен C син;<рс входом счетчика, выходы которого соединены с входами дешифрэтора, выходы которого подключены к входам элемента ИЛИ, выход KDTopol o подключен к синхрониэирующему входу реверсивного счетчика, выход cTepLuего рээрядэ счет ика соединен с упрэвляющи л вхсдс . реверсивного счетчика «со crapI,и;л paэр, д= л первой группы вхэдо"-1 су-1. этора, к дртгому входу первой гру."пы которого подключены выходы реверсивного c÷:-:тчика, входы второй группы сумматора соединены с выходами регистра и с адресными входами мультиплексора, а выходы — с информационными входами регистра, выход мультиплексора подключен к синхровходу счетчика, выход элемента задержки через формирователь импульсов соединен с входами сброса счетчика и реверсивного счетчика

1707620 ки, мультиплексор 2, сумматор 3. реверсивлый счетчик 4, элемент 5 задержки, блок 6 фазовой автоподстройки частоты, генератор 7, счетчик 8, дешифратор 9, элемент

ИЛИ 10, регистр 11, делитель 12, декодер 13 и формирователь 14. Входная шина 15 устройства соединена с входами блоков 1 и 6.

Выходная шина 16 устройства соединена с выходом блока 13. Выходы блока 1 соединены с информационными входами блока 2, выход которого подключен к синхрониэирующему входу блока 11. Выходы блока 3 соединены с информационными входами блока 11. Выходы блока 4 соединены с одной группой в:.адов блока 3. Выход блока 6 соединен с ьходом блока 13 и через блоки 5 и 14 соединен с входами сброса блоков 4 и

8. Выход блока 7 подключен к синхровходу блала 8, выходы которого соединены с входами блока 9, выходы которого соединены с входами блока 10, выход которого подключен ку синхровходу блока 4.

Выход блока 11 соединен с дру ой группой вход;„oe блока 3 и с адресными входами блока 2. Выход блока 12 соединен с другим входом блока 13, выход блока 14 подключен к входам сброса блоков 4 и 8. Выход старшего разряда блока 8 соединен с дополнительным (старшим) входом второго слагаемого блока 3.

Сумматор 3 содержит группу сумматоров 17 по модулю два. одни входы которых соединены с выходами блока 4, а другие объединены и подключены к выходу старшего разряда блока 8, соединенному также с одним входом старшего разряда сумматора 18.

Другой вход (второго слагаемого) старшего разряда сумматора 18 заземлен. Входы первого слагаемого у сумматора 18 соединены с выходами сумматоров 17 по модулю два, входы второго слагаемого — с выходами регистра 11. Вход переноса сумматора 18 эаэемлен. Выходы сумматора 18 соединены с входами первого слагаемого сумматора 19, входы второго слагаемого Которого заземлены, выход переноса сумматора 18 соединен с выходом переноса сумматора 19. Выходы сумматора 19 соединены с входами регистра 11 устройства.

Устройство работает следующим образом.

Блок 6 фаэовой автоподстройки частоты служит для формирования импульсов из входной информации и привязки их по частоте и фазе. С его выхода синхросигналы через делитель 12 (делитель на два) частоты поступают на вход декодера 13, на другой вход которого поступает входная информация. Декодер 13 осуществляет декодирова 10

55 ние(прием)информации. Блок 1 последовательно соединенных элементов задержки представляет собой согласованную линию задержки. Мультиплексор 2 производит выборку задержанных сигналов в соответствии с адресом, содержащимся в регистре

11. Старшимй разряд(его значение) счетчика 8 задает направление счета реверсивному счвтчику 4. Длемент 5 задержки осуществляет задержку своего входного сигнала нэ величину, равную половине максимальной величины задержки блока 1 последовательно соединенных элементов задержки, чтобы иметь возможность регулировать задержку входного сигнала с обеих сторон временного окна (являющегося оптимальной задержкой временного сигнала для восстановления информации при фазовых флуктуациях). Счетчик 8 создает временную сетку импульсов для оценки близости и знака рассогласования между информационным импульсом с текущей задержкой и временным окном. В счетчике 4 (реверсивном) хранится текущая (для каждого значения рассогласования) величина коррекции задержки, выраженная в числе номеров элементов задержки блока 1,,на которое при определенном рассогласовании передвинется задержанный информационый импульс.

Дешифратор 9 определяет для каждого значения рассогласования переход реверсивного счетчика с одного значения шага коррекции на другой. В сумматоре 3 вычисляется скорректированный номер элемента задержки блока 1. с которого мультиплексор снимает информационный сигнал.

Принцип работы устройства основан на автоматической установке данных в центр временного окна для устра чения погрешности синхронизации, причем в отличие от известного устройства установка производится шагами, величина которых зависит от рассогласования информационного сигнала и синхросигнала по фазе (фазовой флуктуации информационного сигнала), и имеет место зона нечувствительности устройства, за счет которой при нахождении информационного сигнала внутри временного окна коррекции не производится, чем дополнительно повышается точность устройства.

Генератор 7 вырабатывает импульсы, частота которых в целое число раз больше частоты сигналов с блока фазовой автоподстройки частоты (ФАПЧ): fr - m ° feAnv. Модуль счета счетчика 8 также равен m, так что счетчик 8 эа период сигнала с выхода блока

ФАПЧ пробегает все состояние от 0 до m-1.

По положительному фронту си нала с эле1707620 мента 5 задержки формирователь 14 выраб тывает короткий и(лпульс, устанавливающнй С->ЕТЧ11КИ 4 l18 E НУЛЕВОЕ СОСТС яНИЕ. Это делается для устранения накопле>.>>я ошибки в рэ 3 - сче-.чиKGB 8 и 4 и блс>3 ФАПЧ, 5

1эк кзк генератор 7 и блок ФАПСИ (и с ним— частота информационных сигналов) не синхронизированы жестко, и если за время периода сигнала с выхода блока ФАПЧ рассогласование между этим периодом и 10 периодом сигнала с выхода счетчика 8 может быть произвольно >1aë (I <15l KBaрцевых

Г» I!e aòсрсе не peвышэет ть сг 1ных дс leL1 рс, ен . 3 т 3э длительРсе >. peh" рэбсты с "Ой .. р"-г ссгл осе н;.с t ° сгл бь нэ> о- 15

1= X г Г-"(Т»,,:: cбра „-(и, е ь пер>1сдcl;,кэ.-.aуд>н,; ч.- сгь, "i гс!,а 6лo,a Ф,,t -1 рэ3б.;Ba ;. "3, т1; -==.рв-"лсэ. Ст".pl" и 1 разряд ьв Л1> Г иэ .с « Г», «эче«.1с (c ну IeBo;o на 20

/, Гэк-;в Те <с„этсра.

Э г -,,"яд в остэль;ых уз: =.. устро11 --,. р

>.—,л,, ° — — - .. -"Л >",,Нз>-ЭЬ й, — ГЭГЬ-,СЕ

КС .;:, . БХСД, iй l ..НЛ :, Р: .ЭЦ> ) °:, ., И>1--..3 в с,л:-;-,т. > д-: счет

„" I ... Г;,1Т Я B- I-",,",Е: С, Oc i „-=,«1,, ., L1 OKC 1С

Э - г- e T» Р МС>Лг.«ту Ппl XC ПСЛС; 11Е1г С -„ РОК .=. СИГКВ,: С ЕЬ Л "Дa >ЛСКa ФАП 1 ЕСЛИ L;>i/;.-:h à!.LI ««>.й Кл;ПЛ ГЬС С вылсдэ м; >ьтиплекс" "„а пссгупэет pahlsI"e, ЧВ>л Пог.".».ИТЕЛbkLILI q+ Онт С ВЫл- 33ЛС;ЕН- 3 та 14 задержки иь1ее1 место ранняя зэд ржка, т.е, информэционныи и.1пульс оп "pexha -. вр=мснное окно и е.с ну.кно заде;. кать на большее время, чем тек щсе

«начение задержки. Если инфо > "ци нн "., ч0

И>лПУЛ>С СТСтавт. ITO СН Н;„. псздкс 1 задержки, l; номер элeh e«-э .-.э„всжки блока 1 необхсд;мо ук ень "ть k1сб:

t1pL1l6nL13I1 ь и «фср>лэциснный си(на.. ", oliTL1t. эльнсму знзчени с — Bpe:лен«3",у а> н . 5

Выходы счетика 8 берутся (ьсе, BKлю(эя старший разряд) с инверсных вы> сд: v cooTBeTcTp) þ öL1õ T pill (epcIB сч "Tk>1 кэ, та I;!, .1 со разом, в мсмет сброса сп счет кэ

Г: сн мается {например, дво> чнсcj >ис.—.,o

111..., a перед его c6poccм с него снгtKaeTcÿ двоичное число 000...0.

Это необходимо для прав.1льно: с функционирования узлов, реализующих коррекцию. 55

Деш.>+ рэтср 9 определяет ве,- 1 1;-1 > LL. ага подстройки и область значений ссдерж мого счетчика 8, для которой вы бр=.н конкретный шаг подстройки. Pa"смотрим реализацию узлов 8,9 и 4 на конкретном примере.

Предположим, что m = 100. Следоват льно, на 51 такте генератора 7 старш>1й разряд счетчика 8 устанавливается в единичное значение (с инверсного выхода снимается нулевой потенциал).

Дешифратор 9 настраивается I-Ia комбинации разрядов счетчика 8, си>л>летричные относительно нулевого значения содержимого счетчика (например. он настроен на ко>лбинации: 5,20,40,60,80,95) и последние тpl1 числа соответствуюT отрllцэTeëüt I;.1 чь1спам относительно pep«oga 100 — kl слэ

-40, -20, и -5. После сброса счетч>1ксв cllrllaлы элемента 10 ИЛ14 поступают на счетныи влод реверсивного счетчика в указанные такты работы. При зтсм, поскольку s первой

T слов 1не периода счета счетчика 8 значение знакового разряда нулевое, единичный

c .:tkaл с elo выхода устэнэв..l.еаст счетчик

4 в pexKL1t. слс .ен,.я, Та> I1>1 разок.. до 5

TaKTэ с leтч >к 4 — B ну;.Baс л ссстс= .;и, с T дс 20 — в cocTc ski I1 000 1, от 20 дс 40—

000 10, ст 10 дс 80 — е сс:-с-,н>1> Г".г .11.

Псслс 501э. та знаке««e рэз.:.дэ (cTap e;o) сче чика 8 меняется, и счстчи> 4 перевод. тся B ре .,11>л еь читан(1я, т е. осле 60 такта

=-. -1(р:»., Il1се его 000, "., г; ". л е 80 — 000.. " . 1Е ?5 — Г .0 .0 Так: . Сбовэо>л, В -"

- д-я л>сб".Гс отрезка -ре>л ни г> .. г.. сд сигнала с 3лel1eнтэ .4 с -: 1 с (дерлкится абсолютная e:: ° ина шэгз ксрг екции.

Знак шага спр::деляетгя значением старшего разряда ccÄepx 1:Гс счстч,1кэ 8, подэвае>лого в ка Ie тае знэ -.всгс paaoвдл для слагае>лого ст с->ет-..> a 4,;..т: с <, у>л>латср 3 >лсжст ы-. в:,. и л гк г.ю(ь > образом для an(e6pa>1k- с;с =;,Г et гв ВС С CЛЭГЭ >1С С(С " . ° " Р . а

11, предстаеляющс;с co=o,1т-. ",ц,1., н rlep элемента зэд „-жки блока 1, с котсрсгс сниl:a Tcя 11«фсp>lэциoнl.ь l! си «эл нэ >l !Lьтl1 пле <сор 2) — э. о сл = гае".1 се всегда по.;сжг-.ельное, >1 BTOOOIu слагаел1сго (nollpaBKa к номеру элсмекта задержки блока

1, кс»орый будет -,одк. ючен íà вь>ход м;льт>".пл:с",p-à? в ре3;п а.е выч«сленного и реа;изованнсгс шага пс.",г T pol1KL1) — зтс слаIaet1oe >1сжет бь ть кэл гсложительное, так и отрицательное, е 33BI:.:.1ости от фазы содержимого счет11кэ 8 ".Ги пс>ступлении информационного L1>itул " э.

Саме величин- шага записана в счетчике 4.

Пусть, например, инфср>лационный импульс поступил в мол>ент врвмени, когда счетчик В находится s состоянии 25 (здесь приведены десятичные эквиваленты номе1707620

1О ров тактов и содержимого счетчика 8 для простоты). При этом содержимое счетчика 4 равно 000...10. Приход информационного импульса на 25 такте означает, что информационные импульсы находяться в области поздней задержки (так как идеальное состояние — приход их при содержимом счетчика

8 000„.00).

Следовательно, необходимо уменьшить номер элемента задержки блока 1, с которого формируется сигнал нз выходе мультиплексоре. чтобы приблизить его к времен ному окну.

Данное устройство уменьшает номер на

2 (число, записанное в двоичном коде в счетчике 4). Положительное значение сигнала с инверсного выхода старшего разряда счетчика 8 определяет режим вычитания содержимого счетчика 4 иэ содержимого регистра 11.

Сумматор 3 осуществляет преобразование (на сумматорах 17 по модулю два) слагаемого от счетчика 4 в обратный код.

Суммирование производится в обратном коде на сумматорах 18 и 19, причем в соответствии с операциями в обратном коде в случае переполнения (сигнала переноса) знакового разряда эта единица добавляется в лладший разряд алгебраической суммы, что реагизуется сумматором 19. Сумматор 3 может быть выполнен лкбы л другим стандартным образом, когда одно из слд-аемых может быть кдк голожительныл<, так v, отрицательным, и алгебраическое сумл<ирбеание гроизеадится е Обратном коде.

ТаКИМ ОбраЗОМ, ИЗ тЕКущЕГО ЗмдчЕНИя нол<ера задержки с блока 1 вычитается 2, >ЛОДИфИЦИРОЕдЧНОЕ ЧИСЛО ЗдПИСЫЕдЕтСЯ (Е момент поступления импульса с hlóTüòèплексора — информационного импульса) в реГистр 11 и стансеится новым значением задержки инфор лдц«оннсго сигнала.

Аналогично работает устройство при приходе информационного импульса в момент, когда содержимое счетчика 8 находится в пределах 50-100. При этом значение сигнала с выхода старшего разряда счетчика 8 (с инверсного выхода) нулевое, имеет место ранняя задержка. содержимое счетчика 4 сум лируется с содержи,.<ы,"л регистра

11, и номер элемента задержки блока 1 увеличивается, приближая значение задержки

ИНфОРМдЦИОННОГО И1ЛПУЛЬСд K ОКНУ, При поступлении информационного импульса при содержимом счетчика 8 от 5 до

+; содержимое счетчика 4 нулевое, что соответствует нахождению и н форма цион ного сигнала во временном окне, и не требует коррекции, что обеспечивает зону нечувствительности устройства при удовлетворе5

4D

55 нии задержки информационно о сигнала требованиям точности.

Выбор количества различных шагов коррекции, их значения и области фаэ счетчика 8, к которым относятся конкретные значения шагов, величина зоны нечувствительности и, соответственно, быстрота и точность коррекции фазовых флуктуаций информационного сигнала, определяется емкостью счетчиков, величиной m и задействованными выходами дешифратора 9.

Предпочтительно перед началом работы устройства устанавливать содержимое регистра 11 в среднее значение, соответствующее выборке информации со среднего элемента задержки блока 1.

Таким образом, эдявляел<ое устройство эа счет переменного шага коррекции, зависящего от рассогласования по фазе синхросигнала и информационного сигнала, позволяет повысить быстродействие по коррекции фазовых флуктуаций и точность за счет реализации эоны нечувствительности.

При задействованных первом и последнем выходах дешифратора 9, соединенных с входами элемента 1!ЛИ, работа заявляемого устройства t.e отличается от работы известного.

Еазоеыл< объектол< для предлггдемсго устройства является известное устройство для восстановления информации.

Недостатка<и базового Объекта является низкая точность, большая погрешность восстановления информации из-за недостаточ>-.ого устранения влияния фазовых флуK туаций а также низкое б <стродейстеие, Заявляемое устройство псзеоляет е u. t ро их прсделах регулировать быстродег.с<е«е при удовлетворении требозаний к теч»ости коррекции и обработке фд>Оеых ко;.егдний инф рмационного сигнала относительно син рос;.гналое. ч-о позволяет кд естеснно и б bl c T p o в 0 с с т д н д В л и е д т ь и н ф О j t < 3 " ю Р повышать эффективность соотеетсте, ющих систем передачи данных и обработки сигналов.

Формула изобретения

Устройство для восстановления информации, содержащее блок элементов задержки и блок фазоеой детоподстройки частоты, подключенные входа<ли к входной шине, мультиплексор, информационные входы которого соединены с выходами элел<ентов задержки, а выход соединен с однил1 входом декодера, другой вход которого соединен с выходом делителя, вход которого подключен к выходу блока фазовой детоподстройки частоты, выход декодера соединен с выходной шиной, рееерсиеный счетчик и элемент задержки, вход которого соединен

1707620

duz1

Составитель С, Кишенский

Техред M.Ìoðãåíòàë Корректор Н. Ревская

Редактор Л. Гратилло

Заказ 268 Тираж Подписное

ВНИИПИ Государственdoгo комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб.. 4/5

Произволе-веннс-издательский комбинат "Патент", г. ужгород, ул.Гагарина, 101 с выходом блока фазовой автоподстройки частоты, о т л и ч а ю щ е е с я тем, что, с целью повышения быстродействия и точности, в него введены формирователь импульсов, генератор, регистр, счетчик, дешифратор, элемент ИЛИ и сумматор, причем выход генератора соединен с синхровходом счетчика, выходы которого соединены с входами дешифратора, выходы которого подключены к входам элемента

ИЛИ, выход которого подключен к синхровходу реверсивного счетчика, выход старшего разряда счетчика соединен с управляющим входом реверсивного счетчика и со старшим разрядом первой группы входов сумматора, к другим входам первой группы которого подключены выходы ре5 версивного счетчика, входы второй группы сумматора соединены с выходами регистра и с адресными входами мультиплексора, а выходы — с информационными входами регистра, выход мультиплексора подключен к

10 синхровходу регистра, выход элемента задержки через формирователь импульсов соединен с входами сброса счетчика и реверси вного счетчика.