Устройство преобразования сигналов для каналов тональной частоты

Иллюстрации

Показать все

Реферат

 

Изобретение относится к технике связи и может быть использовано в.системах передачи данных и телемеханики. Цель - повышение помехоустойчивости. Устр-во содержит на передающей стороне скремблер 1, кодеры 2-4, модулятор 5, сглаживающий фильтр 6. ЦАП 7, ФНЧ 8, a на приемнойстороне ПФ 15, АРУ 16, АЦП 17, демодулятор 18, ФНЧ 19, адаптивный корректор 20, умножитель для подстройки фазы сигналов 21, декодер Витерби 22, дифференциальный декодер 23, дескремблер 24, блок обнаружения и вычисления ошибок 25, блок управления фазой 26, блок сопряжения 27, умножитель для подстройки фазы ошибок 28, блок управления АРУ 29, блок управления синхронизацией 30. Цель достигается введением на передающей стороне регистра сдвига 9, буферного регистра 10, блока быстрого преобразования Фурье 1, параллельно-последовательного регистра 12 и блока генераторного оборудования 13, a на приемной стороне регистра сдвига 31, буферного регистра 32, блока обратного преобразования Фурье 33, параллельнопоследовательного регистра 34 и приемника сигналов цикловой синхронизации 35. За счет введенных блоков в устр-ве из сигнальных точек составляется блок из N элементов, производится вычисление N отсчетов спектра этого блока и их последовательная передача. 1 ил.'•' ^^I01ел

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (sl)$ Н 04 1 27/18

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

IlO ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4768716/09 (22) 12,12.89 (46) 30.01.92. Бюл, N. 4 (71) Ленинградское научно-производственное обьединение "Красная заря" . (72) С.A.Êóðèöèí и С.С.Разживин (53) 621.396,62(088.8) (56) Kamltoke T„Kawamura S. Trellis Coding

14,4 кВ/$ Data Modem Implemeted,with a

singlå-СЫр Kigh-Speed Digital signal ргосеэзог. CLOBECOM 87: fEEE/IEICE

GLOBAL Telecommunications Conference, Tokyo, nov.15-18. 1987, Conf,- Rec. Vol.1, New

York, 1978, N. 4, р.479 — 487, Fig.1. (54) УСТРОЙСТВО ПРЕОБРАЗОВАНИЯ

СИГНАЛОВ ДЛЯ КАНАЛОВ ТОНАЛЬНОЙ

ЧАСТОТЫ (57) Изобретение относится к технике связи и может быть использовано в.системах передачи данных и телемеханики. Цель — повышение помехоустойчивости. Устр-во содержит на передающей стороне скремблер 1, кодеры 2 — 4, модулятор 5, сглаживающий фильтр 6, ЦАП 7, ФНЧ 8, а на приемной

ЫЛ, 1709551 А1

2 стороне ПФ 15, АРУ 16, АЦП 17, демодулятор 18, ФНЧ 19, адаптивный корректор 20, умножитель для подстройки фазы сигналов

21, декодер Витерби 22, дифференциальный декодер 23, дескремблер 24, блок обнаружения и вычисления ошибок 25, блок управления фазой 26, блок сопряжения 27, умножитель для подстройки фазы ошибок

28. блок управления АРУ 29, блок управления синхронизацией 30. Цель достигается введением на передающей стороне регистра сдвига.9, буферного регистра 10, блока быстрого преобразования Фурье 1, параллельно-последовательного регистра 12 и блока генераторного оборудования 13, а на приемной стороне регистра сдвига 31, буферного регистра 32, блока обратного преобразования Фурье 33, параллельнопоследовательного регистра 34 и приемника сигналов цикловой синхронизации 35. За счет введенных блоков в устр-ве из сигналь- я ных точек составляется блок иэ N элементов, производится вычисление N отсчетов спектра этого блока и их последовательная передача. 1 ил. 4

1709551

Изобретение относится к технике электросвязи и может быть использовано в системах передачи дискретной информации данных и телемеханики.

Цель изобретения — повышение поме- 5 хоустойчивости устройства, На чертеже представлена функциональная электрическая схема устройства преобразователя сигналов для каналов тональной частоты. 10

Устройство преобразования сигналов для каналов тональной частоты (УПС) содержит скремблер 1, дифференциальный кодер

2, сверточный кодер 3, координатный кодер

4, модулятор 5, сглаживающий фильтр 6, 15 цифроаналоговый преобразователь (ЦАП)

7, аналоговый фильтр низкой частоты(ФНЧ)

8, первый регистр сдвига 9, первый буферный регистр 10, блок быстрого преобразования Фурье (ЬПФ) 11, первый 20 параллельно-последовательный регистр (ППР) 12, блок генераторного оборудования (ГО) 13, формирователь синхросигнала 14, полосовой фильтр 15. автоматический регулятор усиления (АРУ) 16, аналого-цифровой 25 преобразователь (АЦП) 17, демодулятор 18, цифровой фильтр низкой частоты 19, адаптивный корректор 20, умножитель для подстройки фазы сигналов (УПФС) 21, декодер

Витерби 22, дифференциальный декодер 30

23, дескремблер 24, блок обнаружения и вычисления ошибок (0SO) 25, блок управления фазой 26, блок сопряжения 27, умножитель для подстройки фазы ошибок (УПФО)

28, блок управления АРУ 29, блок управле- 35 ния синхронизацией 30, второй регистр сдвига 31, второй буферный регистр 32, блок обратного преобразования Фурье (ОЬПФ) 33, второй параллельно-последовательный регистр 34, приемник сигналов 40 цикловой синхронизации (ПСЦС) 35.

Устройство работает следующим образом.

Передаваемые данные поступают на вход скремблера 1, на выходе которого пол- 45 учается псевдослучайная последовательность, подаваемая на дифференциальный кодер 2 для относительного кодирования.

Выходная последовательность дифференциального кодера 2 разделена на 50 шести биты, иэ которых в сверточном кодере 3 образуется семибит с четырьмя не кодированными битами. После сверточного кодирования семибиты поступают в координатный кодер 4, где определяются коорди- 55 наты передаваемой точки из сигнального созвездия. На выходе координатного кодера 4 информация меняется со скоростью манипуляции. С этой же скоростью она записывается в первый регистр сдвига 9, на тактовый вход которого подается частота сдвига, равная скорости манипуляции, В первом регистре сдвига 9 происходит формирование блока из N передаваемых сигнальных точек созвездия, Когда блок сформирован он, переписывается в первый буферный регистр 10, на тактовый вход которого подается частота в N раз меньше скорости манипуляции, а первый регистр сдвига 9 подготавливает новый блок, С помощью блока БПФ 11 производится дискретное преобразование Фурье информационного блока, находящегося в буферном регистре 10. Вычисляется спектр информационного блока и отсчеты этого спектра записываются в первый ППР 12. В этот же регистр одновременно записывается синхросигнал, поступающий от формирователя синхросигнала 14. Вся эта информация, получаемая в первом ППР 12, последовательно подается на модулятор 5, где происходит перенос отсчетов спектра сигнала и синхронизации в полосу частот канала тональной частоты. Сглаживающий фильтр 6 осуществляет оптимальное согласование передаваемых сигналов с шириной полосы канала ТЧ, В ЦАП 7 сигнал преобразуется в аналоговую форму. Аналоговый

ФНЧ 8 отфильтровывает побочные продукты дискретизации ЦАП 7. Теперь информация о сигнальном блоке передается по каналу в течение N периодов манипуляции без уменьшения скорости передачи данных и чем больше длина блока И из передаваемых точек сигнального созвездия, тем выше помехоустойчивость.

В данном случае происходит расширение базы сигналов, при котором полоса частот сигналов остается постоянной и определяется полосой канала ТЧ, а длительность передачи сигнальной точки увеличивается a N раз.

Для правильного определения границ цикла, s котором передается полная информация о блоке сигнальных точек, служит синхросигнал, формируемый в передающей части УПС и выделяемый в приемной части с помощью ПСЦС 35. Он позволяет поблочно синхронизировать работу передатчика и приемника. Чтобы выделить время для передачи синхросигнала, скорость манипуляции на выходе передающей части несколько увеличивается, но при этом время передачи цикла остается прежним. Скорость манипуляции на выходе передающей части задается с помощью тактовой частоты, подаваемой на второй тактовый вход первого ППР 12 от блока генераторного оборудования 13.

1709551

10

40

На входе приемной части УПС сигнал из канала ограничивается полосовым фильтром 12 для более эффективной работы АРУ

16, которое поддерживает средний уровень сигнала. постоянным с помощью блока управления АРУ 29, В АЦП происходит дискретизация и квантование сигналов в цифровую форму. В демодуляторе 18 осуществляется перенос спектра принимаемых сигналов в низкочастотную область, а ФНЧ

19 отфильтровывает высокочастотные компоненты после демодуляции. Блок управления синхронизацией 30 осуществляет тактовую подстройку, Адаптивный корректор 20 производит компенсацию межсимвольной интерференции. С выхода адаптивного корректора 20 откорректированный сигнал поступает на второй регистр сдвига 31 и одновременно в ПСЦС 35. Последний осуществляет цикловую синхронизацию для правильного определения границ цикла передачи информации о блоке сигнальных точек. Аналогично тому, как это сделано в передающей части, во втором регистре сдвига 31 накапливается блок принимаемых отсчетов спектра, который затем переписывается во второй буферный регистр 32. Затем производится обратное дискретное преобразование Фурье в блоке

ОБПФ 33, на выходе которого имеется уже

N сигнальных точек, записываемых во второй ППР 34. Тактовые частоты, необходимые для работы этих регистров, выдаются иэ ПСЦС 35. На выходе второго ППР 34 каждая сигнальная точка обрабатывается отдельно, последовательно поступая на

УПФС 21, который.совместно с блоком управления фазой 26 осуществляет компенсацию частотного сдвига и фазового джиттера.

Блок ОВО 25 определяет величину ошибок и подает их значение в блок управления фазой 26 и УПФО 28, который подстраивает фазу ошибок для адаптивного корректора.

Декодер Витерби 22 выносит окончательное решение о принятом шестибите по процедуре, основанной на правиле максимального правдоподобия. Дифференциальный декодер 23 осуществляет относительное декодирование шестибита и дескремблер 24 собирает биты в правильном порядке.

Формула изобретения

Устройство преобразования сигналов для каналов тональной частоты, содержащее на передающей стороне последовательно соединенные скремблер, дифференциальный кодер, сверточный кодер и координатный кодер, последовательно соединенные модулятор, .сглаживающий фильтр, цифроаналоговый преобразователь и аналоговый фильтр низкой частоты, а на приемной стороне — последовательно соединенные полосовой фильтр, автоматический регулятор усиления (АРУ), аналого-цифровой преобразователь, демодулятор, цифровой фильтр низкой частоты и адаптивный корректор, последовательно соединенные умножитель для подстройки фазы сигналов, декодер Витерби, дифференциальный декодер и дескремблер, а также блок управления

АРУ, вход которого подключен к выходу аналого-цифрового преобразователя, второй вход которого соединен с выходом блока управления синхронизацией, вход которого соединен с выходом цифрового фильтра низкой частоты, выход блока управления

АРУ соединен с вторым входом АРУ, выход умножителя для подстройки фазы сигналов соединен также с первым входом блока обнаружения и вычисления ошибок, второй вход которого соединен с вторым выходом декодера Витерби, первый выход блока обнаружения и вычисления ошибок соединен с входом блока управления фазой, выход которого соединен с первым входом умножителя для подстройки фазы сигналов и входом блока сопряжения, выход которого соединен с первым входом умножителя для подстройки. фазы ошибок, второй вход которого соединен с вторым выходом блока обнаружения и вычисления ошибок, выход умножителя для подстройки фазы ошибок соединен с вторым входом адаптивного корректора, о т л и ч а ю щ е е с я тем, что, с целью повышения помехоустойчивости, на передающей стороне введены последовательно соединенные первый регистр сдвига, первый вход которого соединен с выходом координатного кодера, первый буферный регистр, блок быстрого преобразования Фурье и первый параллельнопоследовательный регистр, выход которого соединен с входом модулятора, а также формирователь синхросигнала, выход которого соединен с вторым входом первого параллельно-последовательного регистра, и блок генераторного оборудования, первый, второй, третий, четвертый и пятый выходы которого соединены соответственно с вторыми входами первого регистра сдвига и первого буферного регистра, входом формирователя синхросигнала и третьим и четвертым входами первого параллельнопоследовательного регистра, а на приемной стороне введены последовательно соединенные второй регистр сдвига, второй буферный регистр, блок обратного преобразования Фурье и второй параллельно-последовательный регистр, выход которого соединен с вторым входом умножителя

1Т09551

Составитель С,Разживин

Редактор А.Долинич Техред М,Моргентал Корректор С.Черни

Заказ 438 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/S

Производственно-издательский комбинат "Патент", г, Ужгород, ул.Гагарина, 101 для подстройки фазы сигналов, а также приемник сигналов цикловой синхронизации, вход которого обьединен с первым входом второго регистра сдвига и подключен к выходу адаптивного корректора, первый, второй, третий и четвертый выходы приемника сигналов циклово9 синхронизации соединены соответственно с вторыми входами второго регистра сдвига и второго буферного регистра. вторым и третьим входами второ5 ro параллельно-последовательного регистра.