Устройство для определения тактовой частоты импульсной последовательности
Иллюстрации
Показать всеРеферат
Изобретение относится к радиотехнике и технике связи и может использоваться в смстемах передачи дискретной информации для определения тактовой частоты импульсной последовательности. Цель изобретения - повышение точности определения тактовой частоты при передаче импульсной последовательности с относительной фазовой манипуляцией. Устройство для определения тактовой частоты импульсной последовательности содержит фазовый детектор 1 .интегратор 2 со сбросом, преобразователь 3 длительность-код, первый регистр 4, первый элемент 5 задержки, коммутатор 6, второй элемент 7 задержки, элемент ИЛИ 8, второй регистр 9, формирователь 10 интервала анализа, блок 11 постоянной памяти блок 12 сравнения, элемент 13 совпадения, третий регистр 14, блок 15 усреднения, управляемый генератор 16 тактовых импульсов, третий элемент задержки 17. Устройство обеспечивает практически неограниченный диапазон определяемых тактовых частот, не требует какой-либо перенастройки при переходе от одной определяемой частоты к другой. 1 ил. СО С
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (19) (10 (и)з Н 04 1 7/06
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
1 (21) 4770059/09 (22) 09.11, 89 (46) 15. 03. 92, Бюл. М 10 (71) Научно-исследовательский институт приборостроения (72) В.И.Ярыч и Л.В.Брылев (53) 621.394.662 (088.8) (56) Авторское свидетельство СССР
N- 1338090, кл. Н 04 1 7/02, 1984. (54) УСТРОЙСТВО ДЛЯ ОПРЕДЕЛЕНИЯ
ТАКТОВОЙ ЧАСТОТЫ ИМПУЛЬСНОЙ ПОСЛ ЕДО ВАТЕЛ Ь Н ОСТИ (57) Изобретение относится к радиотехнике и технике связи и может использоваться в с 1стемах передачи дискретной информации для определения тактовой частоты импульсной последовательности. Цель изобретения — повышение точности определения тактовой частоты при передаче импульсной последовательности с относительной фазовой манипуляцией. Устройство для определения тактовой частоты импульсной последовательности содержит фазовый детектор 1 ° интегратор 2 со сбросом, преобразователь 3 длительность-код, первый регистр 4, первый элемент 5 за)(ержки, коммутатор 6, второй элемент 7 задержки, элемент ИЛИ 8, второй регистр 9, формирователь 10 интервала анализа, блок
11 постоянной памяти, блок 12 сравнения, элемент 13 совпадения, третий регистр 14, блок 15 усреднения, управляемый генератор 16 тактовых импульсов, третий элемент задержки 17. Устройство обеспечивает практически неограниченный -диапазон определяемых тактовых частот, не требует ка, кой-либо перенастройки при переходе от одной определяемой частоты к другой, 1 ил.
1720163
10
Изобретение относится к радиотехнике и технике связи и может использоваться в системах передачи дискретной информации для определения тактовой частоты импульсной последовательности, поступающей с относительной фазовой манипуляцией.
Цель изобретения — повышение точности определения тактовой частоты при передаче импульсной последовательности с относительной фазовой манипуляцией.
На чертеже приведена структурная электрическая схема устройства для определения тактовой частоты импульсной последовательности.
Устройство для определения тактовой частоты импульсной последовательности содержит фазовый детектор 1, интегратор 2 со сбросом, преобразователь 3 длительность-код, первый регистр 4, первый элемент 5 задержки, коммутатор 6, второй элемент 7 задержки, элемент ИЛИ 8, второй регистр 9, формирователь 10 интервала анализа, блок 11 постоянной памяти, блок 12 сравнения, элемент 13 совпадения, третий регистр 14, блок 15 усреднения, управляемый генератор 16 тактовых импульсов,.третий элемент 17 задержки.
Устройство для определения тактовой частоты импульсной последовательности работает следующим образом.
На вторую группу входов коммутатора 6 поступает двоичный код, состоящий из единиц и равный числу элементов разрядности регистра 9. Этот код записывается в регистр 9 в начале каждого интервала анализа с тем, чтобы обеспечить начало процесса поиска минимального значащего интервала в входной импульсной последовательности, который производится совокупностью блоков 4 — 14.
В блоке 11 постоянной памяти хранятся коды. тактовых частот с учетом воздействия помех на входной фазоманипулированный сигнал и вызываемых ими флуктуаций измеряемых и преобразуемых интервалов длительности на выходе интегратора 2.
Длительность интервала анализа, формируемого формирователем 10, выбирается из условия
ТТ g, T>L, где Т - период минимальной для выбранного диапазона тактовой частоты импульсной последовательности; ; — число переходов вида 11 (или 00 — в, зависимости от вида фазовой манипуляции), удовлетворяющее усредненному значению определяемой тактовой частоты;
L — интервал цифровой последовательности, содержащий ф переходов.
На тактовый вход формирователя 10 интервала анализа поступают тактовые сигналы f>a от задающего генератора (не показа н).
На тактовые входы интегратора 2 со сбросом и преобразователя 3 длительностькод поступают тактовые сигналы.1 с выхода генератора тактовых импульсов (не показан), причем
1 тт
Т
При появлении на выходе фазового детектора 1 импульсной последовательности с относительной фазовой манипуляцией начинает работать интегратор 2 со сбросом.
На его выходе появляются импульсы с потенциалом логического нуля и длительностью, равной длительности тактового импульса fT. Интегратор 2 со сбросом настроен так, что частота импульсов на его выходе вдвое превышает максимальную частоту входной импульсной последовательности в выбранном диапазоне частот. В процессе работы интегратор 2 накапливает некоторое число тактовых импульсов за время действия потенциала логической единицы с выхода фазового детектора 1. По достижении ими порогового значения на выходе интегратора формируется выходной сигнал, который приводит интегратор в исходное состояние, после чего цикл работы интегратора повторяется. Интегратор 2 со сбросом выполняет фильтрацию входного сигнала, подавляя при атом импульсные помехи (типа "иголок"), возникающие на выходе фааового детектора 1.
На выход преобразователя 3 длительность-код поступает отфильтрованный сигнал с выхода интегратора 2. Длительность входного сигнала несет информацию о тактовой частоте импульсной последовательности. При этом сигнал с минимальной длительностью, которая равна длительности накопления в интеграторе 2 и вследствие этого является известной величиной, не преобрэзу ется. Преобразование входного сигнала в двоичный код начинается лишь тогда, когда его длительность превышает известную. минимальную длительность, По окончании цикла преобразования на выходах преобразователя 3 длительность-код образуется двоичный код, а на его синхронизирующем выходе появляется синхроимпульс, сопровождающий указанный код, Поскольку при относительной фазовой манипуляции изменение фазы сигнала происходит при появлении комбинации элементов 11 или 00, то минимальный
1720163
20 временной интервал, в течение которого фаза сигнала не изменялась, является характеристическим для частоты передаваемой импульсной последовательности. Задача данного устройства заключается в отыскании такого характеристического интервала и определении по его длительности частоты импульсной последовательности.
В регистр 4 последовательно во времени, сменяя друг друга, записываются коды длительностей входных сигналов, несущие информацию о тактовой частоте. Каждый из записанных кодов сравнивается с кодом, хранящимся в регистре 9,с помощью блока
12 сравнения. Поскольку в начале интервала анализа в регистр 9 через коммутатор 6 был записан максимальный код. состоящий из единиц во всех разрядах, то при первом сравнении максимального кода с кодом, записанным в регистр 4,после первого цикла преобразования на выходе блока 12 сравнения появляется сигнал, свидетельствующий о том, что код с выхода регистра 4 меньше по величине кода, хранящегося в регистре
Этот сигнал стробируется задержанным с помощью элемента 5 задержки синхроимпульсом, в результате чего на выходе элемента ИЛИ 8 появляется сигнал записи, по которому код с выходов регистра 4 переписывается в регистр 9, как ме. ьший по величине. В процессе работы устройства каждый раз при появлении кода в регистре
4, равного или меньшего, чем код, хранящийся врегистре 9,,в последний записывается прежнее или новое значение и данный процесс непрерывно повторяется. К концу интервала анализа в регистре 9 хранится код, наименьший по длительности.
Код, хранящийся в регистре 9, является адресом блока 11 постоянной памяти, в котором в соседних ячейках памяти хранятся коды (или номера) тактовых частот импульсной последовательности выбранного диапазона. Каждый раз, при появлении в регистре 4 кода, меньшего, чем до сих пор был обнаружен (или равный eMy), выходная информация блока 11 переписывается в регистр 14 по сигналу с выхода элемента 13 совпадения, задержанному с помощью элемента 17.задержки. На выходе блока 11 информация о частоте импульсной последовательности может быть представлена в виде многоканального единичного кода.
Информация о частоте импульсной последователности поступает на входы блока
15 усреднения, где в течение интервала анализа происходит поканальное накопление многоканального единичного кода. Код час25
55 тоты, появившийся на интервале анализа заданное число раз, является кодом искомой частоты импульсной последовательности. Блок 15 усреднения предотвращает выдачу ложного кода частоты, случайно появившегося на интервале анализа вследствие искажений входного сигнала, вызванных воздействием помех в канале связи, По окончании интервала анализа в блоке 15 усреднения в буферный регистр записывается единичный код, соответствующий коду искомой частоты. Выходной код блока
15 усреднения поступает на входы управляемого генератора 16 тактовых импульсов на выходе которого образуется тактовая частота, равная тактовой частоте импульсной последовательности.- Сигнал об окончании интервала анализа появляется на втором выходе формирователя 10 интервала анализа, а на его первом выходе появляется сигнал начала интервала анализа. С появлением сигнала на первом выходе формирователя 10 интервала анализа работа устройства повторяется.
Формула изобретения
Устройство для определения тактовой частоты импульсной последовательности, содержащее первый регистр, коммутатор, преобразователь длительность-код, блок постоянной памяти, генератор тактовых импульсов и элемент совпадения, о т л и ч а ющ е е с я тем, что. с целью повышения точности определения тактовой частоты при передаче импульсной последовательности с относительной фазовой манипуляцией, введены интегратор со сбросом, второй и третий регистры, первый, второй и третий элементы задержки, элемент ИЛИ, формирователь интервалов анализа, блок усреднения и блок сравнения, к первой группе входов которого и через первый регистр подключены выходы преобразователя длительность-код, синхронизирующий выход которого подключен к входу записи первого регистра и через первый элемент задержки к первому входу элемента совпадения, к второму входу которого подключен выход блока сравнения, к второй группе входов которого и к адресным входам блока постоянной памяти через .второй регистр подключен ы выходы коммутатора, вторая группа входов которого является входом предварительной записи устройства, при этом выход интегратора со сбросом подключен к входу преобразователя длительность-код, а выходы блока постоянной памяти через третий регистр подключены к группе соответствующих входов блока усреднения, к первому входу ко1720163
Составитель Г.Лерантович
Редактор С.Лисина Техред M.Ìoðãåíòàë Корректор З.Лончакова
Заказ 777 Тираж Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., 4/5
Производственно-издательский комбинат "Патент", r. Ужгород, ул. Гагарина, 101 торого, а также к входу второго элемента задержки и входу управления коммутатора подключен первый выход формирователя интервалов анализа, второй выход которого подключен к второму входу блока усреднения, выходы которого подключены к входам генератора тактовых импульсов, выполненного управляемым, причем выход элемента совпадения подключен к первому входу элемента ИЛИ и через третий элемент задержки к входу записи третьего регистра и третьему входу блока усреднения, а выход второго элемента задержки подключен к
5 второму входу элемента ИЛИ, выход которогоь подключен к входу записи второго регистра, выходы первого регистра подключены к первой группе входов коммутатора.