Пересчетная схема

Иллюстрации

Показать все

Реферат

 

О П И С А Н И Е l72l30

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик

Зависимое от авт. свидетельства №

Заявлено 04Х.1964 (№ 898077126-24) с присоединением заявки №

Приоритет

Опубликовано 22.И,1965, Бюллетень № 12

Дата опубликования описания 21 VII.1965

Кл. 42m, 14д

МПК G 061

УДК 681.142.642.9 (088.8) Государственный комитет по делам изобретений и открытий СССР

ПЕРЕСЧЕТНАЯ СХЕМА

Подписная группа JH 174

Известны пересчетные схемы, содержащие триггеры, схемы совпадения, схемы «ИЛИ», а также фазо-импульсные многоустойчивые элементы, источники тактовых и запускающих импульсов.

Предлагаемая схема отличается тем, что в ней источник тактовых импульсов через схему задержки подсоединен к первому входу схемы совпадения, второй вход которой подключен к триггеру, Единичный вход последнего соединен с источником запускающих импульсов, а нулевой подключен к счетному входу пересчетной схемы, соединенному со входом схемы совпадения через формирователь. Генератор тактовых импульсов подсоединен ко всем первым входам схем «ИЛИ», подключенных ко входам фазо-импульсных элементов, второй вход первой схемы «ИЛИ» является счетным входом, а вторые входы схем «ИЛИ» любой последующей ячейки подключены к выходам предыдущих. Коэффициент пересчета фазо-импульсного элемента первого разряда на единицу меньше коэффициента пересчета остальных фазо-импульсных элементов. Это упрощает схему, а также повышает ее надежность.

На фиг. 1 представлена блок-схема входного устройства; на фиг. 2 — блок-схема п-разрядного счетчика.

Известные счетчики на фазо-импульсных элементах производят «просчет» тех импульсов запуска, которые приходят на счетный вход в момент срабатывания блокинг-генератора, что объясняется особенностями фазоимпульсного многоустойчивого режима.

Схема входного каскада описываемого счетчика, позволяющая исключить влияние просчета, включает триггер 1, схему 2 совпаде10 ния, схему 8 задержки и схему 4 формирователя.

До прихода импульса запуска на вход б триггера на вход схемы 2 совпадения поступает сигнал запрета и один из задержанных

15 схемой 8 импульсов тактового генератора б не поступает через схему 4 формирователя на счетный вход первого разряда счетчика, После прихода импульса запуска триггер 1 опрокидывается, в результате чего очередной

20 импульс генератора б, поступающий на вход схемы 2 совпадения через схему 8 задержки, вызывает срабатывание схемы 4 формирователя. Импульс с ее выхода, воздействуя на счетный вход первого разряда счетчика, пе25 реводит его в соседнее состояние. Этот же импульс возвращает триггер в состояние «О» и тем самым предотвращает поступление последующих импульсов высокого такта на формирователь до прихода следующего импульса

30 запуска. Разрешающее время счетчика с

172130

Предмет изобретения г

Фиг /

Фиг 3

Составитель В. А. Субботин

Редактор H. А. Джарагезти Техред Ю. В. Баранов !(орректор Г. И. Чугунова

Заказ 163918 Тираж 975 Формат бум. 60;х,90 /в Объем 0,16 изд. л. Цена 5 коп.

ЦНИИПИ Государственного комитета по делам изобретений и открытий СССР

Москва, Центр, пр. Серова, д. 4

Типография, пр. Сапунова, 2 входным устройством не превышает периода следования импульсов вращающегося трансформатора.

В предлагаемой пересчетной схеме (см. фиг. 2) отсутствует схема логического выделения импульсов переноса, что позволяет упростить схему счетчика. После прихода и-ro импульса (соответствующего основанию п системы счисления) на вход второго разряда счетчика поступает импульс, изменяющий его состояние на единицу. Для предотвращения этого необходимо выбирать коэффициент пересчета первой фазо-импульсной ячейки 7 с двухвходовой схемой 8, включенной на входе, равный n — 1, а коэффициенты пересчета фазо-импульсных ячеек 9 и 10 — равные п.

Блок-схема и-разрядного счетчика содержит также входное устройство 11, двухвходовые схемы 12 совпадения, опорную ячейку 18, триггер 14 и схему 15 совпадения, функции которых очевидны.

Предлагаемый счетчик может найти применение в автоматике, вычислительной технике и т. д.

Пересчетная схема, содержащая триггеры, схемы совпадения, схемы «ИЛИ», а также

5 фазо-импульсные многоустойчивые элементы, источники тактовых и запускающих импульсов, отличающаяся тем, что, с целью упрощения, а также повышения ее надежности, в ней источник тактовых импульсов через схе10 му задержки подсоединен к первому входу схемы совпадения, второй вход которой подключен к триггеру, единичный вход которого соединен с источником запускающих импульсов, а нулевой подключен к счетному входу

15 пересчетной схемы, соединенному со входом схемы совпадения через формирователь, генератор тактовых импульсов подсоединен ко всем первым входам схем «ИЛИ», подключенных на входах фазо-импульсных элементов, 20 второй вход первой схемы «ИЛИ» является счетным входом, а вторые входы схемы

«ИЛИ» любой последующей ячейки подключены к выходам предыдущих, а коэффициент пересчета фазо-импульсного элемента перво25 го разряда на единицу меньше коэффициента пересчета остальных фазо-импульсных элементов.