Двоичный умножитель частоты

Иллюстрации

Показать все

Реферат

 

Изобретение относится к электротехнике и может быть использовано в устройствах автоматики и измерительной техники для умножения частоты сигналов и повышения разрешающей способности измерительных приборов. Цель изобретения - повышение стабильности амплитуды выходного сигнала и надежности. Двоичный умножитель частоты состоит из четырех идентичных блоков. Каждый блок включает дифференцирующую цепь из конденсатора 1 и резистора 2, диоды 3 и 4, инвертор, состоящий из полевого транзистора 5 и резистора 6 и схемы ИЛИ 7. В каждом блоке вход дифференцирующей цепи соединен с источником импульсного напряжения, подлежающего умножению, а выход - с диодами 3, 4, служащими для передачи положительной полярности продифференцированного входного сигнала на первый вход схемы ИЛ И 7 и отрицательного продифференцированного сигнала - на вход инвертора, собранного на полевом транзисторе 5 и резисторе 6 в цепи истока. Выход диода 3 соединен с первым входом схемы ИЛИ, а выход диода 4 - с входом инвертора. Выход инвертора соединен с вторым входом схемы ИЛИ 7. За счет исключения катушек индуктивностей достигается высокая стабильность по амплитуде, которая определяется стабильностью напряжения источника питания схемы умножения. Стабильность по частоте обеспечивается жесткой синхронизацией по фронту и срезу импульсов периодического сигнала, подлежащего умножению. Надежность обеспечивается возможностью использования типовых унифицированных элементов. 1 з.п.ф-лы, 2 ил. & Ё

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (я)5 Н 02 М 5/16

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Фиг,1

К АВТОРСКОМУ СВИДЕТЕЛЪСТВУ (21) 4812136/07 (22) 14.02.90 (46) 07,04.92. Бюл. М 13 (71) Научно-производственное объединение

"Сибцветметавтоматика" (72) Г.M. Зограф, А.И. Громыко, В.M. Возмилов и С.П. Анисов (53) 621.314.26 (088.8) (56) Авторское свидетельство СССР

М 1201986, кл. Н 02 M 5/16, 1985.

Авторское свидетельство СССР

М 429503, кл. Н 03 В 19/00, 1974. (54) ДВОИЧНЫЙ УМНОЖИТЕЛЬ ЧАСТОТЫ (57) Изобретение относится к электротехнике и может быть использовано в устройствах автоматики и измерительной техники для умножения частоты сигналов и повышения разрешающей способности измерительных приборов. Цель изобретения — повышение стабильности амплитуды выходного сигнала и надежности. Двоичный умножитель частоты состоит из четырех идентичных блоков. Каждый блок включает дифференцирующую цепь из конденсатора 1 и резистора 2, диоды 3 и 4, инвертор, состоящий

„„Я „„1725343 А1 иэ полевого транзистора 5 и резистора 6 и схемы ИЛИ 7, В каждом блоке вход дифференцирующей цепи соединен с источником импульсного напряжения, подлежающего умножению, а выход — с диодами 3, 4, служащими для передачи положительной полярности продифференцированного входного сигнала на первый вход схемы

ИЛИ 7 и отрицательного продифференцированного сигнала — на вход инвертора, собранного на полевом транзисторе 5 и резисторе 6 в цепи истока. Выход диода 3 соединен с первым входом схемы ИЛИ, а выход диода 4 — с входом инвертора. Выход инвертора соединен с вторым входом схемы

ИЛИ 7. За счет исключения катушек индуктивностей достигается высокая стабильность по амплитуде, которая определяется стабильностью напряжения источника питания схемы умножения. Стабильность по частоте обеспечивается жесткой синхронизацией по фронту и срезу импульсов периодического сигнала, подлежащего ум ноже н и ю. Н адеж ность о бес печи ва ется возможностью использования типовых унифицированных элементов, 1 э.п.ф-лы, 2 ил.

1725343 ходного сигнала с коэффициентом умножения 2" раз при существенном уменьшении габаритных размеров устройства, 55

Повышение надежности достигается за счет сокращения количества используемых в устройстве деталей и работы при высоких уровнях сигнала.

Изобретение относится к радиотехнике и электротехнике и может быть использовано в устройствах автоматики и измерительной техники для умножения частоты сигналов и повышения разрешающей способности измерительных приборов, Известно устройство, содержащее последовательно соединенные согласующий фильтр и диод с накоплением заряда, причем свободные выводы согласующего фильтра и диода соединены с входами и общими выводами соответственно, а также последовательно соединенные разделительный конденсатор и ферритовый фильтр, свободным выводом соединенный с выходным выводом, а частотнозависимый элемент, включенный между общей точкой соединения согласующего фильтра с диодом и свободным выводом разделительного конденсатора.

Недостатком устройства является низкая стабильность амплитуды и частоты высших гармоник входного сигнала, а также низкая надежность в работе из-за сложности фильтрации нужной гармоники при одновременном наличии на выходе гармоник входного сигнала.

Наиболее близким техническим решением является умножитель частоты, содержащий импульсный усилитель, один выход которого непосредственно, а другой через фазоинверсный каскад подключены к входу дифференцирующих цепочек, выходы которых через разделительные диоды. соединены с выходной клеммой устройства, ждущий мультивибратор, преобразователь частоты в напряжение и управляемый мультивибратор, вход запуска которого подключены к выходу ждущего мультивибратора непосредственно, вход управления через преобразователь частоты в напряжение; а выход соединен с входом импульсного усилителя, Недостатком данного устройства является низкая стабильность амплитуды, сложность схемного решения, нестабильность во времени фронта и среза импульсов удвоенной частоты.

Цель изобретения — повышение стабильности амплитуды выходного сигнала и надежности работы устройства в целом, Предложенный умножитель частоты позволяет получить стабильную амплитуду вы5

15 !

Поставленная цель достигается тем, что устройство, содержащее входной, выходной и общий выводы для подключения источника импульсного сигнала и нагрузки, соответственно, а также дифференцирующие цепи, диоды и инверторы, выполнено в виде Nблоков,,вход первого из которых соединен с входным выводом, выход последнего — с выходным выводом, а выход каждого предыдующего — с входом последующего, причем каждый блок включаетдифференцирующую цепь, включенную между его входом и указанным общим выводом, выход которой через первый диод соединен с первым входом дополнительно введенной в каждой из блоков схемы ИЛИ, а через второй диод — с входом инвертора, выходом соединенного с вторым входом схемы ИЛИ, выход которого образует выход блока. Постоянная времени дифференцирующей цепи удовлетворяет условию, при котором

0,5 ги " о(,) где тц — постоянная временидифференцирующей цепи;

z — длительность импульса на входе дифференцирующей цепи;

U(1), U(o) — напряжения логической единицы и логического нуля схемы ИЛИ соответствующего блока.

На фиг. 1 изображена функциональная схема двоичного умножителя частоты; на фиг. 2 — эпюры напряжений, поясняющие работу двоичного умножителя.

Двоичный умножитель частоты состоит из N блоков. Каждый блок включает дифференцирующую цепь, состоящую из конденсатора 1 и резистора 2, диодов 3 и 4, инвертор, включающий транзистор 5 и резистор 6 и схему ИЛИ 7. В каждом блоке двоичного умножителя частоты вход дифференцирующей цепи соединяют с источником импульсного напряжения, подлежающего умножению, выход к двум диодам

3 и 4, служащих для передачи положительной полярности продифференцированного входного сигнала на первый вход схемы

ИЛИ и отрицательного продифференцированного сигнала на вход инвертора, собранного на полевом транзисторе 5 и резисторе

6 в цепи истока, Выход первого диода 3 соединен с первым входом схемы ИЛИ 7, а выход второго диода 4 — с входом инвертора. Выход инвертора соединен с вторым входом схемы ИЛИ 7.

Двоичный умнажитель частоты работает следующим образом.

1725343

50

На вход дифференцирующей цепи подают последовательность прямоугольных импульсов со скважностью два (меандр) (эпюра 9, на фиг. 2), Если для умножения выбран синусоидальный сигнал, то он предварительно ограничивается или подается на компаратор с нулевым уровнем опорного напряжения. На выходе дифференцирующей цепи получаем импульсы положительной и отрицательной полярности (эпюра 10 на фиг. 2), положительные импульсы передаются через диод 3 на первый вход логической схемы ИЛИ 7 (эпюра 11 на фиг. 2).

Длительность выходного импульса на выходе схемы ИЛИ 7 определяется временем превышения дифференциальным импульсом на первом входе порога срабатывания схемы ИЛИ; Для получения на выходе схе.мы ИЛИ импульсов длительностью в два раза меньше входного импульса, постоянная времени дифференцирующей цепи выбирается из равенства

0.5 тg ц д

U () где т ц — постоянная времени дифференцирующей цепи; . ти — длительность импульса на входе дифференцирующей ", .-,пи;

Ц ), 0(о) — напряжение логической единицы и логического нуля логической схемы

ИЛИ выбранной серии.

Формула изобретения

1, Двоичный умножитель частоты, содержащий входной, выходной и общий выводы для подключения источника

5 импульсного сигнала и нагрузки, соответственно, а также дифференцирующие цепи, диоды иинверторы,отлича ю щи йся тем, что, с целью повышения стабильности амплитуды выходного сигнала и надежно10 сти, он выполнен в виде N блоков, вход первого из которых соединен с входным выводом, выход последнего — с выходным выводом, а выход каждого предыдующего — с входом последующего, причем каждый блок

15 включает дифференцирующую цепь, включенную между его входом и указанным общим выводом, выход которой через первый диод соединен с первым входом дополнительно введенной в каждый из блоков схемы

20 ИЛИ, а через второй диод — с входом инвертора, выходом соединенного с вторым входом схемы ИЛИ, выход которой образует выход блока.

2, Умножитель по и, 1, о т л и ч а ю щ и й25 с я тем, что постоянная тц времени дифференцирующей цепи удовлетворяет условию, при котором

71, 0,5 ги

Зо

0 (1) где ч., - - длительность импульса на входе дифференцирующей цепи;

U(q, 0(о) — напряжение логической единицы и логического нуля схемы ИЛИ соответствующего блока.

1725343

Фиг.2

40

Составитель Л.Жукова

Техред М.Моргентал Корректор M.Êó÷åðÿâàÿ

Редактор Н.Химчук

Заказ 1183 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", г, Ужгород, ул,Гагарина, 101