Частотно-импульсное вычислительное устройство

Иллюстрации

Показать все

Реферат

 

Частотно-импульсное вычислительное устройство относится к области измерительной техники и может быть использовано при построении цифровых процентных частотомеров . Цель изобретения - расширение области применения. Поставленная цель достигается тем, что устройство содержит элементы И 1 и 2, реверсивный счетчик 3, регистр 4, блок формирования временных интервалов 5, триггер 6, вычитающий счетчик 7 и блок опорных частот. 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (19) (11) (s1)s G 06 G 7/26, 7/16

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4818797/24 (22) 24.04.90 (46) 07.05.92. Бюл. М 17 (71) Киевский политехнический институт им.

50-летия Великой Октябрьской социалистической революции (72) И. Ю. Сергеев, М. Ю.Парамонов, Ю,А.Двораковский и А.С,Юссеф (53) 681.3 (088.8) (56) Авторское свидетельство СССР

Ъ 525969, G 06 G 7/16, 1976.

Авторское свидетельство СССР

N- 864299, кл. G 06 G 7/16, 1981. (54) ЧАСТОТНО-ИМПУЛЬСНОЕ ВЫЧИСЛИТЕЛЬНОЕ УСТРОЙСТВО (57) Частотно-импульсное вычислительное устройство относится к области измерительной техники и может быть использовано при построении цифровых процентных частотомеров. Цель изобретения — расширение области применения. Поставленная цель достигается тем, что устройство содержит элементы И 1 и 2, реверсивный счетчик 3, регистр 4, блок формирования временных интервалов 5, триггер 6, вычитающий счетчик 7 и блок опорных частот. 1 ил.

1732361

Изобретение относится к измерительной технике и может быть использовано при построении цифровых процентных частотомеров, Известны устройства, используемые в измерительной технике, содержащие реверсивный счетчик импульсов, регистр и ключи с соответствующими связями. В этих устройствах, принцип работы которого основан на реализации алгоритма преобразования с итерационной аддитивной коррекцией погрешности, осуществляется преобразование (умножение) входной частоты на число, заданное отношением двух кодов. Характерной особенностью известных устройств является малое время переходного процесса установления выходной величины после скачкообразного измерения входной.

Известно также устройство, содержащее реверсивный счетчик импульсов и ключи, предназначенное для функционального преобразования частоты (умножения частоты).

Данное устройство имеет низкое быстродействие, вследствие отсутствия выборки и запоминания текущего кода реверсивного счетчика (выполняемого регистром). Общим недостатком известных устройств является невозможность непосредственного их использования в случае, если на вход устройства необходимо подавать две частоты, а на выходе получить код, пропорциональный отношению разности этих частот к одной из них.

Известно устройство, содержащее блок сложения и вычитания, реверсивный счетчик импульсов, схему сравнения кодов, счетчик импульсов и блок управления.

Это устройство обладает важным недостатком, который состоит в том, что, благодаря наличию в составе устройства блока сложения-вычитания при изменении неравенства fo > fx íà fo< fx и наоборот, в известном устройстве возможны сбои, что является недопустимым в целом ряде применений устройства, т,е. этот недостаток ограничивает область применения известного устройства.

Известно устройство, содержащее измерители числа периодов, блок выбора частоты, формирователь интервала измерения и реверсивный накопитель, Одним из недостатков этого устройства является то, что требуются большие аппаратурные затраты за счет наличия в его составе умножителя частоты, Этот блок в ряде случаев должен обеспечивать довольно большой коэффициент умножения частоты (например, 50), К тому же этот коэффициент необходимо изменять при изменении диапазона входной

30

40. и второго счетчиков этого блока являются со45 ответственно первым и вторым входами уст50

25 частоты, Это также является недостатком данного устройства.

Наиболее близким по технической сущности является устройство, содержащее реверсивный счетчик импульсов, регистр и ключи с соответствующими связями, В этом устройстве осуществляется умножение частоты на отношение двух кодов, т.е, функциональное преобразование вида flNl/Nz, при этом реализуется алгоритм преобразования с иттерационной аддитивной коррекцией погрешности преобразования, обеспечивающий высокое быстродействие. Однако известное устройство не может быть использовано непосредственно в случае необходимости функционального преобразования вида (fl - f2) /fl, что ограничивает его функциональные возможности и, следовательно, область применения, Целью изобретения является расширение области применения.

Поставленная цель достигается тем, что в устройство, содержащее первый и второй элементы И, выходы которых соединены с первым и вторым счетными входами реверсивного счетчика, выход которого соединен с установочным входом регистра, блок формирования временных интервалов, первый выход которого соединен с первым входом первого элемента И, а второй выход — с входом разрешения записи регистра, триггер, вычитающий счетчик и блок опорных частот, а блок формирования временных интервалов выполнен в виде первого и второго счетчиков и триггера, выход которого является первым выходом блока формирования временных интервалов, в котором выход первого счетчика подключен к первому входу триггера и к входу сброса второго счетчика, выход которого соединен с вторым входом триггера, а выход первого счетчика является вторым выходом блока формирования временных интервалов, а счетные входы первого ройства, выход регистра подключен к выходу устройства и к установочному входу вычитающего счетчика, счетный вход которого соединен с первым входом устройства, а вход разрешения счета соединен с первым входом триггера и с первым выходом блока формирования временныхинтервалов, а выходсчетчика соединен с вторым входом триггера, выход которого подключен к первому входу второго элемента И, а вторые входы первого и второго элементов И соединены соответственно с первым и вторым выходами блока опорных частот.

На чертеже представлена структурная схема предлагаемого устройства.

1732361 (7) Устройство содержит элементы И 1 и 2, выходы которых соединены с первым и вторым счетными входами реверсивного счетчика 3, выход которого соединен с установочным входом регистра 4, блок 5 формирования временных интервалов, первый выход которого соединен с первым входом элемента И 1, а второй выход — с входом разрешения записи регистра 4, триггер 6, вычитающий счетчик 7 и блок 8 опорных частот, а блок 5 формирования временных интервалов выполнен в виде счетчиков 9 и

10 и триггера 11, выход которого является первым выходом блока 5 формирования временных интервалов, в котором выход счетчика 10 подключен к первому входу триггера и к входу сброса счетчика 9, выход которого соединен с втооым входом триггера, а выход счетчика 10 является вторым выходом блока 5 формирования временных интервалов, а счетные входы счетчиков 9 и

10 этого блока являются соответственно первым и вторым входами устройства, выход регистра 4 подключен к выходу устройства и к установочному входу вычитающего счетчика 7, счетный вход которого соединен с первым входом устройства, а вход разрешения счета соединен с первым входом триггера 6 и с первым выходом блока 5 формирования временных интервалов, а выход счетчика 7 соединен с вторым входом триггера 6, выход которого подключен к первому входу элемента И 2, а вторые входы элементов И 1 и 2 соединены соответственно с первым и вторым выходами блока 8 опорных частот.

Счетчик 9 импульсов осуществляет подсчет импульсов, поступающих на первый вход устройства частоты fo, а счетчик 10— импульсов, поступающих на второй вход устройства частоты fx. Импульс переноса счетчика 9 устанавливает в единичное состояние триггер 11, а импульс переноса счетчика 10 сбрасывает триггер 11 в нулевое состояние. Поскольку счетчик 9 устанавливается в нулевое состояние импульсом с выхода счетчика 10, то длительность импульса на выходе триггера 11 определяется выражением

ЛТ = Т2 — Т1 = с ° (1)

N2 ""1

<х fo где й1 и М2 — модули пересчета счетчиков 9 и 10 соответственно;

Т1 и Т2 — время, за которое переполняются счетчики 9 и 10 от момента сброса в 0".

Импульс переноса счетчика 10 осуществляет также перепись кода реверсивного счетчика 3 в регистр 4. 3а время между

55 очередными импульсами переписи в сче чи ке 3 поступает пачка импульсов по входу суммирования с числом импульсов, равным

N+ = ЛТ f»1, (2)

ГДЕ 4т1 — ЧаСтста ИМПУЛЬСОВ, ПОСтУПаЮЩИХ С блока 8, Подставив (1) в (2), получим

N+ =(— — — )f»1 . 2 1 тх то (3)

По входу вычитания за время между соседними импульсами переписи в счетчик 3 поступает пачка импульсов с числом импульсов, равным

N- = Тхтэт2, (4) где Тх — длительность импульса на выходе триггера 6;

f»2 — частота импульсов, поступающих с блока 8.

Поскольку триггер 6 устанавливается в единичное состояние в момент переписи кода N«x из регистра 4 в счетчик 7, а в нулевое состояние — импульсом переноса счетчика

7, который подсчитывает убывающим итогом импульсы частотой fx, то его длительность определяется выражением

Йвых (5)

В установившемся режиме в счетчике 3 наблюдается баланс чисел импульсов, поступающих по обоим входам, т.е. N+ = N-, С учетом (3), (4) и (5) получим (— ) эт1 тэт2

% 1 вых

fx fo fx (6)

Преобразовав последнее выражение, положив N1 = N2, получим

N1 эт1 о х М тэт2 fo 1тэт1 где К= — постоянная величина; тэт2

Л f = fo - f — абсолютное отклонение частоты fx от fo.

Выражение (7) представляет собой уравнение преобразования устройства, осуществляющего преобразование относительного отклонения частоты в код, т,е, функциональное преобразование вида

Ю/f-&. Такое устройство может использоваться в качестве процентного частотомера, Данное устройство работоспособно при

fo > fx. Легко доработать его и до варианта, не зависящего от этого условия, поставив схемы коммутации, однако это не оправданно, так как это не всегда надо и так как схемы коммутации больше зависят от условий применения данного устройства, чем от него самого.

Введениме в состав устройства таких простых блоков, как три счетчика импульсов, двух триггеров и блока опорных частот

1732361

35

45

Составитель И.Сергеев

Техред М.Моргентал Корректор Т.Палий

Редактор И.Горная

Заказ 1584 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", г, Ужгород, ул.Гагарина, 101 (роль последнего также могут выполнять счетчики импульсов, если в качестве опорной используется одна из выходных частот

4), позволяет расширить его функциональные возможности, а именно, предлагаемое устройство может использоваться в качестве процентного частотомера, что значительно расширяет его область применения и устраняет в ряде случаев необходимость в разработке новых устройств аналогичного назначения.

Формула изобретения

Частотно-импульсное вычислительное устройство, содержащее первый и второй элементы И, выходы которых соединены с первым и вторым счетными входами реверсивного счетчика, выход которого соединен с установочными входами регистра, блок формирования временных интервалов, первый выход которого соединен с первым входом первого элемента И, а второй выход — с входом разрешения записи регистра, а т л и ч а ю щ е е с я тем, что, с целью расширения области применения, в него введены триггер, вычитающий счетчик и блок опорных частот, а блок формирования временных интервалов выполнен в виде первого и второго счетчиков и триггера, выход которого является первым выходом блока формирования временных интервалов, в

5 котором выход первого счетчика подключен к первому входу триггера и к входу сброса второго счетчика, выход которого соединен с вторым входом триггера, выход первого счетчика является вторым выходом блока

10 формирования временных интервалов, а счетные входы первого и второго счетчиков этого блока являются соответственно первым и вторым входами устройства, выход регистра подключен к выходу устройства и

15 к установочному входу вычитающего счетчика, счетный вход которого соединен с первым входом устройства, вход разрешения счета соединен с первым входом триггера и с первым выходом блока формирования

20 временных интервалов, а выход счетчика соединен с вторым входом триггера, выход которого подключен к первому входу второго элемента И, а вторые входы первого и второго элементов И соединены соответст25 венно с первым и вторым выходами блока опорных частот.