Цифроаналоговый преобразователь
Иллюстрации
Показать всеРеферат
Изобретение относится к измерительной технике, автоматике, и может использовано при создании, высококачественных аналого-цифровых преобразователей и измерительных систем контроля параметров изделий электронной техники. Цифроаналоговый преобразователь (ЦАП) содержит источник 1 опорного напряжения, весовые резисторы, операционный усилитель 3, задающий генератор k, основ- 19 (Л -J со ел со СО со Ј
СОЮЗ СОВЕТСКИХ ОЭ
РЕСПУБЛИК (g))g Н 03 М 1/66
goal г.,;.:
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСНОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТНРЦТИЯМ
ПРИ ПЮТ СССР (21) 4757379/24 (22) 09.11.89 (46) 23 ° 05.92.Бюл. И 19 (71) Пензенское производственное объединение "Завод им.фрунзе" (72) Г.С.Власов, С.Е.Лях и S.Ã.Ñà àåâ (53) 681.325(088.8) (56) Авторское свилетельство СССР
М 995310, кл. Н 03 K 13/02, 1981.
Авторское свидетельство СССР
0 836791, кл. H 03 K 13/02, 1979..Я0.„1735999 А 1
2 (54) ЦИФРОАНАЛОГОВЫЙ ПРЕОБРАЗОВАТЕЛ6 (57) Изобретение относится к измерительной технике, автоматике, и может бь ть использовано при создании . высококачественных аналого-цифровых преобразователей и измерительных систем контроля параметров изделий электронной техники. Цифроаналоговый преобразователь (ЦАП) содержит источник 1 опорного напряжения, весовые резисторы, операционный усилитель 3, задающий генератор 4, основЕ /У
3 1735999 . 4 ной элемент И 5, дополнительные ни содержит счетчик 23, цифровые комэлементы И 6, D-триггеры 7 МОЙ-тран- параторы 24, 25, RS-триггер 26, элезисторы 8,9;шину 10 сдвига, вычитаю- мент И 27. Введение регистра кода щий счетчик 11: преобразователи 12
5 периода, триггера, вычитающего счетчикода в интервал времени, резистор 13,, ка, формирователя импульсов, однорегистр 14 сдвига, RS-триггер 15, ре" вибратора, элемента И расширяет обгистр 16.кода периода, регистр 17 ласть применения ЦАП за счет обеспепреобразуемого кода, формирователь 18 . чения возможности управления крутиз..импульсов, источник 19, одновибратор . 1О ной характеристики преобразования., 20, конденсатор 21, резистор 22 шину что позволяет регулировать уровень
28 " Пуск", выходную шину 29. Преоб- выходного сигнала. 2 з.п .ф"лы, 4 ил. разователь 12 кода s интервал времеИзобретение относится к измерительной .технике, автоматике, а также к технике преобразования цифровых ве,личин в аналоговые и может быть использовано при создании высокоточных, аналого-цифровых .преобразователей и, систем контроля параметров изделий электронной техники °
Известно устройство преобразования кода в постоянный сигнал, содержащее генератор импульсов, .два счетчика, триггер, переключатель, источник эталонного постоянного сигнала и фильтр нижних частот (фНЧ), причем первый вход триггера соединен с пер" вым входом первого ачетчика .и шиной управляющего сигнала "Пуск", второй вход триггера подключен к выходу генератора импульсов, к второму входу первого счетчика и первому входу второго счетчика, третий вход триггера соединен с выходом второго счетчика, выход триггера подключен к управляющему входу переключателя, нервый и второй аналоговые входы которого сое динены соответственно с выходом. источника эталонного постоянного сигна" ла и общей шиной, выход переключателя через ФНЧ подключен к выходу устройства, вторые входы второго счет чика соединены с шинами преобразуемо .
ro кода, третий вход второго счетчи. ка подключен к шине "Пуск", а выход первого счетчика соединен. с четвер.тым входом триггера.
Известно, что,степень фильтрации напряжения на выходе ЦАП зависит от постоянной времени ФНЧ: чем больше эта постоянная времени, тем меньше пульсация на выходе ЦАП. Однако ФНЧ с большой постоянной времени представ- ляет собой конструктивно сложное уст- ройство, а сам П обладает при этом большим временем установления. Следовательно, недостатком известного -. устройства является низкое быстродействие.
Наиболее близким по технической
% сущности к предлагаемому является.:, цифроаналоговый преобразователь, содержащий задающий генератор, регистр . преобразуемого кода, шину начальной установки. преобразователь кода. в.широтно-импульсный:(ШИМ) сигнал, фор3О мирователь сдвинутых ШИМ-сигналов, сумматор ШИМ-сигналов, ФНЧ . Выход задающего генератора соединен с первым входом преобразователя кода в
ШИМ-сигнал и с первым входом форми-. у5 рователя сдвинутых ШИМ-сигналов..Шина начальной установки соединена . с вторыми входами преобразователя кода в ШИМ-сигнал и формирователя сдвинутых ШИМ- сигналов. Групповой
40 выход регистра преобразуемого и-разрядного кода соединен с групповым входом, преобразователя кода в ШИМсигнал, выход которого подключен к входу формирователя сдвинутых ШИМ45 сигналов, а групповой выход m сдви" нутых последовательностей соединен с групповым входом сумматора; выход которого подключен к входу ФЙЧ, выход которого соединен с выходной клем-, 5© мой устройства.
Известное устройство реализует преобразование. кода в постоянный сигнал на принципе суммирования сдвинутых на одинаковый интервал ШИМ
55 соседних последовательностей, В то же время сдвиг Т ШИМ соседних последовательностей должен быть постоянный, так как в противном случае не получится .эквивалента суммирова1 73 599 1 ния, пропорционального преобразуемо вателя. импульсов и основного элемента му коду, Постоянство сдвига рпределя- И и является входной шиной "Пуск", ет постоянство периода сигнала, посту" второй вход основного элемента И подпающего на вход ФНЧ, а при сохранении ключен к выходу задающего генератора
5 постоянства постоянной времени ФНЧ- импульсов, а выход соединен с входа некотррого постоянного уровня выход- ми синхронизации вычитающего счетчиного сигнала,,зНачение которого мо- ка, основного преобразователя кода в жет быть оптимальным. Если предполо- интервал времени и сумматора инфорУ жить, что в системном калибраторе 10 мационные входы вычитающего счетчика напряжения предполагается регулиро- являются входной шиной нСдви " и "диг вание шкалы или наклона характерис- вход разрешения записи подключен к тики преобразований, то известное выходу формирователя импульсов а
1 устроиство не обеспечивает этого ка- вь1ход соединен с вторым входом формирователя импульсов и входом синхрочества.
Целью изобретения является Расши- .низации регистра сдвига, первые и вторение области применения за счет обес рые информационные входы первого допечения воэможности управления кру-. полнительного преобразователя кода тизной характеристики преобразования в интервал времени объединены соотПоставленная цель достигается тем, 9 ветственно с соответствующими первычто в цифроаналоговый преобразова- ми и соответствующими вторыми инфортель, содержащий задающий генеРатоР мационными входами осталвных ш-1 доимпульсов, регистр преобразуемого ко полнительных преобразователей кода в да, выходы которого соединены с со- . интервал времени, первые из которых ответствующими первыми информацион д подключены к соответствующим выходам ными входами основного преобразовате — регистра преобразуемого кода, в а прео разуемого кода, вход ля кода в интервал времени, блок Фор- стробирования первого дополнительномирования сдвинутых во времени импуль- ro преобразователя ко 1а в интервал
t сов, выходы которого соединены с со времени объединен с входами стробироответствующими и-1 информационными 30 вания остальных m-1 дополнительных входами сумматора, выход которого преобразователей кода в интервал вресоединен с входом фильтра нижних час мени и подключен к выходу триггера
У тот, выход которого является выхоянои S-вход которого подключен к управ— шиной, введены регистр кода периода, ляющему выходу основного преобразотриггер, вычитающий счетчик, формиро- вателя кода в интервал времени инЭ ватель импульсов, одновибратор и ос З формационный выход которого соединен новной элемент И, а блок формирова- с и-м входом сумматора, вход стробиния сдвинутых во времени импульсов рования подключен к выходу триггера. выполнен в виде m дополнительных а вторые информационные входы объедипреобразователей кода в интервал вре нены с соответствующими вторыми инмени, m дополнительных элементов И формационными входами блока формиро-:
40 и регистра сдвига, информационный вания сдвинутых во времени импульсов вход которого подключен к шине ло и подключены к соответствующим выгической единицы, а выходы соедине- ходам регистра периода, второй вход ны с первыми входами соответствую- первого дополнительного элемента И щих дополнительных элементов И, вы45 объединен с вторыми входами остальходы которых соединены с входами ных m -1 дополнительных элементов И синхронизации соответствующих дополни и соединен с выходом основного элетельных преобразователей кода в ин- мента И. тервал вРемени выхоДы котоРых ЯвлЯ- Кроме того каждый преобразователь ются соответствующими выходами блока 50 кода в интервал времени выполнен в фоРмиРованиЯ сДвинутых во вРемени им" виде счетчика, первого и второго циф пУльсов, Вхоп обнУления РегистРа ровых компараторов, RS-триггера. H сдвига объединен с входами Установки элемента И, перв и вход и выход котоосновного и m дополнительных пре" рого являются соответственно входом образователей кода в интервал време" >> стробирования и информационным выхони, с К-входом триггера и подключен дом преобразователя кода в интервал к выходу одновибратора, вход которого. времени, а второй вход соединен с объединен с первыми входами формиро" инверсным выходом RS-триггера, S-вход
1735999 которого соединен с выходом второго . цифрового компаратора, а R-вход сое-. динен с выходом первого цифрового компаратора, объединен с первым входом обнуления счетчика и является управ-, ляющим выходом преобразователя кода в интервал времени,. второй вход обнуления и счетный вход счетчика яв ляются соответственно входом установки и входом синхронизации преобразователя кода в интервал времени, а выходы соединены с соответствующими первыми входами соответственно первого и второго цифровых компараторов, вторые входы которых являются соответственно вторыми и первыми информационными входами преобразова— теля кода в интервал времени.
Сумматор выполнен в виде источника опорного напряжения, и триггеров, и токоограничивающих элементов на резисторах и двух групп ключей, каждая из которых выполнена на n MOll-. транзисторах, исток первого ИОП-транзистора первой группы объединен с истоками остальных и-1 MOll-транзисторов данной группы и является выходом сумматора, затвор i-го М00-транзистора первой группы подключен к инверсному выходу i-го триггера, пря— мой выход которого соединен с зат.= вором i-го ИОП-транзистора второй группы, а информационный вход является -м информационным входом сумматора, где i=1, 2,...,(m+1), где
m=n-1, вход синхронизации первого триггера объединен с входами синхронизации остальных и-1 триггеров и является входом синхронизации сумматора, выход источника опорного напряжения соединен с первыми выводами и резисторов, второй вывод i-го .резистора соединен со стоками i-x
ИОП-транзисторов первой и второй групп, истоки МОП-транзисторов второй группы подключены к общей шине.
На фиг.1 представлена функциональная схема цифроаналогового преобразователя; на фиг.2 - временные диаграммы и эпюры напряжений, поясняющие работу устройства; на фиг.3 - схема формирователя импульсов; на фиг.4.временные диаграммы и эпюры напряжений для импульсных последовательностей, полученных при различных значениях управляющих параметров, Цифроаналоговый преобразователь содержит источник 1 опорного напряжения, весовые резисторы 2 -2, операционный усилитель 3, задающий генератор 4, основной элемент И 5, элементы И 6 -6я,, D-триггеры 7„- 7.„, 5
ИОП-транзисторы 8 «-8 п и 91 - 9n m" ну lO сдвига, вычитающий счетчик 11, преобразователи 12 - .12> кода в интервал времени (формирователи длительности), резистор 13, регистр 14 сдвига, RS-триггер 15, регистр 16 кода периода, регистр l7 преобразуемого кода, формирователь 18 импульсов, источник 19, одновибратор 20, конденсатор 21, резистор 22, шину
28 "Пуск", выходную шину 29.
Преобразователь 12 кода в интервал времени содержит счетчик 23, цифровые компараторы 24 и 25, RS-триг2р гер 26 и элемент И 27.
Формирователь 18 импульсов содержит конденсаторы 30 и 31, резисторы
32-34 и диоды 35 и 36, Причем операционный усилитель 3, конденсатор 21 и резистор 22 образуют фильтр нижних частот (ФНЧ). Сумматор выполнен на и триггерах 7 -7, п токоограничивающих элементах (резисторах) 2<- 2, ???????? ?????????????? ???????????? (?????????????? ????????????????????????) 8 -> и
"91-9„.
Блок формирования сдвинутых во времени импульсов выполнен в виде
m дополнительных преобразователей
12 - 1 2„. кода в интервал времени, 35 m дополнительных элементов И 6 - 6 1 и регистра 14 сдвига.
Цифроаналоговый преобразователь работает следующим образом..
На выходе регистра 16 кода перио4О да формируется код Мц, определяющий период последовательностей ШИИ-сигналов преобразуемого кода N.
Если период импульсов задающего генератора 4 с„, а период СИИ-сигна45 лов равен ТИ
Т = eH™ц
Ц
Работа преобразователя начинается ® по сигналу, поступающему на клемму
28 "Пуск".
Через одновибратор 20, формирующий короткий импульс по переднему фронту запускающего сигнала U<>(фиг.2), 55 обнуляется регистр 14 сдвига и RSтриггер 15. При этом по сигналу
"Пуск" формирователь 18 вырабатыва— ет сигнал, переписывающий с шины 10
9 сдвига информацию - код К сдвига.
Этот код определяет длительность сдвига Формируемых ШИМ-сигналов и должен быть заранее определен:
>и.
К * и (2) где n - количество ШИМ-последовательностей, формируемых на выходах преобразователей
12 - 12„ кода в интервал времени и обозначенных F<- F (фиг.1) .
С приходом на вычитающий вход счетчика 11 импульсов последний производит последовательное вычитание из числа, пропорционального коду К, записанному .первоначально в этот счетчик 11. Через период Тк, пропорциональный коду К, на выходе переполне ния счетчика 11 будет появляться импульс переполнения, поступающий на формирователь 18 импульсов, формирующий новый импульс параллельной записи на счетчик 11, а также поступающий на вход синхронизации регистра 14 сдвига, который последовательно заполняется присутствующей íà его
D-входе логической единицей.
По переднему фронту сигнала запуска U<> производится Формирование импульса G на выходе одновибратора 20, который производит начальную установ" ку RS-триггера 15 и счетчиков 23 пре преобразователей 12 - 12„ кода в интервал времени. По мере заполнения регистра 14 сдвина происходит последовательная установка его разрядов в единичное состояние и открывание при этом элементов И б - б ц 1 выходными сигналами А, В, С,... реги» стра 14 сдвига (эпюры ин,U«, Фиг.2).
Таким образом, начало заполнения счетчиков 23 преобразователей 12 ко" да в интервал времени происходит со, сдвигом по времени на интервалы, кратные Т, (фиг.2 и 4).
В .момент, когда код на выходе счетчиков 23 преобразователей 12 кода в интервал времени равен коду регистров 16 и 17, цифровые компараторы 24 и 25 выдаат сигнал равенства кодов. А так как код N во всех слу" чаях должен быть больше преобразуемого кода 0 (или равен ему), то компаратор 25 всегда опережает срабатывание компаратора 24. После срабаты735999 10 вания компаратора 24 обнуляется счетчик 23 каждого преобразователя 12 кода в интервал времени и цикл повторяется. В каждом цикле Т каждым формирователем 121- 12 „ формируется
ШИМ-сигнал, длительность которого зависит от кода, установленного на выходе задатчика кодов. ШИМ-сигнал формирует RS-триггер 26, который переключается по мере срабатывания цифровых компараторов 24 и 25.
Сигнал на выходе этого RS-триггера
26 представлен на фиг.2 эпюрой
15 Сигнал с выхода цифрового компаратора 24 первого яреобразователя 12 кода в интервал времени подается также на S-вход RS-триггера 15 и по истечении интервала времени Т
Ц
2О с момента запуска устанавливает его в единичное состояние, разрешая сэтого момента прохождение импульсных последовательностей F< Г,...,Гп на выход преобразователей 12 кода д в интервал времени.
Первая пауза (фиг.2, эпюра U ) 9 длительностью Т> после начала работы устроиства необходима, чтобы выравнять время установления преобразова3O òåëë для различных преобразуемых кодов (c различными значениями Т и
Т ) и минимизировать его.
Далее, сдвинутые одна относительно другой на величину Т импульсные последовательности F1,F<,.. °,F>
35 поступают через 0-триггеры 7 - 7
1 и и аналоговые ключи, выполненные на
МОП-транзисторах 8 - 8> и 9 - 9>, на выход сумматора и на вход усред40 няющего устройства ФНЧ, выполненно го для конкретной реализации на операционном усилителе 3, конденсаторе
21 и резисторе 22, на выходе которого образуется постоянное напряжение
Удс (фиге2,эпюра U<>) °
Изменение периода следования
ШИМ-сигналов F<,F, F< можно произвести путем изменения содержимого
М 1 на выходе регистра 16 кода. При этом необходимо также изменить зна ч чение кода К, поступающего на инфор.мационные входы счетчика 11, т.е, необходимо обеспечить соотношение (2) .
Среднее значение одного ШИМ-сигЫ нала равно:
Eo Я
Ucp = у
11 1735999 где Е - значение этало пчого сигнао ла опорного источника 1;
N„ — a, c aH a eHHbi a регистре 16 периода;
N — код, установленный в регистре 17 преобразуемого кода (причем допускается что код N> больше максимального кода N регистра и).
Среднее значение суммарного ШИИсигнала равно:
2 ЕО1 0 {
Р l5
11 = — р — — — (a 2 + a 2 +
cpz 2-1 и L r-e г-еч п Ò Тк
3 = ----—
8 5 ° и 8 (.,и (7) Следует иметь в виду что изменение
Т4 в сторону уменьшения ограничено разрядностью преобразования. В прототипе это значение может быть выбрано минимальным для данной разряднос ти, т.е.
12
Для того, чтобы составить аналитическую зависимость выходного сигнала преобразования от кода К сдвига, нужно Формулу (2) записать в виде Т = и Т„, а выражение (6) примет вид: р-I Il o
+ ° +а„, 2 ) + „(а„2 +
{ ь-е - -ч
+ а, 2 +...+a>, 2 ° )J, (4) Так как амплитуда переменной составляющей уменьшается в и раз, то, используя известное выражение, можно записать
З < nr
< и Ед и (5) где 3я, (5 „,) - относительная (абсолютная) погрешность фильтрации.
8 то же время в и раз уменьшается период переменной составляющей, поэтому окончательно можно записать о
Ь Тц (6)
П б., и2
Из соотношения (6) при неизменной постоянной времени ФНЧ и заданной . погрешности преобразования выбирает ся количество преобразователей.кода в интервал времени и = m+1, Из1 формулы (6) также рекомендуется вы-бирать полосу пропускания ФНЧ, т.е., его параметры, определяемые постоян ной времени. где r . — разрядность преобразуемого кода.
Как следует из формулы (4) и эпюр напряжений, и . (фиг.4), результирующий сигнал имеет постоянную (первое слагаемое) и импульсную (второе слагаемое) составляющие. Причем период следования импульсов переменной оставляющей уменьшен в и раз. (8) змий И
2О Для расширения области применения последнее является необязательным.
Для предлагаемого технического решения выражение {7) можно использовать ограниченно, при условии, что
y5 Т> превышает или равно (8).
Часто возможность регулировки крутизны, характеристики преобразования позволяет повысить гибкость системного калибратора с ШИИ-преоб разованием;.и допускает определенное увеличение погрешности фильтрации (5).
В то же время, если системный калибратор на ШИИ-преобразовании предполагается использовать при меньшей разрядности r преобразуемого кода N, 35 то преобразователь позволяет изменять крутизну преобразования с одновременным уменьшением погрешности Фильтрации 8 „- (6) и (7) °
При выборе значения Т, превышаю40 щего значение (8), с точки зрения погрешности фильтрации Ф„ может быть введен .дополнительный преобразователь 12 + кода в интервал времени.
45 Таким образом, расширение области применения цифроаналогового преоб" . разователя возможно за счет обеспечения управления крутизной характе- . ристики преобразования.
SO .Формула изобретения
1. Цифроаналоговый преобразователь, содержащий задающий генератор импуль—
55 сов, регистр преобразуемого кода, выходы которого соединены с соответ ствующими первыми информационными входами основного преобразователя
13
1 / кода в интервал времени, блок форми= рования сдвинутых во времени импулЬсов, выходы которого соединены с соответствующими и-1 информационными входами сумматора, выход которого соединен с входом фильтра нижних частот, выход которого является выходной шиной, о т л и ч а ю щ и йс я тем, что, с целью расширения области применения за счет обеспечения .возможности управления крутизной характеристики преобразования, в него введены регистр кода периода, триггер, вычитающий счетчик, формирователь импульсов, одновибратор и основной элемент И,, а блок фррмирования . сдвинутых яо времени импульсов выпол-нен в виде: m дополнительных преобразователей кода в интервал времени, m дополнительных элементов И и регистра сдвига, информационный вход которого подключен к шине логической единицы, а выходы соединены с первыми входами соответствующих дополнительных элементов И, выходы которых соединены с входами синхронизации соответствующих дополнительных преобра;, зователей кода в интервал времени, выходы которых являются соответствующими выходами блока формирования сдвинутых во времени импульсов, вход обнуления регистра сдвига объединен с входами установки основного и m дополнительных преобразователей кода в интервал времени, с R âõoäîì триггера и подключен к выходу одновибратора, вход которого объединен с первыми входами формирователя импульсов и основного элемента И и является входной шиной "Пуск", второй вход основного элемента И подключен к выходу задающего генератора импульсов, а выход соединен с входами синхронизации вычитающего счетчика, основного преобразователя кода в интервал времени и сумматора, информационные входы вычитающего счетчика являются входной шиной "Сдвиг", вход раз. решения записи подключен к выходу формирователя импульсов, а выход соединен с вторым входом формирователя импульсов и входом синхронизации регистра сдвига, первые и вторые информационные входы первого дополни, тельного преобразователя кода в ин тервал времени объединены соответ ственно с соответствующими первыми и соответствующими вторыми информа— ционными входами остальных m-1 до35999 14
5
45 полнительных преобразователей кода в интервал времени, первые из которых подключены к соответствующим выходам регистра преобразуемого кода, вход стробирования первого дополнительного преобразователя кода в интервал времени объединен с входами стробирования остальных m-.1.äîïîëíèтельных преобразователей кода в интервал времени, и подключен к выходу триггера, S-вход которого подключен к управляющему выходу основного преобразователя кода в интервал времени, информационный выход которого соединен с и-м входом сумматора, вход стробирования подключен к выходу триггера, а вторые информационные входы объединены с соответствующими вторыми информационными входами блока формирования сдвинутых во време ни импульсов и подключены к соответствующим выходам регистра периода, второй вход первого дополнительного элемента И объединен с вторыми входами остальных m-1 дополнительных элементов И и соединен с выходом основного элемента И, 2. Преобразователь по п.1, о тл и ч а ю шийся тем, что каждый преобразователь кода в интервал времени выполнен в виде счетчика, первого и второго цифровых компараторов, RS-триггера и элемента И, первый вход и выход которого являются соответственно входом стробирования и информационным выходом преобразователя кода в интервал времени, а второй вход соединен с инверсным выходом
RS-триггера, S-вход которого соединен с выходом второго цифрового компаратора, à R-вход соединен с выхо; дом первого цифрового компаратора, объединен с первым входом обнуления счетчика и является управляющим выходом преобразователя кода в интервал времени, второй вход обнуления и счетный вход счетчика являются соответственно входом установки и входом синхронизации преобразователя кода в интервал времени, а выходы соединены с соответствующими первыми входами соответственно первого и второго цифровых компараторов, вторые входы которых являются соответственно вторыми и первыми информационными входами преобразователя кода в интервал времени., 15
3. Преобразователь по п.1, о т -. л и ч а ю шийся тем, что сумматор выполнен в Виде источника опорного напряжения., n триггеров, и токоограничивающих элементов на резисторах и двух групп ключей, каждая из которых выполнена на п МОП-транзисторах, исток первого ИОП-транзистора первой группы.обьединен с истоками остальных и-1 МОП-транзисторов данной группы и является выходом сумматора, затвор i-го
ИОП-транзистора первой группы под. ключен к инверсному выходу i-го триггера, прямой выход которого соединен с затвором 1:-го МОП-транзисто735999 16
Ра второй группы а информационный вход является i-м информационным входом сумматора, где, i 1,2,..., m+1, где m n -1, вход синхронизации первого триггера объединен с вхо-, дами синхронизации остальных и-1 триггеров и является входом синхронизации сумматора, выход источника опор10 ного напряжения соединен с первыми выводами и резисторов, второй вывод i-ro резистора соедиНен со стоками i-х ИОП-транзисторов первой и второй групп, истоки МОП-транзисторов второй группы подключены к общей шине.
1735999
Мг, Составитель Г. Власов
Редактор В.Петраш Техред M.дрык
Корректор Л.Пилипенко
Заказ 1824 Тираж Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Иосква, Ж-35, Раушская наб., д. 4/5
Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101