Амплитудный анализатор

Иллюстрации

Показать все

Реферат

 

Изобретение относится к средствам анализа амплитудных характеристик сигналов и может быть использовано для сортировки по размерам и подсчета количества частиц при контроле загрязнения воздушной или жидкой сред. Цель изобретения - повышение функциональной надежности обеспечивается ОЗУ, для которого счет входных импульсов по размерным группам обеспечивается блоком инкрементирования данных ОЗУ. В формировании кода адреса ОЗУ, по которому отрабатывается команда инкрементирования, принимают участие многоканальный блок сравнения, блок временного анализа, регистр, приоритетный шифратор, формирователь. 4 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4491657/10 (22) 10.10.88 (46) 30.05.92. Бюл. ¹ 20 (72) Е. Г. Плетнев, В. П. Жидяев и А. Я.

Ефремов (53) 621.317,7(088.8) (56) Авторское свидетельство СССР

¹ 669187, кл. G 01 0 1/14, 1978.

Беляев С, П„Никифорова Н. К., Смирнов В.

В. и др. Оптико-электронные методы изучения аэрозолей. М.: Энергоиздат, 1981, с.

145 †1. (54) АМПЛИТУДНЫЙ АНАЛИЗАТОР (57) Изобретение относится к средствам анализа амплитудных характеристик сигнаИзобретение относится к приборостроению, в частности к средствам анализа амплитудных характеристик сигналов, и может быть использовано, например, в аппаратуре для гранулометрического анализа полидисперсных систем при контроле загрязнения воздушной или жидкой сред.

Целью изобретения является повышение функциональной надежности за счет сокращения аппаратурных затрат.

На фиг. 1 представлена блок-схема амплитудного анализатора; на фиг. 2 — схема блока временного анализа; на фиг. 3 — схема блока инкрементиров ния данных ОЗУ на фиг. 4 — схема формирователя кода адреса

ОЗУ, импульса конца преобразования и строба младшего разряда.

Амплитудный анализатор содержит многоканальный блок 1 сравнения, блок 2 временного анализа, элемент ИЛИ 3, регистр 4, блок 5 инкрементирования данных

ОЗУ, приоритетный шифратор 6, формиро(„> 5U „„1 737273 А1 лов и может быть использовано для сортировки по размерам и подсчета количества частиц при контроле загрязнения воздушной или жидкой сред. Цель изобретения— повышение функциональной надежности обеспечивается ОЗУ, для которого счет входных импульсов по размерным группам обеспечивается блоком инкрементирования данных ОЗУ. В формировании кода адреса ОЗУ, по которому отрабатывается команда инкрементирования, принимают участие многоканальный блок сравнения, блок временного анализа, регистр, приоритетный шифратор, формирователь. 4 ил, (Л ватель 7 кода адреса ОЗУ, импульса конца преобразования и строба младшего разряда, ОЗУ 8, триггер 9. Многоканальный блок

1 сравнения входом подключен к входу устройства, первым выходом — к первому входу блока 2 временного анализа, первым входом управления — к линии "измерение" устройства, второму входу блока 2 временного анализа и первому входу элемента ИЛИ 3, вторыми выходами — к входам регистра 4, входом записи соединенного с вторым входом управления многоканального блока 1 сравнения и первым выходом блока 2 временного анализа, вторым выходом соединенного с вторым входом элемента ИЛИ 3 и первым входом блока 5 инкрементирования,а третьим выходом — с входом наивысшего приоритета шифратора 6, остальными входами соединенного с выходами регистра

4, а выходами — с информационными входами формирователя 7, входом соединенного с выходом блока 5 инкрементирования, пер1737273 вым входом управления — с выходом эле.мента ИЛИ 3, первыми выходами — с адресными входами ОЗУ 8, вторым выходом — с третьим входом блока 2 временного анализа и входом сброса триггера 9, входом установки подключенного к линии "очистка

ОЗУ" устройства, а выходом — к второму входу управления формирователя 7 и второму входу блока 5 инкрементирования, третьим входом соединенного с ретьим выходом формирователя 7, вторым выходом — с входом записи ОЗУ 8, информационными выходами — с информационными входами ОЗУ 8, а информационными входами — с выходами ОЗУ 8, являющимися выходами устройства.

Многоканальный блок 1 сравнения содержит амплитудные дискриминаторы на разные пороги срабатывания, входами подключенные к входу блока 1, выходами — к входам установки триггеров соответственно, выход амплитудного дискриминатора высшей чувствительности является первым выходом блока 1, вторыми выходами кото-рого являются выходы триггеров, первыми и вторыми входами сброса подключенные к первому и второму входам управления блока 1 соответственно, Блок 2 временного анализа (фиг. 2) содержит реле 10 времени, последовательно соединенные триггер 11, одновибратор 12, триггер13, элемент ИЛИ 14, а также регистр

15, триггеры 16, 17, преобразователь 18 кодов, элемент 19 задержки. Реле 10 времени, первый и второй входы которого являются первым и вторым входами блока 2 соответственно, первым входом подключено также к входу сброса триггера 11, первым выходом — к синхровходу триггера 11, выход одновибратора 12, соединенный с входом установки триггера 13, является первым выходом блока 2, вторым выходом которого является выход элемента ИЛИ 14, первым и вторым входами соединенного с первым и вторым входами регистра 15 соответственно, вторым входом регистр 15 соединен также с выходом триггера 16, входом установки соединенного с вторым выходом реле 10 времени и входом установки триггера 17, выход которого является третьим выходом блока 2 и соединен с третьим входом регистра 15, выходами соединенного с входами преобразователя 18 кодов, первым выходом соединенного с вторым входом установки триггера 17, вторым выходом — с выходами сброса триггеров 13, 17, третьим выходом— с входом сброса триггера 16, входом стробирования — с выходом элемента 19 задер-, жки, входом подключенного к входу записи

55 регистра 15, являющимся третьим входом блока 2 временного анализа, Реле 10 времени содержит генератор импульсов, выходом подключенный к счетному входу счетчика импульсов, два входа сброса которого являются двумя входами реле 10 времени соответственно, а выходы подключены к дешифратору, первый выход которого является первым выходом реле врем:ни, а второй выход — вторым выходом реле 10 времени и соединен с третьим входом сброса счетчика, Блок 5 инкрементирования данных ОЗУ (фиг. 3) содержит многофазный генератор 20 импульсов, счетчик 21 импульсов, элемент И

22, элемент ИЛИ 23, триггер 24. Многофазный генератор 20 импульсов, первый и второй входы которого являются первым и вторым входами блока 5 соответственно, вторым входом соединен также с входом сброса счетчика 21 импульсов, первым выходом — с входом записи счетчика 21 импульсов, вторым выходом — с первым входом элемента И 22, вторым входом соединенного с выходом элемента ИЛИ 23, первым входом соединенного с выходом триггера 24, синхровходом сброса соединенного с первым входом элемента И 22, а входом установки — с выходом переполнения счетчика 21 импульсов, информационные входы которого являются информационными входами, а выходы — информационными выходами блока 5 инкрементирования, Третьим входом блока 5 является второй вход элемента ИЛИ 23, а первым и вторым выходами — четвертый и третий выходы многофазного генератора 20 импульсов соответственно.

Амплитудный анализатор работает следующим образом.

В режиме "измерение" освобождается от сигнала сброса по второму входу реле 10 времени и одновременно триггеры многоканального блока 1 сравнения, что дает им возможность устанавливаться при соответствующей амплитуде входного импульса, Срабатывание дискриминатора наивысшей чувствительности в многоканальном блоке 1 сравнения освобождает от сигнала сброса по первому входу реле 10, начинающего отсчет времени, При достижении первого порога срабатывания импульсом, поступающим на синхровход, устанавливается триггер 11, сброс которого по завершению входного импульса амплитудного анализатора вызывает запуск одновибратора 12. Передним фронтом импульса одновибратора 12 информация с вторых выходов многоканального блока 1 сравнения переписывается в регистр 4, а триггеры блока 1

1737.273

55 сбрасываются импульсом одновибратора

12, устанавливающим триггер 13. На втором выходе блока 2 временного анализа появляется сигнал, обуславливающий отработку при помощи блока 5 инкрементирования данных ОЗУ 8 по адресу размерной группы код которого поступает от формирователя 7, принимающего информацию от приоритетного шифратора 6, анализирующего состояние выходов регистра 4 при уровне логического нуля на входе наивысшего приоритета. Код адреса размерной группы входного импульса поступает на первые выходы формирователя 7 через коммутатор.

Для каждой размерной группы в ОЗУ 8 отводится несколько ячеек памяти по количеству разрядов, например десятичных разрядов, если входы-выходы ОЗУ 8 содержат четыре информационные линии, Отработка команды инкрементирования данных ОЗУ 8 осуществляется последовательно для каждого разряда, код адреса разряда формируется при помощи счетчика 25 импульсов в формирователе 7, Для отработки команды инкрементирования сигналом по первому входу блока 5 обеспечивается работа многофазного генератора 20, импульсом с первого выхода которого производится запись данных ОЗУ в счетчик 21 импульсов, импульсом с второго выхода, поступающего через элемент И 22 на счетный вход — инкрементирование счетчика 21 импульсов, для младшего разряда— безусловное, что обеспечивается приходом сигнала логической единицы на второй вход элемента И 22 через элемент ИЛИ 23 от дешифратора 26, регистрирующего на выходе счетчика 25 импульсов код младшего разряда, для последующих разрядов — при условии переполнения счетчика 21 импульсов во времени инкрементирования предыдущего разряда, что регистрируется триггером 24. Импульсом с третьего выхода м ногофазно го генератора .20 и роизводится запись данных в ОЗУ 8 по коду адреса текущего разряда, обновляющегося при приходе на счетный вход счетчика 25 импульса с четвертого выхода многофазного генератора 20. После проведения операции инкрементирования по всем разрядам передним фронтом импульса переполнения счетчика

25, поступающего через элемент И 27 и элемент ИЛИ 28 на второй выход формирователя 7, производится запись в регистр 15 состояний триггеров 13, 16, 17 анализируемых преобразователем 18 кодов, формирующим управляющие импульсы для триггеров 13, 16, 17 с приходом импульса стробирования.

1

В случае установленного состояния триггера 13 и сброшенных состояний триггеров 16, 17 преобразователь 18 формирует импульс на первом выходе, устанавливая триггер 17. Команда ин кременти рован и я повторяется, но по адресу общего количества регистрируемых входных импульсов, так как на входе наивысшего приоритета шифратаоа 6 в этом случае присутствует сигнал логической единицы. После завершения данной команды преобразователь 18 кодов формирует импульс на втором выходе, сбрасывая триггеры 13, 17.

При "затягивании" входного импульса амплитудного анализатора относительно номинального значения достигается срабатывание реле 10 времени.по второму порогу, устанавливаются триггеры 16, 17., реле 10 сбрасывается и продолжает свою работу. В этом случае после отработки команды инкрементирования по адресу. ОЗУ 8 общего количества входных импульсов преобразователь 18 кодов сформирует импульс:на третьем выходе, сбрасывая триггер 16 и завершая строб команды инкрементирования. Триггер 17 остается установленным, поэтому при завершении входного импульса, сопровождающегося установкой триггера 13, будет отработана команда инкрементирования и триггеры 13, 16, 17 окажутся сброшенными."

Для "корректного" функционирования предлагаемого устройства необходимо, чтобы время отработки двух команд инкрементирования не превышало времени достижения реле 10 первого порога срабатывания. г

Режиму "измерение" должна предшествовать очистка ОЗУ. Для .этого по линии

"очистка ОЗУ" поступает импульс, устанавливающий триггер 9, что инициирует по второму - входу работу многофазного генератора 20 импульсов и, следовательно, приводит к отработке команды инкрементирования, Одновременно сигнал с выхода триггера 9 обеспечивает нулевое состояние счетчика 21 импульсов, поддерживая соответствующий сигнал на входе сброса и блокируя в счетчике 21 вход записи, а также обеспечивает появление на втором выходе формирователя 7 импульса переполнения с выхода счетчика 29 импульсов, формирующего в данном режиме код размерной группы и общего количества.

Таким образом, производится запись нулевых данных в рабочие ячейки ОЗУ 8.

Импульс переполнения возвращает триггер

9 в нулевое состояние, завершая отработку режима "очистка ОЗУ", 1737273

Формула изобретения

Амплитудный анализатор, содержащий многоканальный блок сравнения, вход которого является входом устройства, блок временного анализа, входом соединенный с выходом многоканального блока сравнения, отличающийся тем, что, с целью повышения функциональной надежности за счет сокращения аппаратных затрат, в него введены ОЗУ, блок инкрементирования данных ОЗУ, формирователь кода адреса

ОЗУ, импульса конца преобразования и строба младшего разряда, регистр, приоритетный шифратор, триггер, элемент ИЛИ, блок временного анализа вторым входом подключен к первому входу элемента ИЛИ и линии "измерение" устройства, первым выходом — к второму входу управления многоканального блока сравнения и входу записи регистра, входами соединенного с вторыми выходами многоканального блока сравнения, вторым выходом — к второму входу элемента ИЛИ и первому входу блока инкрементирования, третьим выходом — к входу наивысшего приоритета шифратора, остальными входами соединенного с выхо5 дами регистра, а выходами — с информационными входами формирователя, входом соединенного с первым выходом блока инкрементирования, первым входом управления — с выходом элемента ИЛИ, первыми

10 выходами — с адресными входами ОЗУ, вторым выходом — с третьим входом блока временного анализа и входом сброса триггера, входом установки подключенного к линии

"очистка ОЗУ" устройства, а выходом — к

15 второму входу управления формирователя и второму входу блока инкрементирования, третьим входом соединенного с третьим выходом формирователя, вторым выходом — с входом записи ОЗУ, информационными вы20 ходами — с информационными входами

ОЗУ, а информационными входами — с выходами ОЗУ, являющимися выходами устройства.

1737273

Фиг,2 анаориацноиньм

Aglbl лерР

mop

rod одре

&од

1737273

/ларга lwrol

Составитель С,Ботуз

Техред М.Моргентал

Редактор З.Ходакова

Корректор С.Шевкун

Производственно-издательский комбинат "Патент", г, Ужгород, ул,Гагарина, 101

/7

Заказ 1883 Тираж Подйисное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5