Сигнатурный анализатор

Иллюстрации

Показать все

Реферат

 

Изобретение относится к вычислительной технике и может использоваться в системах тестового диагностирования цифровых устройств. Цель изобретения - упрощение устройства. Сигнатурный анализатор содержит элемент ИЛИ 6. шифратор 7, формирователь 8 сигнатур, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 9, блок 10 индикации и коммутатор 11. В формирователь сигнатур входят регистр 12 сдвига и сумматоры 13,14 по модулю два. При отсутствий в исследуемой последовательности Z-состояния работа устройства аналогична работе простейшего сигнатурного анализатора. При поступлении на информационный вход Z-состояния анализатор работает в режиме генератора псевдослучайной последовательности . 1 э.п. ф-лы, 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (я)з G 06 F 11/00

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ (l0) К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

1 (21) 4844907/24 (22) 21,05.90 (46) 15.07.92; Бюл. М 26 (71) Научно-исследовательский институт

"Квант" (72) В.И.Борщевич, E.В.Морщинин, В.Д,Жданов и В.А,Макаров (53) 681,326.7(088.8) (56) Авторское свидетельство СССР

% 1649547, кл. G 06 F 11/00, 29. 06.89 г . (54) СИГНАТУРН ЫЙ АНАЛИЗАТОР (57) Изобретение относится к вычйслительной технике и может использоваться в системах тестового диагностирования

5LJ 1748154 А1

2 цифровых устройств, Цель изобретения упрощение устройства. Сигнатурный анализатор содержит элемент ИЛИ 6. шифратор

7, формирователь 8 сигйатур, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 9, блок 10 индикации и коммутатор 11. 8 формирователь сигнатур входят регистр 12 сдвига и сумматоры 13, 14 по модулю два. При отсутствии в исследуемой последовательности "Z-coc qi w" работа устройства аналогична работе простейшего сигнатурного анализатора.

При поступлении на информационный вход

"Z-состояния" анализатор работает в режиме гейератора псевдослучайной последовательности. 1 э.п. ф-лы, 1 ил.

1748154

20

30

50

Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля и диагностики цифровых устройств, в том числе содержащих элементы с тремя состояниями на входе.

Цель изобретения — упрощение сигнатурного анализатора.

На чертеже приведена структурная схема сигнатурного анализатора.

Сигнатурный анализатор содержит информационный вход 1, группу 2.1...2m установочных входов, тактовый вход 3, вход 4 начальной установки, вход 5 задания режима, элемент ИЛИ 6, шифратор 7. формирователь 8 сигнатур, элемент ИСКЛЮЧАЮЩЕЕ

ИЛИ 9, блок 10 индикации и коммутатор 11, Формирователь 8 сигнатур содержит регистр 12 сдвига, сумматоры 13 и 14 по модулю два.

Сущность изобретения заключается в том, что при наличии в анализируемой последовательности сигналов "Лог. О" и "Лог.

1" происходит сжатие цифровых данных в соответствии с характеристическим многочленом Ф1(х), в случае же присутствия в анализируемой пбследовательности "2-состояния" происходит псевдослучайная перекодировка "г-состояния" в "Лог. 1" или

"Лог.О" в соответствии с порождающим многочленом Ф (х) и запись сформированного двоичного символа в первый разряд регистра сдвига.

Устройство работает следующим образом.

Перед началом работы сигнатурного анализатора производится установка формирователя 8 сигнатур в исходное состояние. Для этого на вход 6 анализатора подается "Лог. 1", переводящая регистр 12 в режим параллельной записи, на установочные входы 2 подается некоторый ненулевой двоичный код, на вход 4 бодается положительный импульс, по которому происходит параллельная запись в регистр 12 двоичного кода начальной установки с установочных входов 2, Затем на вход 6 подается "Лог. 0", На этом начальная установка анализатора заканчивается.

Информационный вход 1 анализатора подсоединяется к контролируемой точке цифрового устройства.

Уровень сигнала с входа 1 поступает на вход шифратора 7 и на первый вход элемента 9 ИСКЛЮЧАЮЩЕЕ ИЛИ, Если на входе

1 присутствует уровень "Лог. О" или "flor. 1", то на выходе шифратора 7 установится "Лог.

0". Если на входе 1 присутствует "2-состояние" ° то на выходе шифратора 7 установится

"Лог. 1". Уровень сигнала с выхода шифретора 7 поступает на управляющий вход коммутатора 11. На информационных входах коммутатора 11 присутствуют логические уровни в соответствии с результатами суммирования по модулю два текущего состояния разрядов регистра 12, определяемых полиномами Ф1(х) и Фр(х). В зависимости от того, какой сигнал присутствует на управляющем входе коммутатора 11, на его выход поступит соответственно сигнал с первого или второго информационных входов коммутатора 11. Сигнал с выхода коммутатора

11 поступает на информационный вход формирователя 8. При поступлении тактового импульса на вход 3 анализатора произойдет сдвиг содержимого регистра 12 и уровень сигнала, установившийся на информационном входе формирователя 8 сигнатур, запишется в первый разряд регистра.

Таким образом, при отсутствии в исследуемой последовательности "Z-состояния работа данного сигнатурного анализатора аналогична работе простейшего сигнатурного анализатора за исключением того, что сигнал с выхода сумматора 13 поступает на вход первого разряда регистра 12 через коммутатор 11.

При наличии на входе 1 анализатора

"2-состояния" работа его аналогична работе генератора псевдослучайной последовательности на базе регистра сдвига, описываемого характеристическим полиномом

Ф2(х), который равновероятно кодирует "Zсостояние" сигналами "Лог. О" или "Лог. 1", Формула изобретения

1. Сигнатурный анализатор. содержащий формирователь сигнатур. блок индикации. шифратор, элемент ИЛИ, элемент

ИСКЛЮЧАЮЩЕЕ ИЛИ, коммутатор, выход которого соединен с информационным входом формирователя сигнатур, группа информационных выходов которого соединена с группой входов блока индикации, вход шифратора является информационным входом анализатора, первый и второй входы элемента ИЛИ являются соответственно тактовым входом и входом начальной установки анализатора, о т л и ч а юшийся тем, что, с целью упрощения анализатора, выход элемента ИЛИ соединен с тактовым входом формирователя сигнатур, выход шифратора соединен с управляющим входом коммутатора; первый и второй информационные входы которого подключены соответственно к выходу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и к первому информационному выходу формирователя сигнатур соответственно, второй информационный выход формирователя сигнатур соединен с первым входом элемента ИСКЛ ЮЧАЮЩЕЕ

1748154

Составитель М.Иванов

Редактор Н.Швыдкая Техред M.Mîðãåíòàë Корректор А.Осауленко. г

Заказ 2506 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москве, Ж-35, Раушскэя наб.. 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101

ИЛИ, второй вход которого подключен к информационному входу анализатора, группа установочных входов формирователя сигнатур образует группу одноименных входов анализатора, вход задания режима формирователя сигнатур является одноименным входом анализатора.

2. Анализатор по и; 1, о т л и ч а ю щ и йс я тем, что формирователь сигнатур содержит регистр сдвига и два сумматора по модулю два, информационный вход, вход задания режима и тактовый вход регистра сдвига образуют одноименные входы формирователя, группа входов параллельной записи и группа разрядных выходов регистра сдвига образуют группу установочных входов и группу информационных выходов

5 формирователя соответственно, выходы первого и второго сумматоров по модулю два являются первым и вторым информационными выходами формирователя, разрядные выходы регистра сдвига, номера

10 которых соответствуют ненулевым коэффициентам первого и второго образующих многочленов, подключены к входам первого и второго сумматоров по модулю два.