Устройство для управления вводом изображения
Иллюстрации
Показать всеРеферат
Изобретение относится к автоматике и вычислительной технике и предназначено для использования в устройствах считывания изобретения. Цель изобретения - повышение помехозащищенности устройства . За счет введения дешифратора, триггеров и элементов И. И-НЕ.НЕ, ИЛИ-НЕ, ИЛИ появилась возможность работы устройства с различными тактовыми частотами и устранились сбои при записи информации в буферную память 1 ил.
1751738 À1
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (19) (11) (si)s G 06 F 3/00
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
{21) 4748449/24 (22) 11.10.89 (46) 30,07 .92. Бюл. I+ 28 (71) Научно-исследовательский технологи-. ческий институт приборостроения (72) 3. П. Клочкова, С. Н, Сиренко, В, А: Субботин и В. В, Парфенов (56) Авторское свидетельство СССР
М 1226434, кл, G 06 F 3/92, 1985.
Авторское свидетельство СССР
N. 1432494, кл. 6 06 F 3/00, 1986.
Изобретение относится к вычислитель° ной технике и может быть использовано в системах технического зрения для управления вводом видеоинформации в ЭВМ, Известен блок управления в устройстве для ввода изображения в электройную вычислительную машину, содержащий блок управления сканированием, интенсивностью и апертурой электронного луча;
Формирователи сигналов, управляющих перестройкой апертуры, блок управления режимом перестройки апертуры, включающий схему сравнения и два ключа, формирова. тель управляющих сигналов, два регулируемых источника тока и двухпозиционный переключатель.
Недостатки этого устройства — сложно-. сть, невысокая надежность зэ счет низкой помехозащищенности и возможности сбоев в работе при преобразовании аналогового сигнала в дискретный код и записи в оперативную память.
Известен также блок управления в устройстве для сопряжения цифровой вычислительной машины с устройством ввода иэображений, содержащий два входных ре2 (54) УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ
ВВОДОМ ИЗОБРАЖЕНИЯ (57) Изобретение относится к автоматике и вычислительной технике. и предназначено для использования в устройствах считывания изобретения. Цель изобретения— . повышение помехозащищенности устройства, За счет введения дешифратора; триг.геров и элементов И, И-НЕ,НЕ, ИЛИ-НЕ.
ИЛИ- появилэсь возможность работы устройства с различными тактовыми" частотами и устранились сбои при записи информации в буферную память, 1 ил. гистра, блок дешифрации команд, выполненный нэ программируемой логической матрице, буферную память микрокоманд, выходной регистр, регистр управления, регистрц текущего адреса и следующего адреса, узлы управления обменом и блок распределения синхроимпульсов.
Данное устройство характеризуется сложностью., низкой помехозащищенноСтью, ограниченными "функциональными воэможностями. 4 Наиболее близким к: предлагаемому Ql техническим решением является блок управления с формирователем Импульсов в устройстве для ввода изображения в 38M, ( содержащий счетчик бит, три элемента НЕ, четыре элемента И-НЕ, четыре элемента
ИЛИ вЂ” НЕ, три триггера, формирователь импульсов, включающий узел задержки. ждущий мультивибратор, усилитель, триггер, элемент ИЛИ вЂ” Н Е, два формирователя фронта, причем вход узла задержки является входом запуска формирователя, а выход является первым выходом формирователя и подключена к входу ждущего мультивибраторэ, выход которого соединен с входом
1751738
25
50 усилителя, первого формирователя фронта и синхровходов трйггера, установочный вход которого соединен с единичным выходом триггера и четвертым выходом формирователя, выход усилителя является вторйм 5 выходом формирователя, выход первого формирователя фронта соединен с первым входом элемента ИЛИ вЂ” НЕ, второй вход которого являетСя разрешающим входом формирователя, а выход является третьим выходом формирователя, Недостатками известного устройства являются сложность, невысокая надеж- ность из-за низкой помехозащищенности, обусловленной возможными сбоями s работе устройства, и ограниченные функциональные возможности. Сбои в работе устройства могут возникнуть при разбросе параметров RC-цепей, на базе которых организованы сигналы записи информации, 20 выборки, смены адреса. Устройство также дает сбои в работе, если-увеличивается тактовая частота от телекамеры, например
10 мГц вместо 5.
Цель изобретения — повышение помехозащищенности.
Поставленная цель достигается тем, что устройство, содержащее первый, второй, "третий элементы НЕ, первый, второй, четвертый и пятый элементы И-НЕ, йервый, 30 второй и третий элементы ИЛИ-НЕ, второй и третий элементы ИЛИ, первый, второй, третий и четвертый триггеры, формирователь импульсов, элемент задержки, счетчйк, выход переполнения которого соединен с входом элемента задержки, выход которого является выходом строба перезаписи устройства, причем первый вход пятого элемента И-НЕ является входом сигнала
"Синхронизация активного устройства", Свходы второго триггера являются соответственно входами сигналов "Первый разряд" и
"Вывод", а инверсный выход второго триг- гера соединен с вторым входом пятого элемента И-НЕ, первым входом третьего элемента ИЛИ-HE и первым входом второго элемента ИЛИ-НЕ, второй вход и выход которого соединен соответственно с выходом первого триггера и с первым входом четвертого элеМента И вЂ” HE, выход которого. является выходом тактовой частоты а второй, третий и четвертый входы четвертого элемента И вЂ” НЕ соединены соответственно с выходами первого, второго и третьего элемента НЕ, вход которого является входом для подключения сигнала гашения вини телекамеры и соединен с первыми входами первого элемента ИЛИ-НЕ и первого элемента И-НЕ, выход которого является выходом сигнала "Счет строк", а второй вход
Д первого элемейта И-НЕ соединен с выхо- . дом второго триггера, входом формирователя импульсов, первым входом второго элемента И-НЕ, второй вход которого соединен с входом второго элемента НЕ и яв-: ляется входом для подкл очения сигналов кадровых импульсов шины телекамеры, а выход второго. элемента И-НЕ соединен с
С-входом первого триггера, О-вход которого соединен с "Общим". а S-вход — с R-входом второго триггера и выходом второго элемента ИЛИ, первый вход которого соединен с
S-входом четвертого триггера и является входом сигнала "Переполнение счетчика адреса", а второй вход второго элемента ИЛИ соединен с первым входом третьего элемента ИЛИ и является входом "Сброс", выход четвертого триггера является выходом Сиг- нала "Седьмой разряд", вход первого эле- мента НЕ является входом для подключения сигналов тактовой частоты. шины телекамеры, выход первого элемента ИЛИ-HE сое- динен с вторым входом третьего элемента
ИЛИ-НЕ, выход которого является выходом сигнала "Сброс 1-4 разрядов счетчика адреса", выход формирователя соединен с вторым входом третьего элемента ИЛИ, выход которого соедийен с R-входом четвертого триггера, вторым входом первого элемента
ИЛИ-НЕ и является выходом сигнала
"Сброс 5-12 разрядов счетчика адреса", выход пятого элемента И-HE является выходом сигнала "Разрешение на счетчик адреса", в него введены четвертый и пятый элементы НЕ, третий элемент И-НЕ, второй и третий элементы И, первый элемент ИЛИ, четвертый элемент ИЛИ-НЕ; пятый и шестой триггеры, дешифратор, первый элемент
И, первый, второй. третий входы и выход которого соединены соответственно с выходом первого элемента НЕ, выходом второго элемента НЕ, выходом второго элемента
ИЛИ-НЕ и счетным входом счетчика, выход переполнения и группа информационных выходов счетчика соединены соответственно с S-входом третьего триггера и группой информационных входов дешифратора, управляющие входы которого соединены с.
"Общим". а выходы первого, второго, десятого и шестнадцатого импульсов соединены соответственно с первым входом второго элемента И, первым входом третьего элемента И, входом пятого элемента НЕ и входом четвертого элемента НЕ, выход которого соединен с С-входом шестого триггера, 0-вход которого соединен с инверсным выходом третьего триггера, вторым входом третьего элемента И, О-входом пятого триггера и вторым входом второго элемента И, выход которого соединен с
1751738
S-входом пятого триггера, С-вход которого соединен с выходом пятого элемента НЕ и первым входом третьего элемента И вЂ” НЕ, второй вход и выход которого соединены соответственно с выходом третьего элемента НЕ и с первым входом первого элемента
ИЛИ, второй вход которого соединен C выходом третьего элемента ИЛИ, а выход перcoro элемента ИЛИ соединен с R-входом третьего триггера, входом сброса счетчика, R-входом пятого триггера, выход которого соединен с первым входом четвертого элемента ИЛИ вЂ” HE, второй вход и выход которого являются соответственно входом сигнала "Адрес" и выходом сигнала "Вы, борка", S-вход шестого триггера соединен с выходом третьего элемента И, а йнверсные выходы пятого и шестого триггеров являются соответственно выходом сигнала
"Запись в буферное запоминающее устрой-. ство" и выходом сигнала "Прибавление единицы в счетчик адреса".
Существенными отличиями устройства являются наличие дешифратора, пятого и шестого триггеров, первого элемента ИЛИ, третьего элемента И вЂ” НЕ, первого, второго и третьего элементов И, четвертого и пятого элементов НЕ, четвертого элемента ИЛИ—
НЕ, а также связей этих элементов между собой и с известными блоками и элементами, что позволяет организовать сигналы записи, выборки, смены адресов во временном цикле записи информации в,блок буферной памяти, причем для формирования сигналов записи, выборки, смены адреса используются импульсы тактовой частоты, получаемой с выхода телекамеры, что дает возможность исключить сбои в работа устройства, а также позволяет работать с телекамерами, имеющими различные тактовые частоты, На чертеже приведена структурная схема устройства.
Устройство содержит первый 1, второй
2 и третий 3 элементы НЕ, первый элемент
ИЛИ вЂ” НЕ 4, первый 5 и второй 6 элементй
И вЂ” НЕ, второй элемент ИЛИ вЂ” НЕ 7, первый триггер 8, первый элемент И 9, третий 10 и четвертый 11 элементы И вЂ” НЕ, третий элемент ИЛИ НЕ 12, формирователь 13 импульсов, счетчик 14, первый элемент ИЛИ 15, четвертый элемент НЕ 16, второй триггер
17, элемент 18 задержки, пятый элемент
И-НЕ 19, второй элемент ИЛИ 20, дешифратор 21, второй элемент И 22, пятый элемент HE 23, третий элемент И 24, третий 25 и четвертый 26 триггеры, третий элемент
ИЛИ 27, пятый 28 и шестой 29 триггеры четвертый элемент ИЛИ вЂ” НЕ 30.
Предлагаемое устройство работает в составе известного устройства ввода изображения в ЭВМ, в которое входят известные блоки — регистр сдвига, регистр приема, 5 блок буферной памяти, счетчик адреса, блок канальных и риемопередатчиков, блок связи с ЭВМ. Устройство предназначено для управления указанными блоками в режимах записи иэображения в блок буферной памя10 ти и считывания его йз блока буферной памяти в ЭВМ для обработки.
В устройстве с первого по третий элементы НЕ 1-3, первый элемент ИЛИ вЂ” НЕ 4, первый 5 и второй 6 элементы И-НЕ, второй . 15 элемент ИЛИ вЂ” НЕ 7, первый триггер 8, первый элемен 9 И, третий 10 и.четвертый 11 элементы И-НЕ, третий элемент ИЛИ-HE
12, формирователь 13, счетчик 14 бит, первый элемент ИЛИ 15, четвертый элемент НЕ
20 16, второй триггер 17, элемент 18 задержки, пятйй элемент И вЂ” НЕ 19, второй элемент
ИЛИ 20, четвертый триггер 26 и третий элемент ИЛИ 27 образуют узел управления, предназначенный для управления приемом
25 одного кадра телевизйонного изображения.
Элементы выполнены на микросхемах серии 155, в частности зпементы 15, 20, 27, 22 и 24 выполнены на микросхеме К155ЛИ1, К155ЛЛ1. Получив команду от ЭВМ на ввод
30 изображения (сигнал "Первый разряд" на
"0"-вход второго триггера 17), узел управления по началу следующего кадра выдает разрешение на ввод изображения в блок буферной памяти, открывает четвертый эле35 мент И вЂ”.НЕ 11, а по окончании ввода выставляет сигнал готовности в Э ВМ с выхода триггера 26 bio 7 разряду шины данных
Э ВМ.
Дешифратор 21, счетчик 14 бит, четвер40 тый элемент HE 16, второй элемент И 22, пятый элемент НЕ 23, третий элемент И 24, . третий 25, пятый 28 и шестой 29 триггеры, четвертый элемент ИЛИ вЂ” НЕ 30 и связи между ними образуют формирователь цикла за.45 писи, выборки, смены адреса в циклах записи 16-разрядных слов в блок буферной памяти. При этом в формировании сигналов записи "ЗАП" и выборки "CS" для блока буферной памяти участвуют четвертый эле50 мент ИЛИ-HE 30, третий 25 и пятый 28 триггеры, второй элемент И 22, пятый элемент НЕ 23, дешифратор 21 (выходы 1-го и
10-ro импульсов), счетчик 14 бит, первый элемент И 9, третий элемент И-HE 10, пер55 ный элемент ИЛИ 15; а при формировании сигнала смены адреса "+1Сч A3" для счетчика адреса участвуют третий 25 и шестой 29 триггеры, третий элемент И 24, четвертый элемент НЕ 16, дешифратор 21 {выходы второго и шестнадцатого импульсов), счетчик
1751738
20
14 бит, первый элемент И 9, третий элемент
И вЂ” НЕ 10, первый элемент ИЛИ 16, импульсы с выхода дешифратора 21 синхронизированы импульсами тактовой частоты "Тч", поступающей с выхода телекамеры на счетный вход счетчика 14 бит через первый элемент НЕ 1 и первый элемент И 9, Счетчик бит предназначен дл я подсчета в блоке числа бит информации, поступающей на вход регистра сдвига в виде видеосигнала, для выдачи при переполнении счетчика 4 бит сигнала перезаписи 16-разрядного слова из регистра сдвига в регистр приема, для формирования двоичных кодов на информационных выходах счетчлка 14 15 бит и на входах дешифратора 21 по мере заполнения счетчика 14 бит тактовой частотой.
Регистр сдвига — это регистр последовательно-параллельного действия, предназначенного для преобразования видеосигнала, поступающето на информационный вход регистра сдвига, в параллельный 16-разрядный код при подаче на вход синхронизации регистра сдвига 16 импульeoB Tàêòoâoé частоты.
Регистр приема предназйачен для приема информационного 16-разрядного слова от регистра сдвига в момент переполнения счетчика 14 бит и для хранения этого слова 30 в течение каждого последующего, начиная с второго, цикла заполнения счетчика 14 бит шеСтнадцатью битами, в течение этого времени из 2-го, I-го, 10-го и 16-го битов формируются импульсы записи "ЗАП *, выборки
"CS" и смены адреса "+1Сч АЗ", предназначенного для записи 16- разрядного слова из регистра приема в блок буферной памяти
По окончании цикла записи слова в блок буферной памяти по выбранному адресу ад- 40 рес увеличивается на единицу по импульсу, сформированному с переднего фронта импульса смены адреса "+1Сч A3".
Блок буферной памяти предназначен для заполнения и хранения введенного кадра телевизионного изображения, Блок выполнен на 16-статических запоминающих элементах.
Счетчик адреса предназначен для формирования адреса, по которому происходит 50 запись очередного информационного слова в блок буферной памяти в режиме ввода изображения в блок буферной памяти, и для записи адреса от ЭВМ, по которому производится считывание информации из блока 55 буферной памяти в канал 3ВМ в режиме ввода информации в ЭВМ.
Блок канальных приемопередатчиков предназначен для приема информации из блока буферной памяти в 3ВМ, передачи
8 данных и адреса из ЭВМ в блок управления.
Блок канальных приемопередатчиков состоит из 4 магистральных приемопередатчиков, которые находятся в режиме приема информации от ЭВМ. В режим выдачи информации в ЭВМ приемопередатчики переводятся сигналом "ПРД" от блока связи с
3ВМ.
Блок связи с ЭВМ, предназначен для организации обмена информацией с ЭВМ, в его функции входитдешифрация адреса, выполнение канальных операций "В,вод-вывод".
Устройство работает следующим образом.
Устройство обеспечивает работу в двух режимах — в режиме ввода информации в блок буферной памяти от телекамеры и.обмена с 3ВМ
Режим ввода информации от телекамеры.
В этом режиме видеоинформация, принимаемая от телекамеры регистром сдвига, поступает пословно в регистр приема, из него в блок буферной памяти и запоминается в последнем.
Порядок выполнения операций следующий. Для перевода устройства в режим приема информации от телекамеры, ЭВМ формирует команду сброса устройства, поступающую. на элементы 20 и 27, а затем записывает единицу (по 1-му разряду канала данных ЭВМ) в регистр управления и состояния (включающий первый триггер 8 разрешения приема, второй триггер 17 йуска, четвертый трйггер 26 готовности); для этого в цикле работы "Вывод" 3ВМ подает . импульс "Первый разряд" на D-вход триггера 17, в результате чего триггер 17 пуска переводится в единичное состояние, формирователь 13 формирует положительный импульс по переднему фронту сигнала
"Пуск", который переводит устройство в исходное состояние, организуя сигнал сброса устройства на выходе третьего элемента
ИЛи 27, Сигнал "Пуск" поступает на вход второго элемента И-НЕ, на выходе которого фор-. мируетСя положительный перепад по заднему фронту кадрового импульса "КГИ"; поступающему на второй вход второго элемента И вЂ” НЕ, т. е. по началу телевизионного кадра, устанавливающий первый триггер 8
"Разр. пр," в "0" сигналом с выхода второго элемента И вЂ” НЕ, поступающего на С-вход первого триггера 8.
На выходе второго элемента ИЛИ-НЕ 7 формируется сигнал высокого уровня, разрешающий прохождение тактовой частоты
"Тч" через четвертый элемент И вЂ” НЕ 11 на
1751738
10 вход синхронизации регистра сдвига и через первый элемент И 9 на счетный вход счетчика 14 бит. Счетчик 14 бит по мере заполнения его импульсами тактовой часто ты формирует на информационных выходах 5 коды, поступающие на входы дешифратора
21, формирующего на выходах(первом, втором, десятом и шестнадцатом) импульсы, служащие для формирования на элементах
16,22,23,24,25,28,29 и 30сигналов записи, 10 выборки для блока буферной памяти и сигнала смены адреса для счетчика адреса.
На выходе переполнения счетчика 14 бит по каждому 16-му импульсу тактовой . частоты формируется импульс перейолне- 15 ния, который через элемент 18 задержки, воздействуя на синхровход регистра приема, перезаписывает информационное спо во из регистра сдвига в регистр приема, кроме того, импульс переполнения с выхода 20 счетчика бит переводит третий триггер 25 в состояние "1", сигнал с инверсного выхода триггера 25 разрешает формирование сигналов записи "ЗАП" на выходе пятого 28 триггера и сигнала выборки "CS" на выходе 25 четвертого элемента ИЛИ-НЕ 30 для блока буферной памяти и для счетчика адреса сигнала смены адреса "+1 Сч АЗ", на выходе шестого трйггера, который увеличивает содержимое счетчика адреса на единицу.:- 30
После заполнения информацией блока буферной памяти счетчик адреса вырабатывает сигнал переполнения "ПРП", который устанавливает четвертый триггер 26 готовности в единичное состояние и сбрасывает 35 первый триггер 8 "Разр, пр. и второй триггер
17 "Пуск". На этом процесс ввода изобра- . ,. жения в блок буферной памяти прекращается, Режим обмена с ЭВМ. : . 40
В этом режиме информация, записанная в блок буферной памяти, может быть
- считана ЭВМ при выполнении канальной операции "Ввод". Порядок выполнения операций следующий. ЭВМ в адресной частй 45 передает адрес ячейки памяти блока буферной памяти bio шинам адреса и данных КДА (СО- 15)Н в блок канальных приемопередатчиков и по шинам адреса, данных и-управления в блоксвязи с ЭВМ. Блоксвязис 38М 50 дешифрирует адрес данного блока уйравления.
Через 150 нс после выдачи адреса в канал ЭВМ вырабатывается сигнал "КСИАН", поступающий на один вход второго 55 элемента И вЂ” НЕ 19, на второй вход которого поступает открывающий сигнал в виде высокого потенциала с инверсного выхода второго триггера 17. С выхода второто элемента И вЂ” НЕ 19 передний франт сигнала
"СИАН" записывает в счетчик (регистр) адреса адрес выбранной ячейки блока буферной памяти, адрес запоминается в регистре адреса, Далее ЭВМ снимает информацию с линии КДА (GO — 15)Н, выставляет в блок связи сигнал "КВВЛДН", сигнализируя о готовности ЗВМ принять информацию. Блок связи с ЭВМ, приняв сигналы "КСИАН" и
"КВВДН", формирует сигнал "ПРД", кото- рый переводит блок канальных приемопе-редатчиков в режим чтения информации в
ЭВМ, Сигнал выборки "CS" для блока буферной памяти при чтении из Aего информация в канал ЭВМ при выполнейии ЭВМ цикла "Ввод" формируется в блоке связи с
ЭВМ из дешифрированного в блоке связи с
ЭВМ адреса и сигнала "СИАН", этот сигнал поступает на один вход "Адр." четвертого элемента ИЛИ-НЕ 30, с выхода которого, он поступает на вход "CS" блока буферной памяти и разрешает его работу. В результате информация из нужной ячейки памяти блока буферной памяти поступает в 38M для дальнейшей обработки.
Блок связи с ЭВМ формирует с задержкой относительно сигйала "К Ввод Н" сигнал "К СИП Н", который извещает ЭВМ, что информация выставлена в канал ЭВМ, ЭВМ принимает сигнал "К СИП H", данные из канала и снимает Сигнал "К Ввод". Блок связи с ЭВМ снимает сигнал "К СИП Н", завершая передачу данных к ЭВМ, по заднему фронту сигнала "К СИП Н" снимает сигнал "К СИП А", завершая канальный цикл
"Ввод", Устройство может быть использовано при создании гибких производственных модулей для очувствления роботов и т. д. s случаях, когда применяется обработка двумерных изображений бинарным методом.
Устройство позволяет вести ввод видеоинформации в ЭВМ со скоростью телевизирнной развертки, при этом устройство может работать благодаря введению блока управления, с различной тактовой частотой, принимаемой с интерфейса телекамеры.
Введение дешифратора 21, триггеров 28 и
29, элементов 9, 10, 15, 16. 23, 22, 24 и 27 со связями позволяет увеличить помехозащищенность устройства, исключая сбои в работе за счет формирования фронтов и спадов импульсов записи, выборки, смены адреса от тактовой частоты.
Предлагаемое устройство по сравнению с известным позволяет повысить помехозащищенность и расширить функциональные возможности устройства для ввода изображения в ЭВМ за счет обеспечения возможности работы с различными тактовы1751738 ми частотами и устранения сбоев при запи- выход первого элемента ИЛИ-НЕ соединен си информации в буферную память. с вторым входом третьего элемента ИЛИ—
НЕ, выход которого является пятым выхоФ о р м у л а и з о б р е т е н и я дом устройства, выход формирователя
Устройство для управления вводом изо- 5 импульсов соединен с вторым входом пербражения, содержащее три элемента НЕ, вого элемента ИЛИ, выход которого соедичетыреэлемента И вЂ” НЕ,триэлемента ИЛИ- нен с входом обнуления четвертого
НЕ, два элемента ИЛИ, четыре триггера, триггера, вторым входом первого элемента формирователь импульсов, элемент задер- ИЛИ вЂ” НЕ и.является шестым выходом устжки и счетчик, выход переполнения которо- 10 ройства, выход третьего элемента И вЂ” НЕ явго соединен с входом элемента задержки, ляется седьмым выходом устройства, о т л ивыход которого является первым выходом . ч а ю щ е е с я тем, что., с целью повышения блока управления, первый вход третьего. помехозащищенности устройства, оно созлемента И-НЕ является первым-"входом держит четвертый и пятый элементы НЕ, блока управления, первый вход"третьего 15 пятый элемент И-НЕ, три элемента И, треэлемента И-НЕ является первым входом ус- тий элемент ИЛИ, четвертый элемент ИЛИ— тройства, D и С-входы второго триггера яв- НЕ, пятый и шестой триггеры, дешифратор, лаются соответственно вторым и третьим- . первый-третий входы и выход первогоэлевходами устройства, второй выход второго мента И соединены соответственно с выхотриггера соединен с вторым входом третье- 20 дами первого и второго элементов НЕ, ro элемента И-НЕ, первыми входами:треть- выходом второго элемента ИЛИ-НЕ и счетего и второго элемента ИЛИ-НЕ, второй ным входом счетчика, выход переполнения вход и выход последнего соединены соот- и группа информационных выходов счетчиветственно с выходом первого триггера и с ка соединены соответственно c $-входом первым входом четвертого элемента И вЂ” НЕ, 25 третьего триггера и группой информационвыход которого является вторым выходом ных входов дешифратора, первый — четверустройства, второй — четвертый :входы чет- тый выходы которого соединены вертого элемента И-НЕ соединены соответ- соответственно с первыми входами второго ственно с- выходами йервог0 "-""третьего и третьего элементов И, входами пятого и элементов НЕ, вход третьето элемента ЙЕ 30 четвертого элементов НЕ, выход последнеявляется четвертым входом устройства и го соединен с входом синхронизации шессоединен с первыми входами первого эле- того триггера, 0-вход которого соединен с мента ИЛИ-НЕ и первого элемента И вЂ” НЕ, - выходом третьего триггера, вторым входом выход которого является третьим выходом третьего элемента И,0-входом пятоготригустройства, второй вход первого элемента 35 гера и вторым входом второго элем- И
И вЂ” Н вЂ” Е соединен с первым выходом второго выход которого соединен с $-входом пятого триггера, входом формирователя импуль- триггера, вход синхронизации которого сосов, первым входом второго элемента И вЂ” единен с,выходом пятого элемента HE u
НЕ, второй вход которого соединен с первым входом пятого элемента И вЂ” HE, втовходом второго элемента НЕ и является пя- 40 рой вход и выход которого соединены сооттым входом устройства, выход второго эле- ветственнос выходомтретьегоэлемента НЕ мента И-НЕ соединен с входом ис первым входомтретьегоэлемента ИЛИ, синхронизации первого триггера, 0-вход второй вход которого соединен С: выходом которого соединен с шиной нулевого потек- первого элемента ИЛИ, выход третьего элециала устройства, а S-вход — с входом обну- 45 мента ИЛИ вЂ” с входами обнуления третьего ления второго триггера и вйходом второго триггера, счетчика и пятого триггера, выход элемента ИЛИ, первый вход которого сое- которого соединен с первым, входом четвердинен с S-входом четвертого триггера и яв- того элемейта ИЛИ-НЕ, второй вход и выляется шестым входом устройства, второй ход которого являются соответственно вход второго элемента ИЛИ соединен с пер- 50 девятым входом и восьмым выходом устройвым входом первого элемента ИЛИ и явля- ства, S-вход шестого триггера соединен с ется седьмым входом устройства, выход выходом третьего элемента И, выходы пяточетвертого триггера является четвертым вы- го и шестого триггеров являются соответстходом устройства, вход первого элемента венно девятым и десятым выходами
НЕ является восьмым входом устройства. 55 устройства..
1751738
- Составитель 3,Клочкова
Редактор А.Огар . : Техред ММоргентал: Корректор 3,Салко
Заказ 2691 - .- .. ;. Тираж ::, " .-, .:.:,:. ::, Подписное
ВНИИПИ Государственного комитета по изобретениям и открытияее при ГКНТ СССР
113035, Москва. Ж-ЗБ, Рауаская наб., 4/6
Производственно-издательский коибинат Патент", г, Ужгород, ул.Гагарина, Þ1