Частотно-импульсное дифференцирующее устройство

Иллюстрации

Показать все

Реферат

 

Изобретение относится к области автоматики и вычислительной техники, в частноL сти к устройствам дифференцирования частотно-импульсных сигналов. Цель изобретения - повышение точности дифференцирования частотно-импульсных сигналов. Частотно;импульсное дифференцирующее убтройство содержит блок 1 сложения-вычитания , блок 2 вычитания, первый реверсивный счетчик 3, первый двоичный умножитель 4, первый и второй делители 5, 6 частоты, второй реверсивный счетчик 7 и второй двоичный умножитель 8, соединенные между собой функционально. Ff(T). Ј,в &V «« ел С 3 ел ел

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (sl)s G 06 F 7/62

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

1 (2 1) 4879747/24 (22) 02 11.90 (46) 30.07.92. Бал. ЬЬ 28 (72) Д.H. Голи нс к ий. В.М.Дел и к, А.Н.

Пахомов и А, И. Фесенко (56) Авторское свидетельство СССР

М 622110, кл. G 06 G 7/18, 1977.

Авторское свидетельство СССР

М 875400, кл. G 06 F 7/62; 1980. (54) ЧАСТОТНО-ИМПУЛЬСНОЕ ДИФФЕРЕНЦИРУЮЩЕЕ УСТРОЙСТВО (57) Изобретение относится к области авто-. матики и вычислительной техники, в частно„„!Ж „„1751755 А1 сти к устройствам дифференцирования частотна-импульсных сигналов, Цель изобретения — повышение точности дифференцирования частотно-импульсных сигналов, Частотно-импульсное дифференцирующее устройство содержит блок 1 сложения-вычитания, блок 2 вычитания, первый реверсивный счетчик 3, первый двоичный умножитель 4, первый и второй делители 5, 6 частоты, второй реверсивный счетчик 7 и второй двоичный умножитель 8, соединенные между собой функционально.

1 ил. (.

F и

1751755

Изобретение относится к автоматике и вычислительной технике, в частности к устройствам дифференцирования частотноимпульсных сигналов, Известно частотно-импульсное дифференцирующее устройство, содержащее блок сложения-вычитания, реверсивный счетчик импульсов, двоичный умножитель частоты и делитель частоты.

Недостатками данного устройства я вляIoTc$I пониженная чувствительность при высоких значениях опорной частоты и низкая помехоустойчивость.

Наиболее близким к предлагаемому является частотно-импульсное дифференцирующее устройство, содаржащее блок сложения-вычитания, подключенный первым входом к входу дифференцируемой частоты устройства, а выходом — к первому входу блока вычитания и суммиру ощему входу реверсивного счетчика, соединенного выходами разрядов с первой группой входов двоичного умножителя, а вычитающим входом — с входом импульсов опорной частоты устройства, вторым входом блока Вычитания и входом первого. делителя частоты, выходы разрядов которого подключены к второй группе входов двоичного умножителя, причем выходы блока вычитания явля отся выходами устройства, второй делитель частоты, соединенный входом с вь ходом двоичного умно>кителя, а выходом — с вторым.входом блока сложения-вычитания, Недостатком известного устройства является пониженная точность дифференцирования при воздействии помех, Цель изобретения — I,звышение точности дифференцирования.

Поставле>«ная цель достигается тем, что в частотно-импульсное д «< ференц««ру«огцее устройство, содержащее блок сложения-вычитания, подкл«оченный первым входом к входу дифференцируемой частоты устройства, в выходом — к суммируощему входу реверсивного счетчика, соединенного выходами разрядов с первой группой входов двоичного умножителя, а вычита«ощим входом — с входом импульсов опорной частоты устро1«ства, вторым входом блока вычита" ния и входом первого делителя частоты, выходы разрядов которого подключены к второй группе входов двоичного умножителя, причем выходы блока Вычитания явля«отся выходами устройства, вход второго делителя частоты соединен с выходом двоичного умножителя, а выход — с вторым входом блока сложения-вычитания, дополнитсльно введены второй умножитель частоты и второй реверсивный счетчик, суммирующий вход которого соединен с сумми%I рующим входом первого реверсивного счет " чика и выходом блока сложения-вычитания, а вычитающий вход подключен к выходу второго умножителя частоты и первому входу

5 . блока вычитания, причем выходы разрядов .. второго реверсивного счетчика соединены с первой группой входов второго умножителя частоты, вторая группа входов которого подключена к выходу первого делителя частоты

10 и к второй группе входов первого умножителя частоты.

На чертеже представлена блок-схема частотно-импульсного дифференцирующего устройства., 15 Устройство содержит блок 1 сложениявычитания, подключенный первым входом к шине ввода дифференцируемой частоты

Гх(т), блок 2 вычитания, реверсивный счетчик 3, суммиру«ощий вход которого соеди20 нен с выходом блока 1 сложения-вычитания.

Счетчик 3 соединен выходами разрядов с первой группой входов двоичного умножителя 4, а вычитающим входом — с входом импульсов опорной частоты F<, вторым вхо25 дом блока 2 вычитания и входом первого делителя 5 частоты, В ыходы разрядов делителя 5 подключены к второй группе входов двоичны>< умножителей 4 и 8, выход умножителя 4 через второй делитель 6 частоты сое30 динен с вторым входом блока 1 сложения-вычитания, второй реверсивный счетчик 7 суммирующим входом соединен с суммиру«ощим входом первого счетчика 3, а вычита«огцим входом — с первым входом бло35 ка 2 вычитания и В61хороМ второго QBOM II to го умножителя 8, Выходы разрядог. делителя 5 так>ке подключены к второй группе входов двоичного умножителя 8, Счетчик

7 соединен выходами разрядов с первой

40 группой входов двоичного умножителя 8.

Выходы блока 2 вычитания являются I3bl><одами устройства, Устройство работает следующим обраЗОМ.

45 В исходном состоянии счетчик 3 обнулен, Входная дифференцируемая частота

Fx(z ) поступает на первый вход блока 1, содержащего узлы суммирования и вычитания частот Частота Fg на выходе блока 1

50 определяется соотношением

Г2(р)=- (P)+F (P)-F «(P), где F «(P) — выходная частота делителя 6, Р— оператор преобразования Лапласа;

"(р) о"" р где N(P) — код числа в счетчике 3;

N — коэффициент пересчета в счетчике

1751755

К вЂ” емкоСть делителя 6 частоты, Так как текущее значение кода в счетчике 3 определяется соотношением

М(Р) = — "(Г (Р) — — о), можно записать

Fx(P) = ° — (Fz(P) — — )

Fo 1 Fo

ИК Р или

Fz(P) = — + — — F,(Р), Fo NmK

Счетчик 7 и умножитель 8 образуют следящую систему с передаточной функцией

W(P) + +„„„

2", где Т =

n — число разрядов счетчика 7.

На первый вход блока вычитания 2 поступает частота Fa{P)=Fz(P)W(P) или

"о P Nm K

"< ) -ггт — + —.тг+1г "

После затухания переходных процессов (я рабочем режиме) можно записать c учетом т "-при P- o

Fo Fo

Р Тр+1 Р

Поскольку на выходах блока 2 вычитания формируется разность между частотами

Еэ и Ро, то частота Fz(г } на выходах блока

2 в рабочем режиме определяется выражением вида

Nm К б Гх 7)

Fo Тр+1) dt т.е. дифференцирующее устройство является дифференцирующе-сглаживающим устройством первого порядка, Изменением емкости делителя 6 можно в широких пределах изменять чувствительность устройства.

Таким образом, изображение позволяет повысить точность дифференцирования

Составитель В.Гусев

Техред M.Ìîðãåíòàë

Корректор О.Густи

Редактор А.Orap

Заказ 2692 . Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35. Раушская наб„4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101.

40 при воздействии помех на устройство и входную частоту Fx{ r), Формула изобретения

Частотно-импульсное дифференцирующее устройство, содержащее блок сложения-вычитания, блок вычитания, первый реверсивный счетчик, первый двоичный умножитель и первый и второй делители частоты, причем информационный вход устройства соединен с входом сложения блока сложения-вычитания, выход которого соединен с входом сложения первого реверсивного счетчика, вход вычитания которого соединен с входом импульсов опорной частоты устройства, входом первого делителя частоты и первым входом блока вычитания, первый и второй выходы которого являются выходами устройства, разрядные выходы первого реверсивного счетчика соединены соответственно с входами первой группы первого двоичного умножителя, входы второй группы которого соединены соответственно с разрядными выходами первого делителя частоты, а выход первого двоичного умножителя соединен с входом второго делителя частоты, выход которого соединен с входом вычитания блока сложения-вычитания, о т л и ч а ю щ е е с я тем, что, с целью повышения точности дифференцирования частотно-импульсных сигналов, в устройство введены второй реверсивный счетчик и второй двоичный умножитель, причем разрядные выходы первого делителя частоты соединены соответственно с входами первой группы второго двоичного умножителя, входы второй группы которого соединены соответственно с разрядными выходами второго реверсивного счетчика, вход вычитания которого соединен с выходом второго двоичного умножителя и с вторым входом блока вычитания, а вход сложения второго реверсивного счетчика соединен с выходом блока сложения-вычитания..