Управляемый делитель частоты следования импульсов

Иллюстрации

Показать все

Реферат

 

Изобретение относится к импульсной технике и может использоваться в цифровой измерительной аппаратуре, в устройствах вычислительной техники и устройствах промышленной автоматики и телемеханики. Устройство содержит счетчик импульсов на триггерах основной, дополнительный и резервный триггеры, девять элементов И, элемент НЕ, три элемента ИЛИ, пять элементов 2И-ИЛ И, пять элементов ИЛИ/ИЛИ- НЕ, пять элементов 2И-ИЛИ/2И-ИЛИ-НЕ, четыре элемента И-НЕ, элемент И-И НЕ, элемент 4 - РАВНОЗНАЧНОСТЬ - ИЛИ- НЕ Кроме того, каждый триггер содержит элемент И, восемь элементов Й-НЕ, четы ре элемента НЕ, элемент И/И-НЕ и элемент 7И-ИЛИ с соответствующими конструктивными связями Благодаря вводу в структуру каждого триггера средств функционального контроля, а также средств формирования сигналов Отказ и Частичный отказ достигается повышением надежности функционирования делителя за счет автоматического восстановления работоспособной структуры при отказе одного из триггеров 3 ил., 1 табл (Л

СОВХОЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (1)я Н 03 К 23/00, 23/66

ГОсудАРстВенный кОмитет

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОГ1 И САН И Е ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4793376/21 (22) 19.02,90 (46) 23.08.92. Бюл. N 31 (72) А.Н.Пархоменко, В.В.Голубцов, Е.Г,Ершова и В.С,Харламов (56) Авторское свидетельство СССР

N 1102043, кл. Н 03 К 23/66, 1984.

Авторское свидетельство СССР

К 1688405, кл, Н 03 K 23/00, Н 03 К 23/66, 14,07.89, (54) УПРАВЛЯЕМЫЙ ДЕЛИТЕЛЬ ЧАСТОТЫ

СЛЕДОВАНИЯ ИМПУЛЬСОВ (57) Изобретение относится к импульсной технике и может использоваться в цифровой измерительной аппаратуре, в устройствах вычислительной техники и устройствах промышленной автоматики и телемеханики.

Устройство содержит счетчик импульсов на триггерах основной, дополнительный и реИзобретение относится к импульсной технике и может быть использовано в цифровой измерительной аппаратуре, в устройствах вычислительной техники, промышленной автоматики и телемеханики.

Известен управляемый делитель частоты следования импульсов, содержащий счетчик импульсов на триггерах, счетный вход которого подключен к входной шине, а нулевые выходы соединены с первыми входами соответствующих элементов совпадения, вторые входы которых подключены к шинам управления кодам коэффициента деления, а выходы — к соответствующим входам первого элемента ИЛИ, выход которого соединен с единичным входом основного, .Я3, 1757О97 А1 зервный триггеры, девять элементов И, элемент НЕ, три элемента ИЛИ, пять элементов 2И-ИЛИ, пять элементов ИЛИ/ИЛИНЕ, пять элементов 2И-ИЛИ/2И-ИЛИ-HF, четыре элемента И-НЕ, элемент И-И-НЕ, элемент 4 — РАВНОЗНАЧНОСТЬ вЂ” ИЛИНЕ. Кроме того, каждый триггер содержит элемент Yi, восемь элементов И-НЕ, четыре элемента НЕ, элемент И/И-НЕ и элемент

7М-ИЛИ с соответствчющими конструктивными связями. Благодаря вводу в структуру каждого триггера средств. функционального контроля, а также средств формирования сигналов "Отказ" и "Частичный отказ" достигается повышением надежности функционирования делителя за счет автоматического восстановления работоспособной структуры при отказе одного из триггеров, 3 ил., 1 табл, . триггера., второй элемент ИЛИ, первый вход которого соединен с входной шиной, ос- (.3 тальные входы — с единичными выходами ) соответствующих триггеров счетчика импульсов, а выход — с нулевым входом основного триггера, дополнительный триггер, нулевой вход которого соединен с нулевым .3 входом основного триггера, первый vi 8TopoA элементы 2И-НЕ, первые входы котг ых подключены к входной шине, а вторые— соответственно к единичным .вьаодам основного и дополнительного триггера, Dвход дополнительного триггера соединен с единичным выходом основного триггера, причем выход второго элемента 2И-НЕ является выходом делителя и соединен с нуле1757097 выми входами триггеров счетчика импульсов, а выход первого элемента 2И-НЕ подключен к С-входудополнительного триг-ера, Недостатком делителя является сравнительно низкая ремонтопригодность, обусловленная тем, что выход из строя (отказ) любого из триггеров устройства приводит к отказу устройства в целом.

Наиболее близким по технической сущности к предлагаемому является управляемый делитель частоты следования импульсов, содержащий счетчик импульсов на триггерах, основной, дополнительный и резервный триггеры, четыре элемента

2И-НЕ, элемент ИЛИ, элемент 4 — РАВНОЗНАЧНОСТЬ- ИЛИ-НЕ, три элемента И, два элемента И/И-НЕ, пять элементов И-ИЛИ/ИИЛИ-НЕ, три элемента НЕ, пять элементов

2-2И-ИЛИ, элемент 2И-ИЛИ-HF, четыре элемента 2И-ИЛИ/2И-ИЛИ-НЕ, причем шины управления кодом коэффициента деления подключены к вторым входам соответствующих групп РАВНОЗНАЧНОСТЬ элемента

4 — РАВНОЗНАЧНОСТЬ вЂ” ИЛИ-НЕ, счетный вход устройства соединен с первым входом первого элемента И, с первым входом элемента ИЛИ, с первым входом второго элемента 2И-НЕ, с вторым входом первой структуры

И первого элемента 2И-ИЛИ и с первым входом второго элемента И/И-,НЕ, шины управления работой триггеров устройства подключены к входам соответствующих элементов НЕ, ксоответствующим входам первого элемента И/И-НЕ и к соответствующим входам второй структуры И элементов И-ИЛИ/И-ИЛИ-НЕ, выходы элементов

НЕ подключены также к соответствующим входам вторых структур И элементов ИИЛИ/И-ИЛИ-НЕ, инверсный выходэлемента И/И-HE соединен с вторым входом первого элемента И и с вторым входом первой структуры И первого элемента 2ИИЛИ/2И-ИЛИ-НЕ, выход первого элемента

И соединен со счетным входом первого триггера счетчика импульсов, прямой выход которого соединен с первым входом первой структуры И первого элемента 2И-ИЛИ/2ИИЛИ-НЕ, прямой выход первого элемента

И/И-НЕ соединен с первым входом второй структуры И первого элемента 2И-ИЛИ/2ИИЛИ-НЕ, с первым входом первой структуры И первого элемента 2N-ИЛИ и с входом первой структуры И первого элемента ИИЛИ/И-ИЛИ-НЕ, инверсный выход которого соединен с вторым входам первой структуры И второго элемента 2И-ИЛИ/2ИИЛИ-НЕ и с вторым входом второй структуры И первого элемента 2И-ИЛИ, выход которого соединен со счетным входом второго триггера счетчика импульсов, выход которого соединен с вторым входом второй структуры И первого и с первым входом

5 первой структуры И второго элемента 2ИИЛИ/2И-ИЛИ-НЕ, прямой вь.ход первого элемента И-ИЛИ/И-ИЛИ-НЕ соединен с первым входом второй структуры И второго элемента 2И-ИЛИ/2И-ИЛИ-НЕ, с первым

10 входом первой структуры И второго элемента 2N-ИЛИ и с входом первой структуры И второго элемента И-ИЛИ/И-ИЛИ-НЕ, инверсный выхоц которого соединен с вторым входом первой структуры И третьего эле15 мента 2И-ИЛИ/2И-ИЛИ-НЕ и с вторым входом второй структуры И второго элемента

2И-ИЛИ, выход которого соединен со счетным входам третьего триггера счетчика импульсов, прямой выход которого соединен

20 с вторым входом второй структуры И второго и с первым входом первой структуры И третьего элемента 2И-ИЛИ/2И-ИЛИ-НЕ, прямой выход второго элемента И-ИЛИ/ИИЛИ-НЕ соединен с первым входом второй

25 структуры И третьего элемента 2ИИЛИ/2И-ИЛИ-НЕ, с первым входом первой структуры И третьего элемента 2И-ИЛИ и с входом первой структуры И третьего элемента И-ИЛИ/И-ИЛИ-НЕ, выход третьего

30 элемента 2И-ИЛИ соединен со счетным входом четвертого триггера счетчика импульсов, выход ко",îðîãî соецинен с вторым входом второй структуры И третьего и с первым входом первой структуры И четвертого

35 элементов 2И-ИЛИ/2И-ИЛИ-НЕ, инверсный выход третье о элемента И-ИЛИ/ИИЛИ-HE соецинен с вторым входом первой структуры И четвертого элемента 2ИИЛИ/2И-ИЛИ-НЕ и с втооым входом второй

40 структуры И третьего элемента 2И-ИЛИ, прямой выход третьего элемента И-ИЛИ/ИИЛИ-HE соединен с первым входом первой структуры И четвертого элемента 2ИИЛИ/2И-ИЛИ-НЕ, с вторым входом второго

45 элемента И, с первым входом первой структуры И элемента 2И-ИЛИ-НЕ и с входом первой структуры И четвертого элемента ИИЛИ/И-ИЛИ-НЕ, инверсный выход которого соединен с вторым входом первой

50 структуры И четвертого элемента 2И-ИЛИ, с первым входом третьего элемента 2И-НЕ и с первым входом второй структуры И элемента 2И-ИЛИ-НЕ, прямой выхоц четверто го элемента И-ИЛИ/И-ИЛИ-HE соединен с

55 первым входом второй структуоы И четвертого элемента 2И-ИЛИ, с первым входом четвертого элемента 2И-НЕ и с входом первой структуры И пятого элемента И-ИЛИ/ИИЛИ-НЕ, инверсный выход которого соединен с вторым входом первой структу1757097 б Т ры И пятого элемента 2И-ИЛИ, с вт )рым, входам первого элемента 2И-ЙЕ и с первым. входом третьего элемента И, прямой выход-: пятого элемента И-ИЛИ/И-ИЛИ-НЁ соеди-:;. нен с первым входом второй структурь -.g,5 пятого элемента 2И-И/ Й, выход третьещ элемента 2И-ИЛИ соединен с инверсйым „

S-входом основного триггера, счетный вход которого соединен с выходом второго эле-.. мента И, выход элемента 2И-ИЛИ-HE сое- 10 динен с инверсным R-входом основного триггера, прямой выход которого соедйнен. с вторым входом" второй структуры И четвер-, того элемента 2И-ИЛИ/2И-ИЛИ-НЕ и с пер-, вым входом первой структуры И четвертого .15 элемента 2И-ИЛИ, прямой и инверсный выходы второго элемента И/И-НЕ соединены, „:. соответстветйно с первым входом первого „ элемента 2И-HE и со счетным входом резер-,. вного триггера, аыход четвертого элемента 20

2И-НЕ соеДинен с инверсным S-входом дополнительйОго триггера, счетный вход котов рого соединен с выходом первого элемента, ., ООО1

2И-НЕ, выход третьего элемента И соеди-, нен с D-входом досполйительйого триггера, 25 прямой выхбд котонрого соддйнен с втОАрым входом второй "Структуры И четвертого эле-, . мента 2И-ИЛИ и с пе р в ым вхо дом первои, структурй И пятого" элемента 2И- ИЛИ, прямой выход руезервного триггера соеди- 30 нен с вторым входом второй структуры И пятого элемейта 2И-ИЛИ; прямой выход первого элемента 2И-ИЛИ/2И-ИЛИ-ЙЕ соединен с вторым"входом элемента ИЛИ, йн-. версный выход . первого" эл емента 35

2И-ИЛИ/2И-ИЛИ-НЕ соединен с первым, входом первой структуры РАВНОЗНАЧНОСТЬ элемента 4 РАВНОЗНАЧНОСТЬ-,"

ИЛИ-НЕ, с первым входом второй структуры И первого элемента 2И-ИЛИ и с,40 вторым входом первой структуры И"второ-,, го элемента 2И-ИЛИ, прямой выход второ-".,. го .элемента 2И-ИЛИ/2И-ИЛИ HE . соединен с четвертым входом элемента „

ИЛИ, инверсный выход второго элемента" 45

2И-ИЛИ/2И-ИЛИ-НЕ соединен с псеурвым-, входом второй структуры РАВН03НАЧ;,, „,.

НОСТЬ элемента 4-РАВНОЗНАЧНОСТЬ;,„,..

ИЛИ-НЕ, с первым входом второй структуры И второго элемента 2И-ИЛИ. и с $0 вторым входом первой структуры И третьего элемента 2И-ИЛИ, прямой выход третье-" „, . го элемента 2И-ИЛИ/2И-ИЛИ-НЕ соедйоней,,: с третьим входом элемента ИЛИ, инверс -, ный выход третьего элемента 2И-ИЛИ/2т,И,,-",Ъ5, ИЛИ-HE соединен-с первым входом третьей,,, структуры РАВНОЗНАЧНОСТЬ элемента 4, РАВНОЗНАЧНОСТЬ-ИЛИ-НЕ, с первым "" входом второй структуры И третьего эле;, „. мента 2И-ИЛИ и с первым входом второго

"t элемента И, прямой выход. четвертого элемента 2И-ИЛИ/2И-ИЛИ-НЕ соединен с пятым входом элемента ИЛИ, инверсный выход четвертого элемента 2И-ИЛИ/2ИИЛИ-НЕ соединен с первым входом чЕтвертой структуры РАВНОЗНАЧНОСТЬ элемента 2-PAB НО 3 НАЧ НОСТЬ-ИЛ И-Н Е. выход которого соединен с вторым входом третьего элемента 2И-HE и с вторым входом четвертого элемента 2И-НЕ, выход четвертого элемента 2И-ИЛИ соединен с вторым входом вторЬго элемента И/И-НЕ, с вторь м входом третьего элемента- И и с Р-входом резервного триггера, выход элемента ИЛИ соединен с вторым входом второй структуры И элемента 2И-ИЛИ-НЕ и с R-входом" дополнительного и резервного триггеров, выход пятого элемента 2И-ИЛИ соединен с вторым входом второго"элемента 2И-ИЛИ, выход которого является выходом делителя и соединен с нулевыми:входами трйггеров счетчика и с вторым вхоДЬм йервЬй структу- ры И элемента 2И-ИЛИ-НЕ;

Устройство позволяет при отказе одного из триггеров счетчика импульсов, или основного и дополнительного триггеров, автоматически восстаяоувить работоспо-. собность устройства путем подачи соответствующего кода на шину управления работоспособной структурой устройства. .Недостатком известного устройства является необходимость проведения специальных диагностических процедур для выявления отказавшеготриггера и средств для реконфигурации работоспособной структуры устройства, то < . тц j дрхi о ".!

Цель изобретения — потвышение эксплуатационной отказоустойчивости yclройства путем включения в структуру. триггера каждого разряда счетчика, основного, дополнительного и резервного триггеров, средств встроенного контроля за правильностью срабатывания и автоматизации процесса реконфигурации работоспособной структуры. устройства, Поставленная цель достигается тем,, что управляемый делитель частоты ледования импульсов, содержащий счетчик импульсов, на триггерах, основной, дополнительный и резервный триггеры, чагыре элемента И, пять элементов 2И-ИЛИ, пять элементов 2И-ИЛИ/2И-ИЛИ-НЕ, четырЕ ЭЛЕМЕНта И-НЕ, йвЕрВЫнтй ЗЛЕМЕНт ИЛИ И элемент 4-РАВЙОЗНАЧМОСТЬ-ИЛИ-HE. причем шины управления кодом коэффициента деления подключены к первым входам соответствуаотих структур РАВНОЗНАЧ1757097

НОСТЬ элемента 4-РАВНОЗНАЧНОСТЬИЛИ-НЕ, счетный вход устройства соединен с вторым входом первой структуры И первого элемента 2И-ИЛИ, с пе ым входом первого элемента И, с первым входом первого элемента ИЛИ и с первым входом четвертого элемента И-НЕ, выход первого элемента И соединен са счетнь.м входом первого триггера счетчика импульсов, выходы первого-третьего элементов 2И-ИЛИ соединены соответственно со счетным входом второго-четвертого триггеров счетчика импульсов, прямой выход первого триггера счетчика импульсов соединен с первым входом первой структуры И первого элемента

2 И-ИЛ И/2И-ИЛ И-Н Е, прямой выход которого соединен с вторым входом первого элемента ИЛИ, инверсный выход первого элемента 2И-ИЛИ/2И-ИЛИ-НЕ соединен с вторым входом первой структуры РАВНОЗНАЧНОСТЬ элемента 4-РАВНОЗНАЧНОСТЬ-ИЛИ-НЕ и с первым входом второй структуры И первого и с вторым входом первой структуры И второго элемента

2И-NJlN, п1. мой выход второго триггера счетчика импульсов соединен с вторым входом второй структуры И пеовага элемента 2И-ИЛИ/2И-WIN-HE и с первым входом первой структуры И второго элемента

2И-ИЛИ/2И-ИЛИ-НЕ, прямой выход которого соединен с третьим входом первого элемента ИЛИ, инверсный выход второго элемента 2И-NJlN/2È-ИЛИ-НЕ соединен с вторым входом второй структуры РАВНО3 НАЧ НОСТЬ элемента 4-PAB H03 НАЧНОСТЬ-ИЛИ-НЕ, с первым входом второй структуры И второго и с вторым входом первой структуры И третьего элементов 2ИИЛИ, прямой выход третьего триггера счетчика импульсов соединен с вторым входом второй структуры И второго элемента

2И-ИЛИ/2И-ИЛИ-НЕ и с первым входом первой структуры И третьего элемента 2ИИЛИ/2И-ИЛИ-НЕ, прямой выход которого соединен с четвертью входом первого элемента ИЛИ, инверсный выход третьего элемента 2И-ИЛИ/2И-ИЛИ-НЕ соединен с вторый входом третьей структуры РАВНОЗНАЧНОСТЬ элемента 4-РАВНОЗНАЧНОСТЬ-NfllN-НЕ, с первым входом второй структуры И третьего элемента 2И-ИЛИ и с первым входом второго элемента И, прямой выход четвертого триггера счетчика импульсов соединен с вторым входам второй структуры И третьего элемента

2И-ИЛИ/2И-ИЛИ-НЕ и с первым входам первой структуры И четвертого элемента

2И-ИЛИ/2И-ИЛИ-НЕ, прямой выход которого соединен с пятым входом первого элемента ИДИ, инверс ь и выход четвертого элемента 2И-ИЛИ!2И-ИЛИ-HF соединен с вторым входом четвертой структуры РАВНОЗНАЧНОСТЬ элемента 4-РАВЧОЗНАЧНОСТЬ-ИЛИ-НЕ, выход которого соединен с первым входом первого элемента И-НЕ и с вторым входом второго элемента И-НЕ, прямой выход основного триггера соединен с вторым входом второй структуры И четвертого элемента 2И-ИЛ И/2И-ИЛИ-Н Е и с первым входом первой структуры И четвертого элемента 2И-ИЛИ, выход которого соединен с вторым входом третьего элемента И, выход которого соединен с

0-входом дополнительного триггера, и рямой выход дополнительного триггера соединен с вторым входом второй структуры

И четвертого и с первым входом первой структуры И пятого элемента 2И-ИЛИ, прямой выход резервного триггера соединен с вторым входом второй структуры И пятого элемента 2И-ИЛИ, выход которого соединен с вторым входом четвертого элемента И-НЕ, выход которого является выходом делителя, и соединен с R-входами первого-четвертого триггеров счетчика импульсов, с первым входом первой структуры И пятого элемента 2И-ИЛИ/2ИИЛИ-НЕ, инверсный выход которого соединен с R-входом основного триггера, выход первого элемента ИЛИ соединен с вторым входом второй структуры И пятого элемента 2И-ИЛИ/2И-ИЛИ-НЕ и с В-входами дополнительного и резервного триггеров, выходы первого и второго элементов

И-НЕ соединены соответственно с S-входами основного и даполнительнога триггеров, выход второго элемента И соединен со счетныM входом основного триггера, выход третьего элемента И-НЕ соединен со счетным входом дополнительного триггера, выход третьего элемента И соединен с

О-входом дополнительного триггера, дополнительно содержит элемент И/И-НЕ. два элемента ИЛИ, пять элементов ИЛИ/КЛИНЕ, элемент НЕ, пять элементов И, а каждый триггер в своей структуре содержит элемент И, восемь элементов И-НЕ, четыре элемента НЕ, элемент. И/И-HE и элемент

7И-ИЛИ, причем инверсный S-вход каждого триггера соединен с первым входом элемента И, с входом третьего элемента

НЕ, с первыми входами третьего и восьмогс элементов И-НЕ, с третьим входом первой, с пятым входом второй, с четвертым входом третьей и с четвертым входом четвертой структур И элемента 7И-ИЛИ, 0вход каждого триггера соединен с первым входом первого элемента И-НЕ, с входом второго элемента НЕ и с вторым входом третьей структуры И элемен, а 7И-ИЛИ, 1757097

10 входом седьмого элемента И-НЕ и с первым входом второй структуры И элемента 7ИИЛИ, выход которого является выходом "Отказ" каждого триггера и соединен с вторым входом своей седьмой структуры И, тактовый вход делителя частоты следования импульсов дополнительно cáединен с первым входом элемента И/И-НЕ делителя, в ыхад "Отказ" первого триггера счетчика

0 импульсов соединен с входом элемента НЕ, с первым входом первой структуры И первого элемента 2И-ИЛИ, с г1ервым входам втароА cTp) ктуры И первого элемента

2И-ИЛИ/2И-ИЛИ-НЕ, с первым входом четвертого элемента И и с первым входом первого элемента ИЛИ/ИЛИ-НЕ, выход элемента НЕ делителя соединен с вторым входом первой структуры И первого элемента 2И-ИЛИ/2И-ИЛИ-НЕ и с вторым входом первого элемента И, выход "Отказ" второго триггера счетчика импульСов соединен с вторым входом четвертого элемента И и с вторым входом первого элемента ИЛИ/ИЛИ-HF, выход четвертого элемента И соединен с первым входом третьего элемента ИЛИ, инверсный выход первого элемента

ИЛИ/ИЛИ-НЕ соединен с вторым входом первой структуры И второго элемента 2ИИЛИ/2И-ИЛИ-НЕ и с вторым входам второй структуры И первого элемента 2И-ИЛИ, прямой выход первого элемента

ИЛИ/ИЛИ-НЕ соединен с первым входом второй структуры И второго элемента 2ИИЛИ/2И-ИЛИ-НЕ, с первым входом первой структуры И второго элемента 2И-ИЛИ, с первым входом пятого элемента И и с первым входом второго элемента ИЛИ/ИЛИНЕ, выход "Отказ" третьего триггера счетчика импульсов соединен с вторыми входами шестого элемента И и второго элемента ИЛИ/ИЛИ-НЕ, выход шестого элемента И соединен с вторым входом третьего элемента ИЛИ, инверсный выход второго элемента ИЛИ/ИЛИ-НЕ соединен с вторым входом первой структуры И третьего элемента 2И-ИЛИ/2И-ИЛИ-КЕ и с вторым входам второй структуры И второго элемента

2И-ИЛИ, прямой выход второго элемента

ИЛИ/ИЛИ-НЕ соединен с первым входом второй структуры И третьего элемента 2ИИЛИ/2И-ИЛИ-НЕ, с первым входом пе вой структуры И третьего элемента 2И-ИЛ . -и с первыми входами седьмого элемента И v: третьего элемента ИЛИ/ИЛИ-НЕ, выход "Отказ" четвертого триггера счетчика импульсов соединен с вторыми входами третьего элемента ИЛИ/ИЛИ-НЕ и седьмого элемента И, выход которого соединен с третьим входом третьего элемента ИЛИ, инверсный выход третьего элемента ИЛИ/ИЛИ-НЕ соединен с

V-вход каждого триггера соединен с вторым входом элемента И., третий вход которого соединен со счетным входом каждого триггера, инверсный R-вход каждого триггера соединен с четвертым входам элемента 5

И, с входом четвертого элемента НЕ, с третьими входами четвертого и восьмого элементов И-НЕ, с четвертым входом первой, с шестым входом второй, с пятым входом третьей и с пятым входом четвер- 1 той структур И элемента 7И-ИЛИ, вход RF установки в исходное состояние средств

Функционального контроля каждого триггера соединен с первым входом седьмой структуры И элемента 7И-ИЛИ, выход 15 элемента И каждого триггера соединен с вторым входом первого и второго элементов И-НЕ и с входом первого элемента НЕ, выход которого соединен с входами элемента И/И-НЕ, с вторыми 20 входами пятого и шестога элементов ИНЕ, с пятым входом первой и с третьим входом второй структуры И элемента 7ИИЛИ, выход первого элемента И-НЕ соединен с первым входом второго и с вторым 25 входом третьего элементов И-НЕ, выход второго элемента И-НЕ соединен с вторым входом четвертого элемента И-НЕ, выход которого соединен с третьим входом третьего, с первым входом шестого элементов 30

И-НЕ, с вторым входам первой, с первым входом третьей и с первым входом пятой структур И элемента 7И-ИЛИ, выход третьего элемента И-НЕ соединен с первыми входами четвертого и пятого элементов И-НЕ, с 35 вторым входом второй, с первым входом четвертой и с первым входом шестой структур И элемента 7И-ИЛИ, выходы пятого и шестого элементов И-НЕ соединены соответственно с вторыми входами седьмого и 40 восьмого элементов И-НЕ, прямой выход элемента И/И-НЕ каждого триггера соединен с шестым входом первой и с четвертым вхбдам второй структуры И элемента 7ИИЛИ, инверсный выход элемента И/И-НЕ 45 соединен с третьими входами третьей и четвертой структур И элемента 7И-ИЛИ, -выход второго элемента НЕ соединен с вторым входом четвертой структуры И элемента 7И-ИЛИ, выходы третьего и четвер- 50 того элементов Н Е каждого триггера соединены соответственно с вторыми входами пятой и шестой структур И элемента

7И-ИЛИ, выход седьмого элемента И-НЕ является прямым выходам каждого тригге- 55 ра и соединен с первым входом восьмого элемента И-НЕ и с первым входом первой структуры И элемента 7И-ИЛИ, выход восьмого элемента И-НЕ является инверсным выходом каждого триггера и соединен с третьим

1757097

12

10

30 вторым входом первой структуры И четвертого элемента 2И-ИЛИ/2И-WIN-НЕ и с втооым входом второй структуры И ретьего элемента 2И-ИЛИ, прямой выход третьего элемента ИЛИ/ИЛИ-НЕ соединен с первым входом второй структуры И четвертого элемента 2И-ИЛИ/2И-ИЛИ-НЕ, с первыми входами восьмого элемента И и четвертого элемента ИЛИ/ИЛИ-НЕ, с вторым входом второго элемента И и с вторым входом первой структуры И пятого элемента 2И-ИЛИ/2ИИЛИ-НЕ, выход "Отказ" основного триггера соединен с вторыми входами четвертого элемента ИЛИ/ИЛИ-НЕ и восьмого элемента И, выход которого соединен с четвертым входом третьего элемента ИЛИ. инверсный выход четвертого элемента ИЛ И/ИЛ И-Н Е соединен с вторым входом первой структуры И четвертого элемента 2И-ИЛИ и с вторым входом первого элемента И-Н Е и с первым входом второй структуры И пятого элемента 2И-ИЛИ/2И-ИЛИ-НЕ, прямой выход четвертого элемента ИЛИ/ИЛИ-НЕ соединен с первым входом второй структуры

И пятого элемента 2И-ИЛИ, с первым вхо дом второго элемента И-НЕ и с первыми входами девятого элемента И и пятого элемента ИЛИ/ИЛИ-НЕ, выход "Отказ" дополнительного триггера соединен с вторыми входами пятого элемента ИЛИ/ИЛИ-НЕ и девятого элемента И, выход которого соединен с пятым входам третьего элемента

ИЛИ, инверсный выход пятого элемента

ИЛИ/ИЛИ-НЕ соединен с вторым входом первой структуры И шестого элемента 2ИИЛИ, с вторым входом третьего элемента ИНЕ и c первым входом третьего элемента И, прямой выход пятого элемента ИЛИ/ИЛИНЕ соединен с первым входом второй структуры И шестого элемента 2И-ИЛИ и с первыми входами десятого элемента К и второго элемента ИЛИ, выход "Отказ" резервного триггера соединен с вторыми входами второго элемента ИЛИ и десятого элемента И, выход которого соединен с шестым входом третьего элемента ИЛИ, выход второго элемента ИЛИ является выходом

"Частичный отказ" делителя, прямой выход элемента И/И-ME делителя соединен с первым входом третьего элемента И-НЕ, инверсный выход элемента И/И-HE соединен со счетным входом резервного триггера, выход четвертого элемента 2И-ИЛИ соединен с вторым входом элемента И/И-НЕ и с 0-входом резервного триггера, выход четвертого элемента И-HE является информационным выходом делителя, выход третьего элемента

ИЛИ является выходом "Отказ" делителя.

На фиг, 1 приведена структурная схема

opepnyrseporo делителя частоты следования импульсов; на фиг, 2 — функциональная схема каждого триггера; на фиг. 3— временные диаграмма работы каждого триггера, управляемый делитель частоты следования импульсов содержит счетчик 1 импульсов с триггерами 1,1-1.4, основной 2, дополнительный 3 и резервный 4 триггеры, элементы И 5,1-5.9., элемент НЕ 6.1, элементы ИЛИ 7,1-7.3, элементы 2И-ИЛИ 8.2-8,6, элементы ИЛИ/ИЛИ-НЕ 9.2-9.6, элементы

2И-ИЛИ/2И-ИЛИ-HE 10,1-10.5, элементы

И-НЕ 11.1-11,4, элемент И/И-НЕ 12, элемент 4-РАВНОЗНАЧНОСТЬ-ИЛИ-НЕ 13, Тактовый вход 14 соединен с первым входом элемента И/И-НЕ 12, с вторым входом первой структуры И элемента 2И-ИЛИ

8,2, с первым входом элемента И 5.1, с первым входом элемента ИЛИ 7,1 и с первым входом элемента И-НЕ 11.4.

Вход 15 управления кодом деления частоты следования импульсов соединен соответственно с соответствующими первыми входами структур РАВНОЗНАЧНОСТЬ злемента 4-РАВНОЗНАЧНОСТЬ-ИЛИ-НЕ 13.

Выход элемента И 5.1 соединен со счетным входом триггера 1,1, прямой выход которого соединен с первым входом первой структуры И элемента 2И-ИЛИ/2N-ИЛИ-НЕ

10, I. прямой выход которого соединен с вторым входом элемента ИЛИ 7.1. Выход "Отказ" триггера 1,1 соединен с входом элемента НЕ 6.1, с первым входом второй структуры И элемента 2И-ИЛ И/2И-ИЛИ-Н Е

10.1, с первым входом первой структуры И элемента 2И-ИЛИ 8,1, с первым входом элемента И 5.2 и с первым входом элемента

ИЛИ/ИЛИ-HE 9.2, Выход элемента НЕ 6.1 соединен с вторым входом первой структуры И элемента 2И-ИЛИ/2И-ИЛИ-НЕ 10,1 и с вторым входом элемента И 5.1. Инверсный выход элемента 2И-ИЛИ/2И-ИЛИ-НЕ

10.1 соединен с вторым входом первой структуры РАВНОЗНАЧНОСТЬ элемента 4РАВНОЗНАЧНОСТЬ-ИЛИ-НЕ 13, с первым входом второй структуры И элемента 2ИИЛИ 8.2 и с вторым входом первой структуры И элемента 2И-ИЛИ 8.3.

Выход элемента 2И-ИЛИ 8.2 соединен со счетным входом триггера 1,2, прямой выход которого соединен с вторым входом второй структуры И элемента 2И-ИЛИ/2И-ИЛИ-НЕ

10.1 и с первым входом первой структуры И элемента 2И-ИЛИ/2И-ИЛИ-НЕ 10.2. "-ыход

"Отказ" триггера 1,2 соедлнен с вторым входом элемента И 5,2 и с вторым входом злемента ИЛИ/ИЛИ-HE 9.2, Выход элемента И

5.2 соединен с первым входом элемента

ИЛИ 7.3. Инверсный выход элемента

1757097

ИЛИ/ИЛИ-НЕ 9.2 соединен с вторым входом первой структуры И элемента 2ИИЛИ/2И-ИЛИ-НЕ 10.2 и с вторым входом второй структуры И элемента 2И-ИЛИ 8.2.

Прямой выход элемента ИЛИ/ИЛИ-НЕ 9,2 5 соединен с первым входом первой структуры И элемента 2И-ИЛИ 8,3, с первым входом элемента И 5,3, с первым входом элемента ИЛИ/ИЛИ-НЕ 9.3 и с первым входом второй структуры И элемента 2И- 10

ИЛИ/2И-ИЛИ-НЕ 10.2, прямой выход которого соединен с третьим входом элемента ИЛИ 7,1. Инверсный выход элемента 2И-ИЛИ/2И-ИЛИ-НЕ 10,2 соединен с вторым входом второй структуры РАВНО- 15

ЗНАЧНОСТЬ элемента 4-РАВНОЗНАЧНОСТЬ-ИЛИ-НЕ 13, с первым входом второй структуры И элемента 2И-ИЛИ 8,3 и с вторым входом первой структуры И элемента 2И-ИЛИ 8.4, 20

Выход элемента 2И-ИЛИ 8.3 соединен со счетным входом триггера 8,3, прямой выход которого соединен с вторым входом второй структуры И элемента 2И-ИЛИ/2ИИЛИ-НЕ 10,2 и с первым входом первой 25 структуры И элемента 2И-ИЛИ/2И-ИЛИ-НЕ

10.3. Выход "Отказ" триггера 1.3 соединен с вторым входом элемента И 5.3 и с вторым входом элемента ИЛИ/ИЛИ-НЕ 9,3, инверсный выход которого соединен с вторым 30 входом второй структуры И элемента 2ИИЛИ 8.3 и с вторым входом первой структуры И элемента 2И-ИЛИ/2И-ИЛИ-НЕ 10,3.

Выход элемента И 5.3 соединен с вторым входом элемента ИЛИ 7,3. Прямой выход 35 элемента ИЛИ/ИЛИ-НЕ 9.3 соединен с первым входом первой структуры И элемента

2И-ИЛИ 8,4, с первым входом элемента И

5,4, с первым входом элемента ИЛИ/ИЛИНЕ 9.4 и с первым входом второй структуры 40

И элемента 2И-ИЛИ/2И-ИЛИ-НЕ 10,3, пряМ0А выход которого соединен с четвертый входом элемента ИЛИ 7.1, Инверсный выход элемента 2И-ИЛИ/2И-ИЛИ-НЕ 10,3 соединен с вторым входом третьей струк- 45 туры РАВНОЗНАЧНОСТЬ элемента 4-РАВНОЗНАЧНОСТЬ-ИЛИ-НЕ 13, с первым входом второй структуры И элемента 2ИИЛИ 8.4 и с первым входом элемента

И 5.8. 50

Выход элемента 2И-ИЛИ 8.4 соединен со счетным входом триггера 1.4, прямой вы.ход которого соединен с вторым входом второй структуры И элемента 2И-ИЛИ/2ИИЛИ-НЕ 10,3 и с первым входом первой струк- 55 туры И элемента 2И-ИЛИ/2И-ИЛИ-НЕ 10.4.

Выход "Отказ" триггера 1.4 соединен с вторым входом элемента ИЛИ/ИЛИ-НЕ 9.4 и вторым входом элемента И 5,4, выход кото- рого соединен с третьим входом элемента

ИЛИ 7.3. Инверсный выход элемента

ИЛИ/ИЛИ-НЕ 9.4 соединен с вторым входом второй группы входов элемента 2И-ИЛИ 8.4 и с вторым входом первой структуры И элемента 2И-ИЛИ/2И-ИЛИ-НЕ 10.4. Прямой выход элемента ИЛИ/ИЛИ-HE 9.4 соединен с вторым входом элемента И 5,8, с вторым входом первой структуры И элемента

2И-ИЛИ/2И-ИЛИ-HE 10.5, с первым входом элемента И 5.5, с первым входом элемента

ИЛИ/ИЛИ-НЕ 9.5 и с первым входом второй структуры И элемента 2И-ИЛИ/2И-ИЛИ-Н Е

10.4, пр мой выход которого соединен с пятым входом элемента ИЛИ 7.1. Инверсный выход элемента ИЛИ/ИЛИ-НЕ 10.4 соединен с вторым входом четвертой структуры РАВНОЗНАЧНОСТЬ элемента 4РАВНОЗНАЧНОСТЬ-ИЛИ-НЕ 13.

Выход элемента И-НЕ 11.1 соединен с инверсным S-входом триггера 2, счетный вход которого соединен с выходом элемента

И 5.8; Выход элемента 2И-ИЛИ/2И-ИЛИ-HE

10.5 соединен с инверсным R-входом триггера 2, прямой выход которого соединен с вторым входом второй структуры И элемента 2И-ИЛИ/2И-ИЛИ-НЕ 10.4 и с первым входом первой структуры И элемента 2И-ИЛИ

8,5. Выход "Отказ" триггера 2 соединен с вторым входом элемента ИЛИ/ИЛИ-НЕ 9.5 и с вторым входом элемента И 5.5, выход которого соединен с четвертым входом элемента ИЛИ 7,3, Инверсный выход элемента

ИЛИ/ИЛИ-НЕ 9,5 соединен с вторым входом элемента И-НЕ 11.1, с первым входом второй структуры И элемента 2И-ИЛИ/2ИИЛИ-НЕ 10.5 и с вторым входом первой структуры И элемента 2И-ИЛИ 8,5. Прямой выход элемента ИЛИ/ИЛИ-Н.Е 9.5 соединен с первым входом элемента И-НЕ 11.2, с первым входом элемента И 5,6, с первым входом элемента ИЛИ/ИЛИ-НE 9,6 и с первым входом второй структуры И элемента 2ИИЛИ 8.=, выход которого соедйнен с вторым входом элемента И/И-НЕ 12 и с вторым входом элемента И 5.9.

Прямой выход элемента И/И-НЕ 12 соединен с первым входом элемента И-НЕ

11.3, выход которого соединен со счетным входом триггера 3. Выход элемента И-НЕ

11,2 соединен с инверсным S-входом тэиггера 3, 0-вход которого соединен с вых ..ом элемента И 5.9, Прямой выход триггера 3 соединен с вторым входом второй структуры И элемента 2И-ИЛИ 8.5 и с первым входом первой группы входов элемента 2И-ИЛИ

8.6. Выход "Отказ" триггера 3 соединен с вторым входом элемента ИЛИ/ИЛИ-НЕ 9.6 и с вторым входом элемента И 5.6, выход кдторого соединен с пятым входом элемента

1757097

16 вторым входом элемента И 5,7, выход которого соединен с шестым входом элемента

ИЛИ 7,3. Выход элемента ИЛИ 7.1 соединен 20

ИЛИ 7.3. Инверсный выход элемента

ИЛИ/ИЛИ-НЕ 9.6 соединен с вторым вхоом элемента И-НЕ 11.3, с первы" входом элемента И 5,9 и с вторым входом первой структуры И элемента 2И-ИЛИ 8,6. Прямой выходзлемента ИЛИ/ИЛИ-НЕ9.6соединен с первым входом элемента И 5,7, с первым входом элемента ИЛИ 7,2 и с первым входом второй структуры И элемента 2И-ИЛИ

8,6, выход которого соединен с вторым входом элемента И-НЕ 11.4.

Инверсный выход элемента И/И-НЕ 12 соединен со счетным ходом триггера 4, прямой выход которого соединен с вторым входом второй структуры И элемента 2ИИЛИ 8.6, Выход "Отказ" триггера 4 соединен с вторым входом элемента ИЛИ 7,2 и с с вторым входом второй структуры И элемента 2И-ИЛИ/2И-ИЛИ-НЕ 10.5 и с инверсными R<-входами триггеров 3 и 4.

Выход элемента И-НЕ 11.4 является информационным выходом 16 делителя и соединен с первым входом первой структуры И элемента 2И-ИЛИ/2И-ИЛИ-НЕ 10.5 и с инверсными Ro-входами триггеров 1,1-1.4. Выход элемента ИЛИ 7,2 является выходом 17

"Частичный отказ" делителя, Выход элемента 4-РАВНОЗНАЧНОСТЬ-ИЛИ-НЕ t3 соединен с первым входом элемента И-НЕ 11.1 и с вторым входом элемента И-НЕ 11.2. Выход элемента ИЛИ 7,3 является выходом 18

"Отказ" делителя, Вход 19 установки в исходное состояние средств функционального контроля делителя соединен с Rp-входами триггеров 1. 1И.4, 2-4.

Каждый триггер (фиг,2) содержит элемент И 20, элементы И-НЕ 21-28, элементы

НЕ 29, 31-33, элемент И/И-НЕ 30 и элемент

7И-ИЛИ 34.

Инверсный S-вход 35 каждого триггера соединен с первым входом элемента И 20, с входом элемента НЕ 32, с первыми входами элементов И-НЕ 23 и 27, с третьим входом первой, с пятым входом второй, с четвертым входом третьей и с пятым входом четвертой структур И элемента 7И-ИЛИ 34.

0-вход 36 каждого триггера соединен с первым входом элемента И-НЕ 21, с входом элемента НЕ 31 и с вторым входом третьей структуры И элемента 7И-ИЛИ 34.

V-вход 37 и счетный вход 38 каждого триггера соединены соответственны с вторым и третьим входами элемента И 2О.

R©-вход 39 каждого триггера соединен с четвертым входом элемента И 20, с входом элемента HE 33, с третьими входами элементов И-HE 24 и 28, с четвертым входом

15 первой, с шестым входом второй, с пятым входом третьей и с пятым входом четвертой структуры И элемента 7И-ИЛИ 34.

Rp-вход 40 каждого триггера соединен с первым входом седьмой структуры И элемента 7И-ИЛИ 34.

Выход элемента И 20 соединен с вторым входом элемента И-НЕ 21, с вторым входом элемента И-НЕ 22 и с входом элемента НЕ 29, выход которого соединен с входами элемента И/И-НЕ 30, с вторыми входами элементов И-НЕ 25 и 26, с пятым входом первой и с третьим входом второй структур И элемента 7И-ИЛИ 34.

Выход элемента И-HE 21 соединен с вторым входом элемента И-НЕ 23 и с первым входом элемента И-НЕ 22, выход которого соединен с вторым входом элемента

И-НЕ 24, Выход элемента И-НЕ 23 соединен с первым входом элемента И-НЕ 25, с вторым входом второй, с первым входом четвертой, с первым входом шестой структур И элемента 7И-ИЛИ 34 и с первым входом элемента

И-НЕ 24, выход которого соединен с третьим входом элемента И-НЕ 23, с первым входом элемента И-НЕ 26, с вторым входом первой, с первым входом третьей и с первым входом пятой структур И элемента 7ИИЛИ 34, Выходы элементов И-НЕ 25 и 26 соединены соответственно с вторыми входами элементов И-НЕ 27 и 28.

Прямой выход элемента И/И-НЕ 30 соединен с шестым входом первой и с четвертым входом второй структур И элемента

7И-ИЛИ 34. Инверсный выход элемента

И/И-НЕ 30 соединен с третьим входом третьей и с третьим входом четвертой структур И элемента 7И-ИЛИ 34.

Выход элемента HE 31 соединен с вторым входом четвертой структуры И элемента 7И-ИЛИ 34. Выходы элементов НЕ 32 и

33 соединены соответственно с вторыми входами пятой и шестой структур И элемента 7И-ИЛИ 34.

Выход элемента И-НЕ 27 является прямым выходом 40 каждого триггера и соединен с первым входом элемента И-НЕ 28 и с первым входом первой структуры И элемента 7И-ИЛИ 34. Выход элемента И-НЕ 28 является инверсным выходом 41 каждого триггера и соединен с третьим входом элемента И-НЕ 27 и с первым входом второй структуры И элемента 7И-ИЛИ 34, выход которого является выходом 42 "Отказ" ка>кдого триггера и соединен с вторым входом своей седьмой структуры И.

1757097

Рассмотрим функциональное назначе- ров 2 и 3 соответственно либо, в случае ние логических элементов структуры управ- отказа одного из триггеров 1.1-1,4, с выхоляемого делителя частоты следования дов триггеров 3 и 4 соответственно. импульсов. Элементы ИЛИ/ИЛИ-Н Е 9,2-9.6 форСчетчик 1 считает входные импульсы, 5 мируют на своих выходах(прямом и инверпоступающие на вход 14 до тех пор, пока сном) управляющие сигналы настроечной в нем не установится код, совпадающий с функции работоспособнбй структуры дедвоичным кодом коэффици