Преобразователь кода
Иллюстрации
Показать всеРеферат
Изобретение относится к технике преобразования кодов и может найти применение для статического декодирования Целью изобретения является повышение достоверности преобразований кода. С этой целью в преобразователь кода введены сумматоры 12 и 13 по модулю два, которые совместно с триггерами 2-9 и элементом НЕ 1 включены между информационным входом , тактовым входом 11 и выходом 14. 2 ил
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (l9) (1I) (5f)5 Н 03 M 7/00
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4881116/24 (22) 11,11.90 (46) 23,08.92. Бюл, №. 31 (71) Центральный научно-исследовательский институт связи (72) Б.Щ. Кордонский, В,А.Ïðîõîðîâ и А.M.Ðàõìàí (56) Авторское свидетельство СССР
¹ 1481896, кл. Н 03 М 7/00, 1987.
Авторское свидетельство СССР
¹ 1316092, кл, Н 03 M 7/06, 1986. (54) ПРЕОБРАЗОВАТЕЛЬ КОДА (57) Изобретение относится к технике преобразования кодов и может найти применение для статического декодирования, Целью изобретения является повышение достоверности преобразования кода. С этой целью в преобразователь кода введены сумматоры 12 и 13 по модулю два. которые совместно с триггерами 2-9 и элементом НЕ
1 включены между информационным входом, тактовым входом 11 и выходом 14. 2 ил, 1757103
10
30
Изобретение относится к технике преобразования кодов, в частности к преобразователям кодов, и мож.=т найти применение для статистического декодирования.
Известен преобразователь кода, содержащий триггеры, регистры, элементы ИЛИ и элементы И, включенные между входной шиной информации, входной шиной тактовых импульсов и выходной шиной.
Недостаток известного преобразователя кода — значительная сложность его конструкции.
Наиболее близким по технической сущности к предлагаемому преобразователю кода является преобразователь кода, содержащий первый триггер, подсоединенный информационным входом к входной шине информации, второй триггер, соединенный прямым выходом с информационным входом третьего триггера, подключенного прямым выходом к информационному входу четвертого триггера, прямой выход voторого соединен с информационным входом пятого триггера, элемент НЕ, подсоединенный входом к входной шине тактовых импульсов, шестой, седьмой и восьмой триггеры, входную шину включения и выходную шину.
Недостаток преобразователя кода— значительная погрешность преобразования кода.
Известный преобразователь кода не позволяет также обеспечить достаточно высокое быстродействие. Известнь,й пре- образователь кода не обеспечивает, кроме того, достаточно высокую помехоустойчивость и требует также значительного потребления энергии, Цель изобретения — повышение достоверности преобразователя.
На фиг, 1 изображена блок-схема оцного из вариантов предлагаемого преобразователя кода; на фиг, 2 — временные диаграммы, характеризующие его работу.
Преобразователь кода содержит элемент НЕ 1, первый-восьмой триггер 2-9, информационный вхсд 10, тактовый вход 11, сумматоры (второй и первый) 12 и 13 по модулю два, выход 14, установочный вход 15.
На фиг. 2 изображены тактовые импульсы, поступающие по входу 11; информационный сигнал на информационном входе 10 (фиг,2б), сигнал на прямом выходе первого триггера (фиг,2в), сигнал на прямом выходе второго триггера (фиг,2г), сигнал на прямом выходе триггера (фиг.2д), сигнал на прямом выходе четвертого триггера (фиг.2е), сигнал на инверсном выходе пятого триггера (фиг,2ж), сигнал на инверсном выходе шестого триггера (фиг,2и), сигнал на прямом выходе седьмого триггера (фиг.2к), сигнал на прямом выходе восьмого триггера (фиг.2л), сигнал на выходе первого сумматора по модулю два (фиг.2м), сигнал на выходе второго сумматора по модулю два (фиг,2н), сигнал включения на установочном входе 15 (фиг.2 и), Работа предлагаемого преобразователя кода происходит следующим образом, По входу 10 поступают импульсы, представляющис собой код информационного сигнала (фиг.2б). Эти импульсы подаются на информационнь1й вход первого триггера 2, на инверсный и прямой входы синхронизации которого подаются импульсы ТВКТо вой частоты соответственно с входа 11 и с выхода элемента НЕ 1 {фиг.2а), По положительному фронту тактовых импульсов информация переписывается на прямой выход первого триггера 2 (фиг,2в), Последнее обеспечивает исключение возможности ошибки при приеме информации преобразователем кода, С прямого выхода первого триггера 2 информация поступает на информационный вход второго триггера 3, На выход второго триггера 3 информация переписывается по отрицательным фронтам тактовых импульсов (фиг,2г). По отрицательным фронтам тактовых импульсов информация последовательно и родвигается по третьему. четвертому, пятому, шестому, седьмого и восьмому триггерам 4-9 (фиг.2д, е, ж, и, к, л), С выхода седьмого и восьмого триггеров 8 и 9 информация суммируется на сумматоре 13 по модулю два (фиг,2м), Результирующий сигнал вторично суммируется с информационным сигналом, поступающим по входу 10, на сумматоре
12 по модулю два (фиг.2н). С инверсного выхода сумматора 12 по модулю два на выход 14 поступает в результате этого дескремблиоованный сигнал, т.е. сигнал, преобразованный операцией, обратной скремблированию (статическому преобразованию).
Таким образом, на вход 10 поступает скремблированный сигнал (подверженный статическому преобразованию), а с выхода
14 — дескремблированный сигнал.
В предлагаемом преобразователе кода подсоединение пятого триггера к информационному входу шестого триггера 7 инверсным выходом обеспечивае исключение ошибки при большом количестве следующих один за другим логических "0" в нескремблированном сигнале. Это обеспечивается за счет устранения влияния плава1757103 ющей "1", введенной в информационный сигнал при скремблировании.
При поступлении по входу 15 уровня логического "0" происходит выключение устройства, что обеспечивается переводом триггеров в нулевое состояние на все время наличия этого уровня логического "0".
Формула изобретения а) t I 1 и Г 1 Г! Г 1Г!П Г 1 Г1 ГЦ ) lï) 1ГЦ lj
4иг.2
Составитель Н. Бочарова
Техред М,Моргентал Корректор Н. Слободяник
Редактор B. Данко
Заказ 3099 Тираж Подписное
ВНИИПИ Государственного комитета rio изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., 4/5
Производственно-издательский комбинат "Патент", r, Ужгород, ул,Гагарина, 101
Преобразователь кода, содержащий первый триггер, информационный вход которого является информационным входом преобразователя, второй триггер, прямой выход которого соединен с информационным входом третьего триггера, прямой выход которого соединен с информационным входом четвертого триггера, выход которого соединен с информационным входом пятого триггера, шестой, седьмой и восьмой триггеры, элемент НЕ, вход которого является тактовым входом преобразователя, о тл и ч а ю шийся тем, что, с целью повышения достоверности преобразователя, в него введены сумматоры по модулю два, инверсный выход первого сумматора по модул о два соединен с первым входом второго сумматора по модулю два, инверсный выход которого является выходом преобразовате5 ля, второй выход подключен к информационному входу преобразователя, выход элемента HE соединен с прямым синхровходом первого триггера и инверсными синхровходами второго-восьмого триггеров, 10 прямой выход первого триггера соединен с информационным входом второго триггера, инверсный выход шестого триггера соединен с информационным входом седьмого триггера, выход которого соединен с пер15 вым входом первого сумматора по модулю два и информационным входом восьмого триггера, прямой выход которого соединен с вторим входом первого сумматора по модулю два, инверсный синхровход первого
20 триггера и прямые синхровходы второго-восьмого триггеров подключены к тактовому входу преобразователя, входы установки нуля всех rðèããeðîâ объединены и являются установочным входОм пре25 образователя.