Устройство селекции импульсов по длительности
Иллюстрации
Показать всеРеферат
Изобретение относится к импульсной технике и может быть использовано в автоматизированных системах связи, управления и контроля, в частности в системах управления воздушным движением и контрольно-измерительной аппаратуре. Устройство селекции импульсов по длительности содержит триггер 1. формирователи 2 и 7 импульсов, регистры 3 и 14 памяти, элементы И 4, 11 и 17. элементы ИЛИ 5 и 18, мультиплексор 6, элемент НЕ 8, постоянный запоминающий блок 9. блок 10 сравнения кодов, генератор 12 импульсов, счетчики 13 и 15 импульсов, дешифратор 16, преобразователь 19 Код-временной интервал, входную шину 20, выходную шину 21. Обеспечение возможности селектирования из импульсной последовательности импульсов заданной длительности при одновременном обеспечении возможности сохранения их длительности на выходной шине позволяет расширить функциональные возможности устройства. 1 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ . ПРИ ГКНТ СССР
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ > а (21) 4790268/21 (22) 08,02.90 (46) 30.08,92. Бюл. М32 (72) В.И.Хлабыстин, Г.Е.Малинский, В.АЛОденко и А,П.Мишин (56) Авторское свидетельство СССР гв 1064451, кл. Н 03 К 5/26, 1981, Авторское свидетельство СССР
М 1688399, кл. Н 03 К 5/26, 1989. (54) УСТРОЙСТВО СЕЛЕКЦИИ ИМПУЛЬСОВ ПО ДЛИТЕЛЬНОСТИ (57) Изобретение относится к импульсной технике и может быть использовано в автоматизированных системах связи, управления и контроля. в час ности в системах управления воздушным движением и контрол ьно-из мерит ел ь ной an пара туре. Устрой Ы 1758863 А1
).ч Ф
4 ство селекции импульсов по длительности содержит триггер 1, формирователи 2 и 7 импульсов, регистры 3 и 14 памяти, элементы И 4, 11 и 17, элементы ИЛИ 5 и 18, мультиплексор 6, элемент НЕ 8, постоянный запоминающий блок 9, блок 10 сравнения кодов, генератор 12 импульсов. счетчики 13 и 15 импульсов, дешифратор 16, преобразователь 19 "Код-временной интервал". входную шину 20, выходную шину 21, Обеспечение возможности селектирования иэ импульсной последовательности импульсов заданной длительности при одновременном обеспечении возможности сохранения их длительности на выходной шине позволяет расширить функциональные возможности устройства. 1 ил.
1758863
20
30
45 цию других импульсов
Изобретение относится к.импульсной технике и может быть использовано в автоматизированных системах связи. управления и контроля, в частности в системах управления воздушным движением и контрольно-измеритегьной аппаратуре.
Известен селектор импульсов по длительности, содержащий генератор импульса, первый и второй счетчики импульсов, блок сравнения кодов (БСК) и формирователь импульсов, вход которого соединен с входной шиной устройства и первым входом первого элемента совпадения, выход которого соединен со счетным входом первого счетчика импульсов, вход сброса которого через элемент задержки соединен с выходом формирователя импульсов и первым входом второго элемента совпадения, второй вход которого соединен с выходом
БСК. первые информационные входы которого соединены с информационными выходами первого счетчика импульсов, а вторые информационные входы — с информационными выходами второго счетчика импульсов, счетный вход которого соединен с выходом третьего элемента совпадения, первый вход которого соединен с шиной порога селекции, а второй — с вторым входом первого элемента совпадения и выходом генератора импульсов, Недостаток данного устройства заключается в то, что оно не обеспечивает селекцию импульса максимальной длительности из серии импульсов с переменной длительностью, Известно также устройство селекции импульсов по длительности, содержащее генератор импульсов, БСК, три счетчика импульсов, формирователи импульсов, дешифратор, мультиплексор и преобразователь кода во временной интервал, при этом счетный вход первого счетчика импульсов подключен к выходу генератора импульсов, вход которого соединен с входной шиной, счетным входом третьего счетчика и входом формирователя, выход которого подключен к управляющим входам первого, второго и третьего счетчиков, информационный выходы первого и второго счетчиков подключены к информационным входам мультиплексора, информационные выходы которого соединены с информационными входами второго счетчика и преобразователя кода во временной интервал, управляющий вход которого подключен к выходу дешифратора и ,входу сброса третьего счетчика импульсов, информационные выходы которого подключены к входу дешифратора. Данное устройство не обеспечивает автоматической селекции импульсов, если анализируется несколько пачек импульсов, так как для рбнуления счетчиков требуется выключение и последующее включение источника питания, Кроме того. достоверность анализа может быть нарушена из-за отсутствия сигнала обнуления второго счетчика перед анализом каждого входного импульса.
Наиболее близким по технической сущности и назначению является селектор импульсов по длительности, содержащий входную шину, которая соединена с входом первого формирователя импульсов и с управляющим входом генератора импульсов, выход которого соединен со счетным sxoдом первого счетчика импульсов, выходы которого поразрядно соединены с входами первой группы входов блока сравнения кодов, входы второй группы входов которого поразрядно соединены с выходами регистра памяти, а также триггер, второй формирователь импульсов, элемент ИЛИ преобразователь кода во временной интер- . вал, выход которого соединен с первой выходной шиной. Это устройство также содержит последовательно соединенные второй счетчик импульсов и дешифратор, блок определения потери импульсов, вторую выходную шину и мультиплексор, управляющий вход которого соединен с выходом блока сравнения кодов, входы первой группы информационных входов — поразрядно с выходами первого счетчика импульсов. входы второй группы информационных входов — поразрядно с выходами регистра памяти, а выходы — поразрядно с информационными входами регистра памяти и также поразрядно с информационными входами преобразователя кода во временной интервал, управляющий вход которого соединен с выходом дешифратора и входом сброса триггера, выход которого соединен с входом второго формирователя импульсов, выход которого соединен с входами сброса регистра памяти и второго счетчика импульсов, счетный вход которого соединен с выходом элемента ИЛИ, первый вход которого соединен с входной шиной и входом установки триггера, а второй вход — с первым входом блока определения потери импуль50 са, вход которого соединен с входной шиной, а второй выход — с второй выходной шиной, причем вход сброса первого счетчик импульсов соединен с выходом первого формирователя импульсов, Данное устройство, выделяя импульсы только максимальной длительности, ограничивает область его применения, так как не обеспечивает селекЦель изобретения — расширение функциональных возможностей за счет обеспе1758863
I чения возможности селектирования из импульсной последовательности импульсов заданной длительности при одновременном обеспечении возможности сохранения их длительности на выходной шине.
Положительный эффект определяется существенным расширением области применения устройства селекции импульсон по длительности при одновременном улучшении таких характеристик систем, где применяетсл это устройство, как: скрытность, имитостойкость и помехозащищенность.
Причем наибольший эффект достигаетсл применением устройства селекции импульсон по длительности в системах связи и управления, где используются широтно-импульсные сигналы и сигналы с импульсновременным кодированием, Сущность изобретения заключается в том, что н известное устроиство, содержащее триггер, вход. установки которого соединен .с входной шиной и управляющим входом генератора импульсов, а выход — с входом первого формирователя импульсов, выход которого соединен с входом сброса первого регистра памяти, выходы которого поразрядно соединены с входами первой группы входов блока сранненил кодов и также поразрядно с входами первой группы информационных входов мультиплексора, выходы которого поразрядно соединены с информационными входами первого реги-. стра памлти и также поразрлдно с информационными входами преобразователя
"Код-временной интервал", выход которого соединен с выходной шиной, причем, входная шина соединена с входом второго формирователя импульсов и счетным входом второго счетчика импульсов, выход генератора импульсов соединен со счетным входом первого счетчика импульсов, выход первого формирователя импульсов соединен с входом сброса второго счетчика импульсов, выходы которого поразрядно соединены с входами дешифратора, а также первый элемент ИЛИ, согласно изобретению, дополнительно введены элемент НЕ, второй регистр памяти, с первого по третий элементы И, постоянный запоминающий блок и второй элемент ИЛИ, выход которого соединен,с управляющим входом преобразователя "Код-временной интервал", первый вход — с выходом второго элемента И и первым входом первого элемента ИЛИ, а второй вход — с входом сброса триггера и выходом третьего элемента И, первый в ход которого соединен с нь ходом дешифратора, а второй вход — с выходом элемента НЕ, первым входом первого элемента И, входом записи первого регистра памяти и первым
50 входом сброса первого счетчика импульсов, второй нход сброса которого соединен с выходом первого формирователя импульсов, а выходы — поразрядно с информационными входами второго регистра памяти, вход записи которого соединен с входной шиной, а вь1ходы — поразрядно с входами второй группы входов блока сравнения кодов и также поразрядно с входами второй группы входов мультиплексора, управляющий вход которого соединен с выходом первого элемента ИЛИ, второй вход которого соединен с выходом первого элемента И, второй вход которого соединен с первым выходом блока сравнения кодов, входы первой группы входов которого поразрядно соединены с выходами постоянного запоминающего блока, а второй выход — с первым входом второго. элемента И, второй вход которого соединен с входом разрешения постоянного запоминающего блока, с выходом второго формирователя импульсов и входом элемента НЕ.
На чертеже представлена функциональная схема устройства селекции импульсов, и о дл и тел ь ности.
Устройство селекции импульсов по длительности содержит триггер 1, формирователь 2 коротких импульсов, два регистра 3, 14 памяти, три элемента И 4; 11, 17, два элемента ИЛИ 5, 18, мультиплексор.б, формирователь 7 импульсов, элемент НЕ 8, постоянный запоминающий блок 9, блок 10 сравнения кодов, генератор 12 импульсов, два счетчика 13, 15 импульсов, дешифратор
16, преобразователь 19 "Код-временной ин- тервал", входную шину 20, выходную шину
21. При этом вод установки триггера 1 соединен входной шиной 20 и управляющим входом генератора 12 импульсов, а выход— с входом первого формирователя 2 коротких импульсов, выход которого соединен с входом сброса первого регистра 3 памяти, выходы которого поразрядно соединены с входами первой группы входов блока 10 сравнения кодов и также поразрядно с входами первой группы информационных входон мультиплексора 6, выходы которого поразрядно соединены с информационными входами первого регистра 3 памяти и также поразрядно с информационными входами преобразователя 19 "Код-временной интервал", выход которого соединен с выходной шиной 21, причем входная шина соединена с входом второго формирователя 7 импульсов и счетным входом второго счетчика 15 импульсов, выход генератора 12 импульсов соединен со счетным входом первого счетчика 13 импульсов. выход первого формирователя 2 коротких импульсов соединен с входом сброса второго счетчика
1758863
15 импульсов, выходы которого поразрядно соединены с входами дешифратора 16, выход второго элемента ИЛИ 18 соединен с управляющим входом преобразователя 19
"Код-временной интервал", первый вход элемента ИЛИ 18 связан с выходом второго элемента И 11 и первым входом первого элемента ИЛИ 5, а второй вход — с входом сброса триггера 1 и выходом третьего элемента И 17, первый вход которого соединен с выходом дешифратора 16, а второй вход— с выходом элемента НЕ 8, первым входом первого элемента И 4, входом записи первого регистра 3 памяти и первым входом сброса первого счетчика 13 импульсов, второй вход сброса которого соецинен с выходом первого формирователя 2 импульсов, а выходы — поразрядно с информационными входами второго регистра 14 памяти, вход записи ко;орого соединен с входной шиной
20, а выходы — поразрядно с входами торой группы входов блока 10 сравнения кодов и, также поразрядно с входами второй группы входов мультиплексоров 6, управляющий вход которого соединен с выходом первого элемента ИЛИ 5, второй вход которого соединен с выходом первого элемента И 4. второй вход которого соединен с первым выходом бока 10 сравнения кодов, входы первой группы входов которого поразрядно соединены с выходами постоянного запоминающего блока 9, а второй выход — с первым входом второго элемента И 11, второй вход которого соединен с входом разрешения постоянного запоминающего блока 9, с выходом второго формирователя 7 импульсов и входом элемента НЕ 8.
Устройство селекции импульсов по длительности работает следующим образом, При поступлении на входную шину 20 первого импульса контролируемой последовательности по его переднему фронту срабатывает триггер 1 и формирователь 2 коротких импульсов, С выхода формирователя 2 импульс, длительностью меньше периода следования импульсов генератора 12, воздействуя на входы сброса регистра 3 ïàмяти первого и второго счетчиков 15, 13, приводит их в исходное (нулевое) состояние. Длительность каждого из входных импульсов преобразовывается в код с помощью генератора 12 импульсов и счетчика 13. Код текущей длительности входных импульсов переписывается из разрядов счетчика 13 в регистр 14 памяти, который открыт для записи кода на время действия входных импульсов. В интервале между входными импульсами осуществляется сравнение кодов текущей длительности с кодами заданной длительности, хранящи55 через мультиплексор 6 — на информационные входы преобразователя 19 "Код-временной интервал". При этом на выходе устройства будет сформирован импульс максимальной длительности.
Таким образом, устройство селекции импульсов по длительности обеспечивает мися в ПЗУ 9, и с кодом, хранящимся в регистре 3 памяти. Время сравнения текущего кода с кодами заданной длительности определяется стробом, который вырабаты5 вается формирователем 7, Формирователь
7 срабатывает с поступлением каждого входного импульса и формирует строб, длительность которого несколько превышает длительность самого максимального из ана10 лизируемых сигналов-. Строб формирователя 7 подключает выходы ПЗУ 9 к шине передачи данных, связанной с первой группой входов блока 10 сравнения кодов(БСК).
Если текущий код регистра 14 совпадает с
15 заданным, то БСК10формирует сигнал, раз.решающий прохождение. строба формирователя 7 через элементы ИЛИ 5, 8 на управляющие входы мультиплексора 6 и. преобразователя 19 "Код-временной интер20 вал". При этом код импульса заданной длительности с выходов регистра 14 памяти через мультиплексор 6 поступит на информационные входы преобразователя 19, что приведет к появлению на выходе устройства
25 импульса заданной длительности. По окончании строба на выходе формирователя 7 блок ПЗУ 9 отключается от информационной шины, а появившийся при этом на выходе элемента НЕ 8 сигнал единичного уровня
30 подключает выходы регистра 3 памяти к этой шине для передачи кодовой информации на первую группу входов БСК 10. При этом на информационные входы 6CK10 поступают коды с выходов регистров 3, 14 па35 мяти. В случае, если код текущей длительности с выходов регистра 14 памяти окажется больше кода с выхода регистра 3 памяти, то выход мультиплексора 6 будет подключен к выходу регистра 14 памяти и
40 произойдет перезапись информации в регистре 3 памяти, В противном случае, выход мультиплексора 6 будет подключаться к выходу регистра 3 памяти и состояние регистра 3 памяти будет подтверждаться. Таким
45 образом, в регистре 3 памяти будет храниться всегда код наибольшей длительности из числа потупивших на вход импульсов. По приходе последнего импульса пачки на выходе дешифратора 16 появится сигнал, ко50 торый по окончании строба формирователя
7 сбросит в исходное состояние триггер 1 и разрешит прохождение кода максимальной длительности с выхода регистра 3 памяти
1758863
Составитель В.Хлабыстин
Редактор Т.Лошкарева Техред M.Mîðãåèràë Корректор M.Êåðåöìàí
Заказ 3012 Тираж Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035. Москва, Ж-35, Раушская наб„4/5
Производственно-издательский комбинат "Патент", r. Ужгород. ул,Гагарина, 101 автоматическое выделение импульсов максимальной и другой заданной длительности из произвольного количества пачек входных . импульсов при сохранении длительности отселектированных импульсов на выходе 5 устройства.
Формула изобретения
Устройство селекции импульсов по длительности, содержащее триггер, вход уста- 10 новки которого соединен с входной шиной и управляющим входом генератора импульсов, а выход — с входом первого формирователя импульсов, выход которого соединен с входом сброса первого регистра памяти, вы- 15 ходы которого поразрядно соединены с входами первой группы входов блока сравнения кодов и также поразрядно с входами первой группы информационных входов мультиплексора, выходы которого 20 поразрядно соединены с информационными входами первого регистра памяти и также поразрядно с информационными входами преобразователя "Код-временной . интервал", выход которого соединен с вы- 25 ходной шиной, причем входная шина соединена с входом второго формирователя импульсов и счетным входом второго счетчика импульсов, выход генератора импульсов.соединен со счетным входом первого 30 счетчика импульсов, выход первого формирователя импульсов соединен с входом сброса второго счетчика импульсов, выходы которого поразрядно соединены с входами дешифратора, а также первый элемент 35
ИЛИ, о т л и ч а ю щ е е с я тем, что, с целью расширения функциональных возможноcreA за счет обеспечения возможности селектирования из импульсной последова40 тельности импульсов заданной длительности при одновременном обеспечении возможности сохранения их длительности на выходной шине, в него введены элемент НЕ, второй регистр памяти, с первого по третий элементы И, постоянный запоминающий блок и второй элемент ИЛИ, выход которого соединен с управляющим входом преобразователя "Код-временной интервала", первый вход — с выходом второго элемента И и первым входом первого элемента ИЛИ, а второй вход — с входом сброса триггера и выходом третьего элемента И, первый вход которого соединен с выходом дешифратора, а второй вход — с выходом элемента НЕ, первым входом первого элемента И, входом записи первого регистра памяти и первым входом сброса первого счетчика импульсов, второй вход сброса которого соединен с выходом первого формирователя импульсов, а выходы — поразрядно с информационными входами второго регистра памяти, вход записи которого соединен с входной шиной, а выходы — поразрядно с входами второй группы входов блока сравнения кодов и также поразрядно с входами второй группы входов мультиплексора., управляющий вход которого соединен с выходом первого элемента ИЛИ, второй вход которого соединен с выходом первого элемента И, второй вход которого соединен с первым выходом блока сравнения кодов, входы первой группы входов которого поразрядно соединены с выходами постоянного запоминающего блока. а второй выход — с первым входом второго элемента И, второй вход которого соединен с входом разрешения постоянного запоминающего блока. с выходом второго формирователя импульсов и входом элемента НЕ.