Формирователь биполярных импульсов
Иллюстрации
Показать всеРеферат
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (51)5 Н 03 К 5/01
ГОСУДАР СТВ Е ННЫ Й КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР
ОПИСАНИЕ ИЗОБРЕТЕН Я юан ц j,* - т, "лир
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ ""= ":-"ТРИ.
I! м (61) 809527 (21) 4665606/21 (22) 22.03.89 (46) 07.10.92. Бюл. N. 37 (71) Воронежский государственный университет им. Ленинского комсомола (72) В,П.Дудкин и В.Ю.Кустов (56) Авторское свидетельство СССР
М 809527, кл. Н 03 К 5/01, 28.04.79. (54) ФОРМИРОВАТЕЛЬ БИПОЛЯРНЫХ
ИМПУЛЬСОВ (57) Изобретение может быть использовано для формирования импульсов в радиотехнике и электронике, цифровых приборах, системах контроля, при разработке узлов и элементов ЭВМ, в интегральной схемотехнике. Повышаются эффективность работы и,... Ы„, 1767695А2 быстродействие. Устройство содержитлогический элемент НЕ 1, биполярный транзистор 3, полевой транзистор 7, полевой транзистор 4, исток которого соединен с коллектором, затвор — с базой биполярного транзистора, а сток через резистор 5 — с шиной питающего напряжения. Такое включение обеспечивает формированный режим рассасывания избыточных неосновных зарядов в базе биполярного транзистора, и одновременно реализуется отрицательнРя обратная связь по напряжению, поэтому би- полярной транзистор находится в активном ключевом режиме, Сигналы в базу-эмиттер и затвор-исток поступают в противофазе, и в результате время переключения из одного логического состояния в другое становится минимальным, 1 ил, 1767695 вателя будет потенциал, соответствующий напряжению на шине положительного питающего напряжения, При переходе входного напряжения формирователя с одного логичес кого уровня на другой на базе и коллекторе биполярного транзистора 3, а также на затворе и истоке полевого транзистора 4 происходит изменение управляющих потенциалов в противоположные стороны (сигналы инверсны).
Такое включение биполярного 3 и полевого
4 транзисторов обеспечивает форсированный режим рассасывания избыточных неосновных носителей заряда в базе биполярного транзистора 3. Одновременно реализуется параллельная обратная связь по напряжению между базой — коллектором транзистора 3 с фиксацией коллек5
15 торного напряжения, который поэтому
20 находится в активном ключевом режиме (ненасыщенный ключ). При этом время рассасывания неосновных носителей становится минимальным (в сравнении с прототипом), другой или увеличению быстродействия (скорости изменения напряжения на стоке полевого транзистора 4 и на выходе устройства).
Таким образом, введение в формирова30 тель дополнительного полевого транзистора и указанных связей приводит к повышению быстродействия устройства формирования биполярных импульсов.
Формула изобретения
Формирователь биполярных импульсов по авт, св, М 809527, отличающийся тем, что, с целью повышения быстродействия, введен полевой транзистор, исток которого соединен с коллектором входного транзистора прямой проводимости, затвор — с базой и входом генератора, а сток соединен с затвором выходного полевого транзистора.
50
Составитель Б,Поликарпов
Техред М,Моргентал Корректор И,Шмакова
Редактор
Заказ 3558 Тираж Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., 4/5
Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101
Л . 1
Изобретение относится к импульсной технике и может быть использовано для формирования импульсов, в цифровых измерительных приборах, а также в системах контроля.
На чертеже представлена принципиальная схема устройства.
Устройство содержит логический элемент НЕ 1, выход которого через первый резистор 2 соединен с эмиттером р — и-ртранзистора 3, а вход соединен с базой биполярного р-и — р-транзистора 3 и затвором дополнительного полевого транзистора 4, Коллектор транзистора 3 соединен с истоком дополнительного полевого транзистора
4, сток которого через второй резистор 5 соединен с отрицательной шиной питающего напряжения. Третий резистор 6 соединен с положительной шиной питающего напряжения, Устройство содержит также полевой транзистор 7, исток которого соединен с отрицательной шиной питающего напряжения, а сток является выходной клеммой устройства.
Устройство работает следующим образом.
При наличии на входе формирователя сигнала, соответствующего логическому
"0", на выходе инвертора будет сигнал, соответствующий логической "1", который через резистор 2 поступает на эмиттер транзистора 3. При этом транзистор 3 открыт, в цепи его коллектора протекает ток, величина которого ограничена сопротивлением р-канала полевого транзистора 4 и резистором 5, Полевой транзистор 7 также открыт и на выходе формирователя будет потенциал, соответствующий напряжению на шине отрицательного питающего напряжения.
При наличии на входе формирователя сигнала логической "1" биполярный 3 и полевой 4 транзисторы, а также полевой транзистор 7 закрыты и на выходе формирочто эквивалентно уменьшению времени пе25 реключения с одного логического уровня на