Умножитель частоты
Иллюстрации
Показать всеРеферат
Использование: умножитель частоты относится к импульсной технике и может использоваться в устройствах автоматики и измерительной технике. Сущность изобретения: устройство содержит: входную шину 1, шину 2 опорной частоты, выходную шину 3. триггеры 4,5, элемент 6 ИСКЛЮЧАЮЩЕЕ ИЛИ, реверсивный счетчик 7, счетчик 8, делители 9, 10 частоты, элемент И 11, 7 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
ГОСУДАРСТВЕННОЕ ПАТЕНТНОЕ
ВЕДОМСТВО СССР (ГОСПАТЕНТ СССР) ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
1 (21) 4859844/21 (22) 13.08.91 (46) 15.12.92. Бюл. N 46 (71) Самарский филиал Научно-исследовательского института технологии и организации производства двигателей (72) В.В.Беззубцев . (56) Авторское свидетельство СССР
М 1338032, кл. Е 03 К 5/156, 1986.
Авторское свидетельство СССР
М 1506505, кл. Н 03 В 19/10, 1987.
Авторское свидетельство СССР
М 1427552, кл. Н 03 В 19/00, 1987.
< > Я . 1781817 А1 (я)5 Н 03 К 5/156, Н 03 В 19/10 (54) УМНОЖИТЕЛЬ ЧАСТОТЫ (57) Использование: умножитель частоты относится к импульсной технике и может использоваться в устройствах автоматики и измерительной технике. Сущность изобретения: устройство содержит: входную шину
1, шину 2 опорной частоты, выходную шину
3, триггеры 4, 5, элемент 6 ИСКЛЮЧАЮЩЕЕ
ИЛИ, реверсивный счетчик 7, счетчик 8, делители 9, 10 частоты, элемент И 11, 7 ил.
1781817
Предлагаемое изобретение относится к радиотехнике и импульсной техники и может быть использовано в устройствах автоматики и вычислительной техники.
Известен умножитель частоты, содержащий первый и второй счетчики, элемент сравнения, входы которого подключены в выходам счетчиков, первый и второй дели тель частоты, триггер, элемент ИЛИ, элемент И, первый вход которого подключен к выходу триггера, а выход — к первому входу элемента ИЛИ.
НедостатКом известного устройства является его сложность, в частности, необходимость в пяти счетчиках и в специфическом генераторе опорной частоты.
Наиболее близким по технической сущности к заявляемому является умножитель частоты, содержащий счетчик, вход которого подключен к шине опорной частоты, реверсивный счетчик, элемент сравнения, первая и вторая группы входов которого подключены соответственно к информационным выходам счетчика и реверсивного сЧетчика, первый делитель частоты, выход которого подключен к счетному входу реверсивного счетчика, второй делитель частоты, вход которого подключен к выходу элемента сравнения и к выходной шине, первый триггер, установочный вход которого подключен к выходу второго делителя частоты, второй триггер, элемент И, первый вход которого подключен к входной шине, элемент ИЛИ, первый вход которого подключен к выходу элемента И.
Недостатком известного устройства является низкая надежность работы умножи теля частоты. Действительно. это устройство требует фазирования элементов устройства внешним сигналом, В процессе работы фазирование может быть нарушено, например, из-за воздействия помехи в виде ложного импульса входной частоты, на счетный вход триггера 7. При этом без повторного внешнего фазирования нарушается функционирование устройства, Подобное происходит и при резком йзменении входной частоты. Фазирование внешним сигналом требуется и при подаче питающего напряжения, Другим недостатком известного устройства является неравномерность импульсов выходной частоты, т.к, из выходной последовательности импульсов могут циклически
"вырезаться" импульсы, совпадающие по времени с импульсами входной частоты.
Цель изобретения — повышение надежности функционирования и обеспечение равномерности выходной частоты.
50 И. Выход триггера 4 подключен к счетному входу триггера 5, к первому входу элемента
6 ИСКЛЮЧАЮЩЕЕ ИЛИ и к входу направления счета реверсивного счетчика 7, Выход триггера 5 подключен к вторым входам эле55 ментов 6, 11, $-вход подключен к выходу делителя 10 частоты, а D-вход — к шине логического "0". Вход разрешения счета реверсивного счетчика 7 подключен к выходу элемента 6, счетный вход к выходу делителя
9 частоты и информационных выходов мит5
Поставленная цель достигается тем, что умножитель частоты, содержащий счетчик, вход которого подключен к шине опорной частоты, реверсивный счетчик, элемент сравнения, первая и вторая группы входов которого подключены соответственно к информационным выходам счетчика и реверсивного счетчика, первый делитель частоты, выход которого подключен к счетному входу реверсивного счетчика, второй делитель частоты, вход которого подключен к выходу элемента сравнения и к выходной шине, первый триггер, установочный вход которого подключен к выходу второго делителя частоты, второй триггер, элемент И, первый вход которого подключен к входной шине, элемент ИЛИ, первый вход которого подключен к выходу элемента И, снабжен элементом ИСКЛЮЧАЮЩЕЕ ИЛИ, выход которого подключен к входу разрешения счета реверсивного счетчика, а первый и второй входы подключены соответственно к . выходам первого и второго триггеров, при этом информационные входы счетчика под-. ключены к информационным выходам pe- :;:: версивного счетчика, счетный вход второготриггера подключен к входной шине, выход:. элемента И подключен.к установочному вхЬ- ду второго делителя частоты, а второй вкод подключен к выходу первого триггера, счетный вход которого подключен к выходу второго триггера и к входу направления счета . реверсивного счетчика, а информационный вход подключен к шине логического нуля, выход и второй вход элемента ИЛИ подключены соответственно к входу записи и к выходу переноса счетчика, На фиг. 1 изображена функциональная схема умножйтеля частоты, на фиг. 2, 3, 4. 5;
6, 7 — временные диаграммы работы устройства
Умножитель частоты содержит входную шину 1, шину 2 опорной частоты, выходную шину 3, триггеры 4, 5, элемент 6, ИСКЛЮЧАЮЩЕЕ ИЛИ, реверсивный счетчик 7, счетчик 8, делители частоты 9, 10, элемент 11 И, элемент 12 ИЛИ и элемент 13 сравнения.
Входная шина 1 подключена к счетному входу триггера 4 и к первому входу элемента 11
1781817
45
1 fo
f =—
55 ключены к соответствующим информационным входам счетчика 8. Кроме того. выходы и-1 старших разрядов реверсивного счетчика 7 подключены к и-1 младших разрядов группы входов А элемента 13, при этом старший разряд группы подключен к шине логического "0". Информационные выходы счетчика 8 подключены к группе входов В элемента сравнения 13. Шина 2 опорной частоты подключена к счетным входам делителя 9 частоты и счетчика 8, выход переноса которого подключен к первому входу элемента 12 ИЛИ, а вход записи к выходу элемента 12. Выход элемента 11 подключен к второму входу элемента 12 и к установочному входу делителя 10 частоты, счетный вход которого подключен к выходу элемента
13 сравнения и к выходной шине 3, Устройство работает следующим образом. На эпюрах фиг, 2 сверху вниз изображено: 1 — импульсы входной частоты; 4, 5. 11 — выходные сигналы соответственно триггеров 4, 5 и элемента 11 И; 8 — сигнал на выходе переноса счетчика 8; 8 — содержимое счетчика 8, т.е, текущее значение его кода; 13, 10, 12 — выходные сигналы соответственно элемента 13 сравнения, делителя
10 частоты и элемента 12 ИЛИ, На эпюрах фиг. 3, 4, 5, 6, 7 сверху вниз, изображено: 1 — импульсы входной частоты;
4, 10, 5, 11, 6 — выходные сигналы соответственно триггера 4, делителя 10 частоты, триггера 5, элемента 11 И, и элемента 6
ИСКЛЮЧАЮЩЕЕ ИЛИ.
На счетный вход счетчика 8 поступает опорная частота fe, Счетчик 8 работает на вычитание, и в момент обнуления на его выходе переноса формируется импульс, который через элемент 12 поступает на вход записи, В результате в счетчик 8 запишется код Z реверсивного счетчика 7. Далее, содержимое счетчика 8 уменьшается и при поступлении на его счетный вход Z импульсов произойдет вновь обнуление счетчика 8 и запись в него кода Z. Очевидно„что частота f> на выходе переноса счетчика 8 составит:
На входы В элемента 13 сравнения поступает линейно изменяющийся код счетчика 8, а на входы А поступит код NA = Z/2. Поэтому на выходе "больше" элемента 13 будет сигнал типа меандра с частотой f> (см. фиг. 2).
Поэтому для выходной частоты устройства можно записать: fn
Felix = f = — (2)
Эта частота поступает на делитель 10, коэффициент деления которого равен требуемому коэффициенту умножения Kv устройства.
Импульсы входной частоты f» с шины 1 поступают на счетный вход триггера 4, который срабатывает по спаду (заднему фронту) этих импульсов. По спаду выходного сигнала триггера 4 триггер 5 устанавливается в
"0" по С-входу, а по S-входу устанавливается в "1" импульсами делителя 10 частоты.
Если живых = KY fex, (3) то триггеры 4, 5 работают синхронно и синфазно.
Импульсы входной частоты, поступающие в моменты t>, tg, t5 обязательно проходят через элемент И и фазируют счетчик 8 и делитель 10, т.е, записывают B них соответственно z u ky. B моменты t2, t4 эти импульсы через элемент 8 могут проходить в том случае, когда триггер 5 будет устанавливаться в "1" несколько раньше, нежели триггер 4.
На фиг. 2 изображен случай, когда в "1" устанавливается раньше триггер 4, поэтому в моменты l2, t4 на выходе элемента 11 импульсы отсутствуют. Добавим, что при условии (3) это принципиального значения не имеет, Поскольку выполняется (3), то выходные импульсы делителя 10 совпадают с входными импульсами f» с точностью, определяемой заданной дискретностью, в первую очередь частотой fo и разрядностью счетчиков 7, 8 и элемента 13. Практически полного совпадения не будет и пусть в момент tg входной импульс поступает раньше выходного импульса делителя 10, Код счетчика 8 в этом случае не успеет обнулиться, и в него будет записан исходный код. Таким образом, на выходе переноса счетчика 8 импульс не сформируется, т,е. как и в прототипе наблюдаются .циклические пропуски импульсов. Однако, на выходе элемента 13 подобного пропуска не наблюдается, и, следовательно, предлагаемое устройство обеспечивает равномерность импульсов выходной частоты.
На выходе элемента 12 указанный пропуск восполняется импульсом входной частоты. В момент ts изображен случай, когда счетчик 8 и, следовательно, делитель 10 успевают сформировать выходные импульсы.
В результате на выходе элемента 12 ИЛИ в окрестностях момента ts могут присутствовать два импульса, Поэтому выходной сигнал элемента 12 не может быть выходом устройства.
При выполнении (3) — установившийся режим — код z не изменится, так как сигнал на выходе элемента 6 равен О, и работа реверсивного счетчика T запрещена (см.
1781817 твых < твх.
Т >ЛТ<Твх (8) о
fk= — Ф
Ку (4) ЛТ2 = С4 — 15
Теперь о теых = — =. ky fex
z1 или с учетом (2)
Ку
Твх = t4 — 11; Т = t2 — t1.
1 то
f1 -=
KyZ фиг. 3 с момента t1 по момент 1з). После момента ta входная частота увеличивается, т.е, t4 — tv
5 (момент ts), т.к. в этом интервале
На выходе элемента 6 сформируется импульс длительностью Лт1
ЛТ1 = Tex Твых = Tex у Твых, где Tex — период входной частоты, Твых период выходной частоты.
В интервале ЛТ потенциал "1" с выхОда элемента 6 разрешает работу реверсивного счетчика 7, на счетный вход которого поступает частота коррекции fk где Ky — коэффициент деления делителя 9, также равный коэффициенту умножения.
Поскольку на вход направления счета реверсивного счетчика поступает "1", то он работает на вычитание и, после чего в нем устанавливается код z1
Z1=Z AZ1=Z ЛТ1 — =Z ЛТ1 fk
k ó
Покажем, что частота fy, формируемая делителем 9 является оптимальной.
Частота f1 выходных импульСОв делителя 10 составляет
А период этой частоты составит
1 Kyz
Т == — =ку Tex
fo
В установившемся режиме
1 Куг
Т = " = Твх. (5)
fo
В случае же нарушения (3) появляется необходимость коррекции, т.е. на основании (4) можно записать
Т +Лт — У- — — . (6) fo
Вычитая (4) из (6) получим
ЛТ= Лz; Лz =ЛT к- =ЛT fy (7) у,, то о У
Выражение (7) означает, что при использовании частоты fk достаточно лишь однократной коррекции для восстановления условия (3). При этом предполагается
На фиг. 4 в интервале t1 — 1з — установившийся режим, а с момента 1з f» уменьшилась, Поскольку теперь Т < Тв,, то в "1" триггер 5 установится в момент t4 раньше, чем триггер 4 (момент ts). Имеем, что
В интервале ЛТ2 с выхода элемента 6 поступает потенциал разрешения счета реверсивным счетчиком 7, а, поскольку. в этом интервале на входе напряжения счета "0", то реверсивный счетчик 7 работает на сложение, увеличивая z и уменьшая алых
z2 = z+ hz2 = z+ hT2 2+ ЛТ2 fp (9)
Нарушения условия (8) может быть при многообразном многократном изменении входной частоты или сразу после включения устройства — подачи на него напряжения . питания, B этом случае в реверсивном счет40 чике 7 устанавливается случайное значение
На фиг, 5 изображен случай, когда с момента 11 период Т1 в несколько раз меньше периода Т»
В этом случае однократной коррекции, в интервале t2 — t4 может оказаться недостаточно, и в интервале ts — t6 происходит уточнение коррекции (возможно с изменением знака).
На фиг. 6 изображен случай, когда с момента t1 период Т в несколько раз боль1
Uje периода Твх. KoppeK4Nsl производится в течение нескольких периодов входной частоты, На фиг. 7 изображен случай, когда в установившемся режиме, в момент t2 приходит помеха, в виде ложного импульса вход1781817
10 то 8ЫХ (10) г
5 где No — емкость счетчиков 7, 8.
Выражение (6), (7) соответственно примут вид
- +д Т вЂ” у) No г Ф о ной частоты. В этом случае, через один-два периода входной частоты устройство вновь выходит на установившийся режим.
Таким образом, предлагаемый умножитель частоты автоматически выходит на рабочий режим после воздействия помех, при скачкообразном изменении входной частоты и сразу после включения, При этом обеспечивается большая, в сравнении с прототипом, равномерность импульсов вы- 10 ходной частоты.
Имея указанные выше преимущества, предлагаемое устройство, вместе с тем, не является более сложным в сравнении с прототипом. Действительно, вновь вводимый 15 элемент 6 ИСКЛЮЧАЮЩЕЕ ИЛИ. реализуется на двух элементах И и одном элементе
ИЛИ. Входы одного из этих элементов И подключены соответственно к прямому и инверсному выходам триггеров 4, 5, а входы 20 другого элемента И вЂ” к BTopblM выходам этих триггеров. В ы ходы И че рез элемент ИЛИ подключены к входу разрешения счета реверсивного счетчика 7.
Более того, на реализацию предлагае- 25 мого умножителя частоты потребуется меньше аппаратных затрат за счет сокращения разрядности элемента 13 сравнения,.
Действительно, беэ ущерба для точности умножения, на входы элемента сравнения 30 можно не подключать несколько младших разрядов счетчиков 7, 8. Последствием будет лишь возможное изменение скважности, Q выходной частоты, т.е. нарушится условие Q = 2, свойственное для сигнала 35
"меандр", Ограничением для снижения разрядности элемента 13 сравнения является условие
N .р. < г, где N р — емкость младших разрядов, не используемых элементом 40 сравнения.
Промышленностью не выпускаются нереверсивные счетчики, работающие на вычитание. Поэтому обычно в подобных случаях используют микросхемы реверсив- 45 ных счетчиков, что приводит к усложнению и удорожанию аппаратуры.
В предлагаемом умножителе частоты счетчик 8 может работать на сложение, т,е. можно использовать, например, микросхе- 50 му К555ИЕ15. Для этого дополнительно следует ввести следующие изменения: вход разряда Ап элемента 13 подключить к логической "1", а вход направления счета реверсивного счетчика 7 подключить к 55 инверсному выходу триггера 4.
Теперь выражение (2) для выходной частоты примет вид
Лг =ЛТ 1((, (12)
Формула изобретения
Умножитель частоты, содержащий счетчик импульсов, счетный вход которого соединен с шиной опорной частоты, выходы поразрядно соединены с первой группой входов элемента сравнения кодов, выход которого соединен с выходной шийой и с тактовым входом первого делителя частоты, выход которого соединен со входом запуска первого триггера, установочный вход — с первым входом элемента ИЛИ и с выходом элемента И, второй триггер, второй делитель частоты, выход которого соединен со счетным входом реверсивногс счетчика импульсов, и шину входной частоты, о т л ич а ю шийся тем, что, с целью повышения надежности функционирования при одновременном повышении равномерности выходной частоты. в него введен элемент
NCKJll0×ÀÞÙÅÅ ИЛИ, выход которого соединен с входом разрешения счета реверсивного счетчика импульсов, вход направления счета которбго соединен с первым входом элемента ИСКЛЮЧАЮЩЕЕ
ИЛИ, с тактовым входом первого триггера, информационный вход которого подключен к общей шине, и с выходом второго триггера, счетный вход которого соединен с шиной входной частоты и с первым входом элемента И, второй вход которого соединен с вторым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и с выходом первого триггера, тактовый вход второго делителя частоты соединен со счетным входом счетчика импульсов, вход записи которого соединен с выходом элемента ИЛИ, второй вход которого соединен с выходом переноса счетчика импульсов, информационные входы которого соединены поразрядно с выходами реверсивного счетчика импульсов и со сдвигом на один разряд в сторону старших разрядов с младшими разрядами. второй группы входов элемента сравнения кодов, старший разряд которой соединен с общей шиной, 1781817
1781817
I 1
tgt(Фиг.
Редактор Н.Коляда
Заказ 4281 Тираж Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., 4/5
Производственно-издательский комбинат "Патент", г. Ужгород, ул,Гагарина, 101
Ч 0
Ч!
Составитель В.Безубцев
Техред М.Моргентал Корректор О.Густи