Устройство для цикловой синхронизации
Иллюстрации
Показать всеРеферат
Изобретение относится к технике электрической связи и может применяться в приемниках синхронизации в цифровых системах передачи. Цель изобретения - повышение точности цикловой синхронизации. Устройство содержит первый триггер 1, первый элемент И-НЕ 2, первый регистр 3, второй 4, третий 5 и четвертый 6 триггеры, первый 7 и второй 8 счетчики, первый 9 и второй 10.элементы ИЛИ-НЁ, первый 11, второй 12, третий 13, четвертый 14 и пятый 15 элементы НЕ, второй регистр 16, третий 17 и четвертый 18 регистры-, второй 19, третий 20, четвертый 21 и пятый 22 элементы И-НЕ, третий элемент ИЛИ-НЕ 23, резистор 24 и конденсатор 25. Устройство обеспечивает высокую точность синхронизации. 2 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
ГОСУДАРСТВЕННОЕ ПАТЕНТНОЕ
ВЕДОМСТВО СССР (ГОСПАТЕНТ СССР) ОП ИСАН И Е И ЗОБ РЕТЕ Н И Я
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4858556/09 (22) 08,08.90 (46) 07,01.93. Бюл, № 1 (71) Центральный научно-исследовательский институт связи (72) А.А. Макеев (56) Авторское свидетельство СССР
¹ 11119900553311, кл. Н 04 L 7/08, 1986, (54) УСТРОЙСТВО ДЛЯ ЦИКЛОВОЙ СИНХРОНИЗАЦИИ (57) Изобретение относится к технике электрической связи и может применяться в приемниках синхронизации s цифровых системах передачи. Цель изобретения — повыЯ 1786675 А1 (я)5 Н 04 1 7/08, Н 04 J 3/06 шение точности цикловой синхронизации.
Устройство содержит первый триггер 1, первый элемент И вЂ” НЕ 2, первый регистр 3, второй 4, третий 5 и четвертый 6 триггеры, первый 7 и второй 8 счетчики, первый 9 и второй 10 элементы ИЛИ вЂ” НЕ, первый 11, второй 12, третий 13, четвертый 14 и пятый
15 элементы НЕ, второй регистр 16, третий
17 и четвертый 18 регистры; второй 19, третий 20, четвертый 21 и пятый 22 элементы
И вЂ” НЕ, третий элемент ИЛИ вЂ” НЕ 23, резистор 24 и конденсатор 25. Устройство обеспечивает высокую точность синхронизации.
2 ил, 1786675
Изобретение относится к технике электрической связи, в частности, к устройствам для цикловой синхронизации и может применяться в приемниках синхронизации в цифровых системах передачи.
Цель изобретения — повышение точности цикловой синхронизации, На фиг. 1 приведена структурная электрическая схема устройства для цикловой синхронизации; на фиг. 2 — временные диаграммы, поясняющие его работу.
Устройство для цикловой синхронизации содержит первый триггер 1, первый элемент И вЂ” НЕ 2, первый регистр 3, второй 4, третий 5 и четвертый 6 триггеры, первый 7 и второй 8 счетчики, первый 9 и второй 10 элементы ИЛИ-НЕ, первый 11, второй 12, третий 13, четвертый 14 и пятый 15 элементы НЕ, второй регистр 16, третий 17 и четвертый 18 регистры, второй 19, третий 20, четвертый 21 и пятый 22 элементы И вЂ” НЕ, третий элемент ИЛИ-НЕ 23, резистор 24 и конденсатор 25.
Устройство для цикловой синхронизации работает следующим образом.
Последовательность тактовых импульсов, поступающая на входтактовых импульсов устройства, подается на вход синхронизации первого триггера, 1, обеспечивающего деление частоты и воздействующего на вход разрешения тактовым импульсам первого счетчика 7, с выхода четвертого разряда которого сигнал поступает на вход разрешения тактовым импульсам второго счетчика 8, Последовательности импульсов, формируемые на выходах первого и второго счетчиков 7 и 8 (фиг, 2 м, н, с, п, р) поступают на выходы синхронизирующих импульсов устройства.
Информационный сигнал, поступающий на информационный вход устройства, разбит на циклы, содержащие определенное количество разрядов информации, Для того, чтобы эту информацию можно было выделить на приеме, в начале одного цикла помещается синхрокомбинация, состоящая из семи разрядов "0011011", в начале следующего цикла на временном интервале, соответствующем первому разряду синхрокомбинации, устанавливается логический сигнал "1", который помогает определить истинную синхрокомбинацию от вполне возможной такой же комбинации из семи разрядов информации в информационном сигнале. Задача устройства состоит в том, чтобы выявить в информационном сигнале синхрокомбинацию и запустить (сфазировать) в момент прихода синхрокомбинации делители частоты.
10
25 последовательность тактовых импульсов со
Устройство работает в двух режимах. В режиме поиска синхронизма и в режиме синхронизма, Устройство переходит из режима поиск синхронизма в режим синхронизма только на приеме синхрокомбинации в одном цикле, при приеме в следующем цикле на месте первого разряда синхрокомбинации логического сигнала "1", а затем приема в следующем цикле синхрокомбинации, Устройство переходит из режима синхронизма в режим поиска синхронизма, если четыре раза подряд в любом из двух циклов, содержащих синхрокомбинацию или не содержащих синхрокомбинацию будет зафиксировано отсутствие синхрокомбинации в начале цикла, содержащего синхрокомбинацию, или отсутствие на месте первого разряда в цикле, не содержащем синхрокомбинации логической "1".
Информационный сигнал с информационного входа поступает на информационный вход первого регистра 3, а на вход синхронизации этого регистра поступает входа тактовых импульсов устройства (фиг.
2а). Сигнал с выхода четвертого разряда регистра 3 поступает на информационный вход второго регистра 16, а на вход синхронизации регистра 16 поступает последовательность тактовых импульсов со входа тактовых импульсов устройства, На выходах первого, второго, третьего и четвертого разрядов первого регистра 3 и выходах, первого, второго и третьего разрядов второго регистра 16 формируются сигналы, соответствующие сигналам с информационного входа устройства, но задержанные один относительно другого на время, равное периоду тактовых импульсов с входа тактовых импульсов (фиг, 2а, б, в, г, д, е, ж, з), Сигналы с выходов первого регистра 3 и второго регистра 16 подаются на второй элемент И—
НЕ 19 и второй элемент ИЛИ вЂ” НЕ 10 таким образом, что при наличии информационного сигнала на информационном входе комбинации "0011011" на выходе второго элемента ИЛИ-НЕ 10 фбрмируется логический сигнал "1" (фиг. 2и). Этот сигнал поступает на информационный вход третьего триггера 5, На вход синхронизации третьего триггера 5 поступает сигнал с выхода первого элемента ИЛИ вЂ” НЕ 9 (фиг. 2л). Этот сигнал формируется из последовательности тактовых импульсов с выходов первого триггера
1, первого счетчика 7 и второго счетчика 8 с помощью первого и четвертого элементов
И вЂ” НЕ 2 и 21, интегрирующей цепочки из резистора 24 и конденсатора 25, первого элемента ИЛИ вЂ” НЕ 9, а также первого, вто1786675
55 рого, четвертого и пятого элеменгов НЕ 11, 12, 14 и 15. Этот сигнал сформирован таким образом, что он должен совпадать своим передним фронтом с серединой сигнала на выходе второго элемента ИЛИ вЂ” НЕ 10 (фиг.
2и, л), если устройство находится в режиме синхронизма, так как этот сигнал формируется в цикле, который должен содержать синхрокомбинацию. Точно такой же сигнал, но расположенный в ци <ле, не содержащем синхрокомбинацию, фсрмируется на выходе третьего элемента ИЛИ вЂ” НЕ 23. Этот сигнал поступает на вход синхронизации четвертого триггера 6, На информационный вход четвертого триггера 6 подается сигнал с выхода третьего разряда второ о регистра
16. Сигнал на выходе третьего элемента
ИЛИ вЂ” НЕ 23 сформирован таким образом, что он должен совпадать своим передним фронтом с серединой логического сигнала
"1" в цикле, не содержащем синхрокомбинацию, которая формируется на временном интервале, соответствую.цем первому разряду синхрокомбинации в цикле, содержащем синхрокомбинацию.
При совпадении сигналов на информационном входе и на входе синхронизации третьего триггера 5 на выходе триггера 5 формируется логический сигнал "1". При несовпадении этих сигналов на выходе третьего триггера 5 формируется логический сигнал "0". При совпадении сигналов на информационном входе и входе синхронизации четвертого триггера 6 на выходе триггеров 6 формируется логический сигнал
"1". При несовпадении этих сигналов на выходе четвертого триггера 6 формируется логический сигнал "0", Сигналы с выходов третьего и четвертого триггеров 5 и 6 через третий элемент И вЂ” НЕ 20 поступают на информационный вход четвертого регистра
18. На вход синхронизации четвертого регистра 18 подается сигнал с выхода первого элемента ИЛИ вЂ” НЕ 9 (фиг. 2л) через третий элемент НЕ 13. При несовпадении сигналов нг информационном входе v входе синхронизации третьего триггера 5 или четвертого триггера 6 на выходе первого разряда четвертого регистра 18 формируется логический сигнал "1", что соответствует отсутствию синхрокомбинации в начале цикла, который до, жен содержать синхрокомбинацию, или отсутствие в цикле, не содержащем синхрокомбинацию, логического сигнала "1" на временном интервале, соответствующем первому разряду синхрокомбинации, Если такое событие произойдет четыре раза подряд, то на всех выходах четвертого регистра 18 будут сформированы логические сигналы "1", а на выходе пятого элемента И-НЕ 22 сформируется логический сигнал "0", который поступает на информационный вход второго триггера 4. На вход синхронизации второго триггера 4 подается через четвертый элемент НЕ 14 последовательность импульсов с выхода четвертого разряда второго счетчика 8. Период этой последовательности импульсов равен по длительности двум циклам в информационном сигнале на информационном входе устройства, Если при приходе положительного фронта этого сигнала на информационном входе второго триггера 4 будет логический сигнал "0", то на инверсном выходе триггера 4 будет сформирован логический сигнал "1", который поступает на входы установки нуля первого триггера 1 и первого и второго счтечиков 7 и 8, на выходах которых будут установлены логические сигналы "0", то есть деление частоты будет остановлено, Последнее будет продолжаться до тех пор, пока в информационном сигнале на информационном входе не появится комбинация "0011011", что приводит к формированию на выходе второго элемента ИЛИ вЂ” НЕ 10 логического сигнала "1" (фиг. 2б, в, r, д, е, ж, з, и), Этот сигнал поступает на информационный вход третьего регистра 17, на вход синхронизации которого подается последовательность тактовых импульсов с выхода первого элемента HE 11, что обеспечивает формирование логического сигнала "1" на выходе третьего разряда третьего регистра 17 (фиг. 2к). Этот сигнал поступает на вход установки единицы второго триггера 4, обеспечивая формирование на его инверсном выходе логического сигнала "0", который поступает на входы установки нуля первого триггера 1 и первого и второго счетчиков 7 и 8, что приводит к формированию делением на их выходах последовательности импульсов. Если к тому времени, когда будет сформирован положительный фронт в сигнале с выхода четвертого элемента НЕ 14 (а время то равно двум циклам), на выходах третьего и четвертого триггеров 5 и 6 не будут сформированы логические сигналы "1", которые соответствуют приемам в следующем цикле после принятой семиразрядной комбинации
"0011011" логического сигнала "1" на временном интервале первого разряда синхрокомбинации и приему в следующем цикле семиразрядной комбинации "0011011", то на инверсном выходе второго триггера 4 будет сформирован логический сигнал "1", который остановит деление частоты до прихода в информационном сигнале на информационном входе семиразрядной комбинации "0011011". С приходом на ин1786675 формационный вход семиразрядной комбинации "0011011" делители частоты начнут формировать на своих выходах последовательности импульсов. Если через время, равное двум циклам, на инверсном выходе второго триггера 4 не будет сформирован логический сигнал "1" (что соответствует тому, что в следующем цикле после семиразрядной комбинации устройство приняло логический сигнал "1" на временном интервале первого разряда синхронизации и устройство приняло в следующем цикле семиразрядную комбинацию "0011011") то это означает, что устройство перешло из режима поиска синхронизма в режим синхронизма, а последовательности тактовых импульсов на выходах синхронизирующих импульсов сфазированы относительно синхрокомбинации в информационном сигнале на информационном входе, Формула изобретения
Устройство для цикловой синхронизации, содержащее первый триггер, инверсный выход которого подключен к первому входу первого элемента И вЂ” НЕ и является первым выходом синхронизирующих импульсов устройства, первый регистр, вход синхронизации которого является входом тактовых импульсов, а также второй, третий и четвертый триггеры, первый и второй счетчики, первый и второй элементы ИЛИ вЂ” НЕ, первый, второй, третий, четвертый и пятый элементы НЕ, отл и ч а ю щее с я тем, что, с целью повышения точности цикловой синхронизации, введены второй, третий и четвертый регистры, второй, третий, четвертый и пятый элементы И вЂ” НЕ, первый, второй и третий элементы ИЛИ вЂ” НЕ, при этом информационный вход первого регистра является информационным входом устройства, общей шиной которого является R-вход первого регистра, выходы первого и второго разрядов которого подключены к первому и второму входам второго элемента И-НЕ, инверсный выход которого и выход третьего разряда первого регистра подключены соответственно к первому и второму входам второго элемента ИЛИ-НЕ, а выход четвертого разряда первого регистра подключен к третьему входу второго элемента И вЂ” НЕ и информационному входу второго регистра, выходы первого и второго разрядов которого подключены соответственно к четвертому входу второго элемента И вЂ” НЕ и к третьему входу второго элемента ИЛИ вЂ” НЕ, а выход третьего разряда второго регистра подключен к четвертому входу второго элемента ИЛИ вЂ” НЕ и информационному входу четвертого триггера, вход синхронизации первого триггера и вход первого элемента
НЕ соединены с входом тактовых импульсов устройства, общая шина которого соединена с входом установки в "0" второго регистра и входом установки в "1" первого триггера, к входу установки в "0" которого, а также к входам установки в "0" первого и второго счетчиков подключен инверсный выход второго триггера, к входу установки в
"1" которого подключен выход третьего раз5
10 ряда третьего регистра, к информационному входу которого, а также к информационному входу третьего триггера подключен инверсный выход второго элемента ИЛИ вЂ” НЕ, входы установки в "1" и в
"0" которого соединены с входами установки в "1" и в "0" четвертого триггера и подключены к общей шине устройства, причем инверсный выход первого триггера подключен к информационному входу первого триггера, прямой выход которого подключен к входу разрешения тактовых импульсов первого счетчика, вход синхронизации которого и вход синхронизации второго счетчика
20 выход первого элемента Н Е подключен к второму входу первого элемента И вЂ” НЕ и входу синхронизации третьего регистра и является вторым выходом синхронизирующих импульсов устройства, а выход третьего элемента НЕ к входу синхронизации четвертого регистра, к информационному входу которого через третий элемент И вЂ” НЕ подключен прямой выход третьего триггера, к входу синхронизации которого, а также к входу третьего элемента НЕ подключен инверсный выход первого элемента ИЛИ вЂ” НЕ, а инверсный выходтретьего элемента ИЛИ—
НЕ подключен к входу синхронизации четвертого триггера, прямой выход которого подключен к второму входу третьего элемента И вЂ” НЕ, при этом вход установки в "0" четвертого регистра соединен с общей шиной устройства, выходы первого, второго, третьего и четвертого разрядов четвертого регистра подключены к входам пятого элемента И вЂ” НЕ, инверсный выход которого подключен к информационному входу второго триггера, вход установки в "0" которого соединен с общей шиной устройства, а выходы первого и второго разрядов первого счетчика подключены к третьему и четвертому входам первого элемента И-НЕ и являются соответственно третьим и четвертым выходами синхронизирующих импульсов устройства, выход третьего разряда первого счетчика подключен к первому входу четвертого элемента И вЂ” НЕ и является пятым выходом синхронизирующих импульсов, а выход четвертого разряда первого счетчика под30
25 подключены к общей шине устройства, а
1786675
Ь ) г) )
Т? 1 ) 3c:) ключен к второму входу четвертого элемента И вЂ” НЕ, входу разрешения тактовых импульсов второго счетчика и является шестым выходом синхронизирующих импульсов устройства, выходы первого и второго разрядов подключены соОтветственно к третьему и четвертому входам четвертого элемента И вЂ” НЕ и являются соответственно седьмым и восьмым выходами синхронизирующих импульсов, а инверсный выход четвертого элемента И вЂ” НЕ подключен к первому входу первого элемента ИЛИ-НЕ и к четвертому входу третьего элемента ИЛ Ив
НЕ, к первому входу которого и второму входу первого элемента ИЛИ вЂ” НЕ через пятый элемент НЕ подключен выход третьего разряда второго счетчика, являющийся девятым выходом синхронизирующих импульсов устройства, а выход четвертого разряда второго счетчика является десятым выходом синхронизирующих импульсов и подключен
5 к второму входу третьего элемента WIN—
НЕ, а через четвертый элемент НЕ к входу синхронизации второго триггера и третьему входу первого элемента ИЛИ вЂ” НЕ, к четвертому входу которого, а также к третьему
10 входу третьего элемента ИЛИ вЂ” НЕ, входу второго элемента НЕ и первому выводу конденсатора через резистор подключен инверсный выход первого элемента И вЂ” НЕ, при этом второй вывод конденсатора соединен
15 с общей шиной устройства, а выход второго элемента НЕ подключен к входу установки в "0" третьего регистра.