Цифровой асинхронный регенератор дискретных сигналов

Иллюстрации

Показать все

Реферат

 

Использование: регенерация дискретных сигналов, передаваемых по физическим линиям связи. Сущность изобретения: регенератор содержит детектор уровня 1, одновибратор 2, элемент ИЛИ 3. генератор серии импульсов 4,регистр сдвига 5, мажоритарный блок 6, Д-триггер 7, блоки задержки 8, 9, счетчик 10, RS-триггер 1.1, генератор тактовых импульсов 17.1 -2-3-4-5- 6-7, 1-8, 8-5, 11-12-3, 11-2, 11-10, 3-9-10, 9-7, 10-11, 7-10, 7-11, Повышение помехоустойчивости достигается за счет того, что в каждом цикле анализа входного сигнала длительность из п импульсов, поступающих на тактовый вход, обеспечивает полную смену его содержимого, исключая возможность накопления логических сигналов от импульсов помех. Устройство по п. 2 формулы отличается выполнением детектора уровня 1.1 з.п. ф-лы, 2 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

ГОСУДАРСТВЕННОЕ ПАТЕНТНОЕ

ВЕДОМСТВО СССР (ГОСПАТЕНТ СССР) Ыы .д 3!4М

ЕаИ9- ПИЙБ

БЛБЛИОТЕКА

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

1 (21) 4866668/09 (22) 09.07.90 (46) 15.01.93. Бюл. М 2 (71) Научно-исследовательский институт автоматизированных систем и комплексов связи "Нептун" (72) В.А,Романов (56) Авторское свидетельство СССР

N 1241486, кл. Н 04 В 1/10, 1985. (54) ЦИФРОВОЙ АСИНХРОННЫЙ РЕГЕНЕРАТОР ДИСКРЕТНЫХ СИГНАЛОВ (57) Использование: регенерация дискретных сигналов, передаваемых по физическим линиям связи. Сущность изобретения: регенератор содержит детектор уровня 1, одно5Ц 1788582 А1 (я)з Н 04 В 1/10, H 04 1 25/30

2 вибратор 2, элемент ИЛИ 3. генератор серии импульсов 4,регистр сдвига 5, мажоритарный блок 6, Д-триггер 7, блоки задержки 8, 9, счетчик 10, RS-триггер 11, генератор тактовых импульсов 17. 1-2-3-4-56-7, 1-8, 8-5, 11-12-3, 11-2, 11-10, 3-9-10, 9-7, 10-11, 7-10, 7-11, Повышение помехоустойчивости достигается за счет того, что в каж- дом цикле анализа входного сигнала длительность из "и" импульсов, поступающих на тактовый вход, обеспечивает полную смену его содержимого, исключая возможность накопления лбгических сигйалов от импульсов помех. Устройство по и. 2 формулы отлйчается выпоЛнением детектора

I уровня 1. 1 з.п. ф-лы, 2 ил.

1788582

15 триггер

25

35

45

55

Изобретение относится к технике передачи сигналов и может использоваться в устройствах телеуправления, телеконтроля и цифровой связи, работающих в асинхронном режиме, для регенерации дискретных сигналов, передаваемых по физическим линиям или радиолиниям с высоким уровйем помех.

Известен цифровой асинхронный регенератор импульсных сигналов, содержащий генератор импульсов, первый и второй элементы И, реверсивный счетчик, элемент НЕ, делитель частоты c ïåðåìåííûì коэффициентом деления, дешифратор и выходной

Недостатком этого цифрового асинхронного регенератора является искажение длительностей элементарных посылок принимаемых дискретных сигналов, которое выражается в уменьшении длительностей импульсов и увеличении-длительностей пауз в выходном регенерировайном сигнале и имеет место как при поступлении на вход регенератора посылок без искажений, так при поступлении посылок уже имеющих искажения.

Цифровой асинхронный регенератор диСкретных сигналов обеспечивает исключение искажений длительностей принимаемых посылок сйгнала.

По технической сущности это устройство наиболее близко к заявляемому и принято за прототип, Этот цифровой асинхронный регенератор дискретных сигнапав содержит выходной триггер, генератор импульсов, делитель частоты, четыре элемента И, реверсивный счетчик, дешифратор, инвертор, детектор уровня, RS-триггер управления, одновибратор, дополнительный инвертор, два элемента

ИЛИ и датчик тактовых импульсов. Детектор уровня состоит из RS-триггера, элемента И и интегратора, Недостатком прототипа является нйзкая помехоустойчивосгь, обусловленная тем, что, при равновероятности появления врезок в принимаемых импульсных сигйалах и импульсов помех в паузах, отсутствие принудительного сброса реверсивного счетчика обеспечивает возможность накоппения в нем числа, определяемого импульсами помех, достаточного для формирования сигнала на первом выхоДе дешифратора. что определяет возможность ложной установки выходного триггера в единичное состояние при отсутствии передаваемого сигала. Кроме того, низкая помехоустойчивость эгого устройства

Ь обусловлена ТВК>Ке тем чта выходной сигнал RS-триггера s деre« апе уровня, разрешающий работу устройства, формируется при поступлении на S-вход этого триггера любого из импульсов помех независимо от длительности, что при отсутствии передачи дискретной информации и наличии импульсных помех в канале связи обеспечивает практически постоянное присутствие на выходе детектора уровня сигнала, разрешающего работу регенератора.

Целью изобретения является повышение помехоустойчивости.

Реализация поставленной цели достигается тем, что в цифровой асинхронный регенератор дискретных сигналов, содержащий детектор уровня, генератор тактовых импульсов, счетчик, Д-триггер, выход котОрого является выходом регенератора, входам которого является вход детектора уровня, и последовательно соединенные

RS-триггер, одновибратор и элемент ИЛИ введены два блока задержки, мажоритарный блок, генератор серии импульсов и регистр сдвига, информационный и тактовый входы и выходы которого соединены соответственно с выходом первого блока задержки, вход которого подключен ко входу детектора уровня, с выходом генератора серии импульсов; ко входу которого подключен выход элемента ИЛИ, и со входом мажоритарного блока, выход которого подключен к информационному входу Д-триггера, динамический вход которого соединен с выходом второго блока задержки, ко входу которого подключен выход элемента ИЛИ, и с тактовым входом счетчика, управляющий и установочный входы и выход которого соединены соответственно с инверсным выходом RS-триггера, с выходом Д-триггера и с

R-входам RS-триггера, S-вход и прямой выход которого соединены соответственно с выходом Д-триггера и со входом генератора тактовых импульсов, выход которого подключен ко второму входу элемента ИЛИ, при этом выход детектора соединен с пусковым входом одновибратора, Реализация поставленной цели достигается также тем, что детектор уровня содержит последовательно соединенные фильтр нижних частот и пороговый блок, выход которого является выходом детекгара уровня, входом которого является вход фильтря нижних частот.

На фиг. 1 изображена структурная электрическая схема предложенного генерята ра; на фиг, 2 — временные дйагряммь . поясняющие рабату предложенного р.генератора, Цифровой асинхронный регенеря а дискретных сигналов содержит дет".к.:.;; уровня 1, аднавибратор 2, элемент L1 н .3

1788582 генератор серии импульсов 4, регистр сдвига

5, мажоритарный блок 6, Д-триггер 7, первый блок задержки 8, второй блок задержки

9, счетчик 10, RS-триггер 11, и генератор тактовых импульсов 12, при этом детектор уровня 1 содержит последовательно соединенные фильтр нижних частот 13 и пороговый блок 14.

На фиг. 2 изображены следующие временные диаграммы, поясняющие принцип работы предложенного регенератора: а — передаваемый сигнал, где T> — длительность тактового интервала одной элементарной посылки; б — сигнал на входе регенератора при наличии в нем ложных импульсов, дроблений и краевых искажений, обусловленных помехами в канале связи; в — сигнал на выходе детектора уровня 1, где ду — время анализа уровня сигнала детектором уровня; г — сигнал на выходе одновибратора 2, где одн — длительность импульса; д — сигнал на выходе первого блока задержки 8, где tsap1 — время задержкй; е — сигнал на выходе генератора серии импульсов 4, где Tn — период следования импульсов, TGn — длительность серии из и импульсов; ж — сигнал на прямом выходе RS-триггера 11; з — сигнал на выходе генератора тактовых импульсов 12; и — сигнал на выходе первого (младшего) разряда и-разрядного регистра сдвига 5; к — сигнал на выходе второго разряда и-разрядного регистра сдвига 5; л — сигнал на выходе третьего разряда и-разрядного регистра сдвига 5; м — сигнал на выходе четвертого (i-го) разряда и-разрядного регистра сдвига 5; н — сигнал на выходе последнего (старшего) разряда и-разрядного регистра сдвига 5: и — сигнал на выходе и-входового мажоритарного блока 6; р — сигнал на выходе второго блока задержки 9, где тзадг — время задержки: с — сигнал на выходе счетчика 10; т — регенерированный сигнал на выходе

Д-триггера 7.

Цифровой асинхронный регенератор дискретных сигналов работает следующим, образом.

В исходном состоянии, при отсутствии на входе регенератора сигнала и наличии импульсов помех, длительности которых не

Тт и+1

35 где и — любое целое нечетное число З.

Первый блок задержки 8 обеспечивает задержку входного сигнала регенератора (фиг. 2 б,д) на время t q>, например, на

4р. время taap1=spy= — Т,.

Импульсы, поступающйе на тактовый Свход и-разрядного регистра сдвига 5 обеспечивают последовательную запись в этот регистр сигнала, поступающего на его ин45 формационный Д-вход, с выхода блока задержки 8. При этом, если длительность tn импульса помехи не превышает половины тактового интервала Т элементарной посылки передаваемого сигнала, то за время

50 Tan, соответствующее длительности сигна ла серии из и импульсов Tan=f1 Tn, импульсы, поступающие на тактовый С-вход регистра сдвига 5, обеспечивают запись в регистр

Т т

n1< — значений сигнала логической едини2Т цы и np=n-n1 значений сигнала логического нуля.

Например. при скорости передачи информации В=32 КБОД, Тт=31,25 мкс, частоте

30 превышают времени анализа детектором уровня 1 входного сигнала, на выходе этого детектора сохраняется потенциал низкого логического уровня. Время t y анализа уровня входного сигнала регенератора детектором уровня 1 определяется частотой среза

fcp фильтра нижних частот 13, его порядком и порогом срабатывания порогового устройства 14.

Если длительность tn импульса помехи на входе регенератора превышает время 1ду анализа уровня, например, равное одной третьей длительности Тт тактового интервала элементарной посылки передаваемого сигнала, то амплитуда выходного сигнала фильтра нижних частот 13 превышает порог срабатывания порогового блока 14, на выходе которого формируется положительный импульс. Фронт выходного импульса детектора уровня 1 обеспечивает запуск одновибратора 2. выходной импульс которого длительностью тодн, например. тодди=1 мкс, поступая через элемейт ИЛИ 3, осуществляет запуск регенератора серии импульсов 4, формирующего на своем выходе серию. из нечетного числа и импульсов, например, из пяти импульсов.

Период следования Тл выходных импульсов генератора серии импульсов 4 апределяется из соотношения

1788582 следования импульсов генератора серии из и импульсов 4 fn=192 кГц, Tn=5,2 мкс и длительности импульса помехи п=15 мкс"серия из п=5 импульсов обеспечивает запись в регистр сдвига 5п1=2 значений сигнала логической единицы и np=3 значений сигнала логического нуля. При этом, по окончании серии из п=5 импульсов с разрядных выходов 1„,0 регистра сдвига 5 на соответствующие входы мажор ита.рного блока 6 поступает параллельный код, код 00011, . обеспечивающий установку на выходе ма>коритарного блока 6 сигнала логического нуля.

Выходной импульс второго блока задержки 9. задержанный по отношению к выходному импульсу одновибратора 2 на время Ь д2= Т.(п+1), например, на время

1зад2=5,2(5+1)=31,2 мкс, поступая на дийамический С-вход ll,— òpuããåðà 7на информаци онный вход которого поступает сигнал логического нуля, подтверждает нулевое со стояние выходного Д-триггера 7.

При поступлении на вход регенератора принимаемого дискретного сигнала (фиг.

2á), содержащего импульсы помех в паузах, а также имеющего дробления и краевые искажения, обусловленные помехами в канале связи, по окончании времени тджх анализа уровня первого uviiynьса этого дискретного сигнала на выходе детектора уровня 1 формируется положительный импульс (фиг. 2a), фронт которого обеспечивает запуск одновибратора 2. Выходной импульс (фиг. 2) одновибратора 2, поступая через элемент

ИЛИ 3, обеспечивает запуск генератора серии импульсов 4, который формирует на своем выходе серию из нечетного числэ п импульсов. Первый блок задержки 8 обеспечивает задержку входного сигнала регенератора на время, равное времени анализа уровня входного сигнала детектором 1 уровня, например, тз д1=10 мкс.

Серия из и импульсов, поступающих на тактовый С-вход и-разрядного регистра сдвига 5 обеспечивает последовательную запись в ячейки памяти этого регистра сигнала (фиг, 2д), поступающего на er0 информационный Д-вход. Каждый импульс Серии из и импульсов обеспечивает запись в первый (младший) разряд и-Разрядного регистра сдвига 5 соответствующего текущего значения входного информационного сигнала, а также осуществляет сдвиг на один разряд всего содержимого этого регистра (фиг. 2 и, к, и, м, н), Так как про передаче по каналу связи единичного си нала в принимаемом искаженном сигнале (фиг; 2 б) сумма длительностей импульсных сигналов высокого нулей

10 гистр сдвига 5 первого единичного бита

20 2н, и), При этом, с выходов 1...n регистра сдвига 5 на соответствующие входы n-sxoдовьго мажоритарного блока 6 поступает

25 ку на выходе мажоритарного блока 6 потенциала высокого логического уровня, -соответствующего логической еди н и це (фи г, 2п) 30

55 логического уровня на интервале времени

Tan=n Т, превышает сумму длительностей сигналов низкого логического уровня, то серия из нечетного числа и импульсов обеспечивает запись в и-разрядный регистр сдвига

5 числа п1 единиц большего, чем число и, Например, по окончании серии импульсов (фиг, 2 е), обеспечивающих запись в репринимаемого сигнала (фиг, 2д) на выходе первого разряда регистра 5 устанавливается потенциал низкого логического уровня (фиг, 2и), на выходе второго разряда — потенциал высокого логического уровня (фиг. 2к), на выходе третьего разряда — потенциал низкого логического уровня (фиг. 2л), а на выходах четвертого и пятого разрядов — потенциал высокого логического уровня (фиг. параллельный код, например, код 01011 (фиг. 2и, к, л, м, н), обеспечивающий установВыходной импульс (фиг. 2) второго блока аадержки 9, поступая на динамический

С-вход Д-триггера 7, на Д-вход которого поступает сигнал логической единицы (фиг, 2п), обеспечивает установку на выходе этого

Д-триггера потенциала высокого логического уровня (фиг. 2т).

Сигнал логической единицы, формируемый на выходе Д-триггера 7, осуществляет установку в единичное состояние управляющего RS-триггера, 11, выходной сигнал (фиг.

2ж) которого обеспечивает запуск генератора тактовых импульсов 12. Генератор тактовых импульсов 12 вырабатывает импульсы длительностью тт=тодн, например, т=1 мкс, с частотой fT, например, с частотой f,-=32 кГц, равной частоте следования элементарных посылок передаваемого дискретного сигнала, Выходные импульсы (фиг. 2з) генератора тактовых импульсов 12, поступая «ерез элемент ИЛИ 3 на вход генератора серии импульсов 4, обеспечивает его периодический запуск через интервалы времени

Тт, например, Тт= 31,25 мкс. При поступлении каждого тактового импульса генератор серии импульсов 4 вырабатывает серию импульсов (фиг. 2е), обеспечивающую последовательную запись в и-разрядный регистр сдвига 5 сигнала (фиг. 2д), поступающего нл его информационный Д-вход.

При передаче по каналу связи сигнала логического нуля суммарная длительное>ь

1788582

30

40

50 ратора серии импульсов 4. При отсутствии 55 сигналов низкого логического уровня во . входном сигнале регенератора, содержащем импульсные помехи, превышает суммарную длительность сигналов высокого логического уровня, обусловленных помехами в канале связи, вследствие чего, по окончании соответствующей серии из п импульсов, число нулей в выходном параллельном коде регистра сдвига 5 превышает число единиц.

При этом, с выходов 1...n регистра сдвига 5 на соответствующие входы и-входового мажоритарного блока 6 поступает параллельный код, например, код 10100 (фиг. 2 и, к, л, м, н),обеспечивающий установку на выходе мажоритарного блока 6 потенциала низкого логического уровня (фиг. 2п), а соответствующий выходной импульс (фиг. 2р) второго блока задержки 9 обеспечивает установку потенциала логического нуля (фиг .

2т) на выходе Д-триггера 7, Таким образом, по окончании каждой серии из и-импульсов в и-разрядном регистре сдвига 5 фиксируется код, число единиц в котором определяется суммарной длительностью сигналов высокого логического уровня, а число нулей — суммарной длительностью сигналов низкого логического уровня в .искаженном входном сигнале регенератора. Если число единиц в соответствующем параллельном коде, характеризующем входной сигнал регенератора, превышает число нулей п1> пр, на выходе и-входового мажоритарного блока 6 устэнавливается сигнал. логической единицы, а если число нулей в этом коде превышает число единиц п1< пр, то на выходе мажоритарного блока 6 устанавливается сигнал логического нуля.

Выходные импульсы (фиг. 2р) второго блока задер>кки 9 обеспечивают фиксацию значений выходного сигнала мажоритарного блока 6 в Д-триггере 7, на выходе которого формируется цифровой регенерированный сигнал (фи. 2т), не имеющий краевых искажений, дроблений и ложных импульсов.

По окончании передачи дискретного сигнала на вход регенератора. поступают только импульсы, обусловленные помехами в канале связи. При этом, выходные импульсы генератора тактовых импульсов 12, Iloступая через элемент ИЛИ 3, продолжают осуществлять периодический запуск геневходного сигнала по окончании каждой серии из и импульсов нэ выходе мажоритарного блока 6 устанавливается потенциал низкого логического уровня, обеспечивающий наличие потенциала низкого логического уровня на выходе Д-триггера 7.

Выходной сигнал Д-триггера 7 низкого логического уровня разрешает работу счетчика 7, осуществляющего подсчет числа тактовых импул ьсов, соответствующих тактовым интервалам, в течение которых на выходе Д-триггера 7 непрерывно сохраняется сигнал логического нуля. При поступлении на счетный С-вход счетчика 10 числа M тактовых импульсов, например, M-8, соответствующих, следующим подряд, сигналам: логического нуля, на единицут ревышающе- го максимально возможное число N, например, N=7, следующих подряд, тактовых интервалов логического куля в передэваЕмом сигнале, на выходе счетчика 10 формируется положительный импульс (фиг. 2с), обеспечивающий сброс в исходное состояние управляющего RS-триггера 11, При этом, на инверсном выходе управляющего

RS-тригера 11 устанавливается потенциал высокого логического уровня, запрЕщающий подсчет счетчиком 10 тактовых импул ьсов и разрешающий работу одновибратора

2, подготавливая тем самым регенератор к регенерации нового принимаемого дискретного сигнала.

Эффективность предлагаемого изобретения состоит в том, что путем введения в цифровой асинхронный регенератор дискретных сигналов, содержащий детектор уровня, генератор тактовых импульсов, счетчик, Д-триггер, RS-триггер, одновибратор и элемент ИЛИ, двух блоков задержки, мажоритарного блока, генератора серии импульсов и регистра сдвига достигается увеличение помехоустойчивости регенератора.

Увеличение помехоустойчивости регенератора при наличии на его входе потока импульсов помех обеспечивается тем, что в каждом цикле анализа входного сигнала серия из п-импульсов, поступающая на тактовый С-вход и-разрядного регистра сдвига обеспечивает полную смену его содержимого, исключая возможность накопления в регистре логических сигналов от импульсов помех, а, следовательно и возможность формирований ложных сигналов на выходе регенератора.

Кроме того, увеличение помехоустойчивости регенератора обусловлено также вы полнением детектора уровня в виде последовательно соединенных фильтра кижних частот и порогового блока, обеспечивающих уменьшение вероятности ложных запусков регенерэтора импульсами помех и его переключенйя в режим анализа входного сигнала при отсутствии факта пе1788582

12 редачи дискретного сигнала по каналу свя- тельно соединенные RS-триггер, одновибзи. ратор и элемент ИЛИ, отличающийся

Точность воспроизведения в выходном тем; что, с целью повышения помехоустойсигнале: регенератора временных интерва- чивости, введены два блока задержки, маловпередаваемогодискретногосигналаоп- 5 жоритарный блок, генератор серии ределяется только точностью соответствия импульсов и регистр сдвига, информациончастоты генератора тактовых импульсов: ный и тактовый входы и выходы которого тактовой частоте передаваемого дискретно- соединены соответственно с выходом перга сигнала и может быть, при использовании вого блока задержки; вход которого подклюкварцевой стабилизации, очень высокой. 10 чен к входу детектора уровня, с выходом

Обладая более высокой помехоустойчи- генератора серии импульсов, к входу котовостью и обеспечивая высокую точность рого подключен выход элемента ИЛИ, и с воспроизведения временных интервалов входами мажоритарного блока; выход котопередаваемого дйскретного сигнала, пред- рого подключен к информационному входу ложенный регенератор, содержащий 12 15 Д-триггера,динамический вход которого соблоков и элементов, является значительно единен с выходом второго блока задержки. более простым по сравнению с прототипом к входу которого подключен выход элемента по авт.св. %1241486. содержащим 20 бло- ИЛИ, и с тактовым входом счетчика, управков.и элементов, .... ляющий и установочный входы и выход коБолее высокая помехоустойчивость 20 торого соединены соответственно с предложенйого ретенератора, по сравне- инверсным выходом RS-триггера, с выходом нию с прототипом и базовым объектом, при Д-триггера и R-входом RS-триггера, S-вход .использовании этого регенераторав прием- и прямой выход которого соединены соотных устройствах телеуправления и телекон- ветственно с выходом Д-триггера и с выхотроля, обеспечивает увеличение 25 домтенератора тактовых импульсов, выход надежности дистанционного. управления и которого подключен к второму входу элеконтроля, а при использовании в приемных мента ИЛИ, при этом выход детектора уров. устройствах цифровой связи — увеличейие ня соединен с пусковым входом дальности связи, .. одновибратора.

Ф о р м у л а и з о б р е т е н и я 30 2. Регенератор дискретных сигналов по

1, Цифровой асинхронный регейератор п.1, отличающийся тем, что детектор дискретных сигналов, содержащий детек- уровня -содержит последовательно соедитор уровня, генератор тактовых импульсов, ненные фильтр нижнйх частот и пороговый счетчик, Д-триггер, выход которого является . блок, выход которого "является выходом девыходомрегенератора, входом которого яв- 35 тектора уровня, входом которого является ляется вход детектора уровйя, и последова- вход фильтра нижнйх частот, 1788582 и

Л и и

Р т

Редактор

Заказ 77 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", г, Ужгород. ул.Гагарина, 101

P рi g

Составитель В.Романов

Техред М.Моргентал Корректор О. Кравцова