Устройство поиска псевдослучайной последовательности

Иллюстрации

Показать все

Реферат

 

Использование: системы связи с шумоподобными сигналами, Сущность изобретения : устройство поиска псевдослучайной последовательности содержит фильтр нижних частот 1, генератор 2 тактовых импульсов , аналого-цифровой преобразователь 3, делитель частоты 4, коммутаторы 5, 12, 17, 19, адресный счетчик 6, элементы ИЛИ 7, 26, счетчик циклов 8, формирователи 9, 10 управляющих сигналов, регистры 11,21, генератор 13 ПСП, элемент И 14, триггер 15 накопления, арифметико-логический блок 16, триггер 18 обнаружения, оперативный запоминающий блок 20, пороговый блок 22, ключи 24, 25, регистр сдвига 27 с обратными связями. Устройство позволяет уменьшить время поиска псевдослучайной последовательности (ПСП). 1 ил, 1 табл.

СОК)3 СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РеспуБлик (я)5 Н 04 L 7/02, 7/04 гОсудАРстВеннОе пАтентное

ВЕДОМСТВО СССР (ГОспАтент сссР) :МГУ

1):.";Ы, Й3- ПI, (у.

Г ИЫ" 4ОЩ

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4921630/09 (22) 26.03.91 (46) 15.01.93. Бюл. N. 2 (71) Воронежский научно-исследовательский институт связи (72) Н.И.Козленко, Ю.ВЛевченко, В.И.Сапрыкин и И.Г.Павлов (56) Авторское свидетельство СССР

N 1042199, кл, Н 04 1 7/02, 7/04, 1981. (54) УСТРОЙСТВО ПОИСКА ПСЕВДОСЛУЧАЙНОЙ ПОСЛ ЕДОВАТЕЛЬНОСТТИ (57) Использование: системы связи с шумоподобными сигналами. Сущность изобретения: устройство поиска псевдослучайной.. Ы 1788592 А1 последовательности содержит фильтр нижних частот 1, генератор 2 тактовых импульсов, аналого-цифровой преобразователь 3, делитель частоты 4, коммутаторы 5, 12, 17, 19, адресный счетчик 6, элементы ИЛИ 7, 26, счетчик циклов 8, формирователи 9, 10 управляющих сигналов, регистры 11, 21, генератор 13 ПСП, элемент И 14, триггер 15 накопления, арифметико-логический блок

16, триггер 18 обнаружения, оперативный запоминающий блок 20, пороговый блок 22, ключи 24, 25, регистр сдвига 27 с обратными связями. Устройство позволяет уменьшить время поиска псевдослучайной последовательности (ПСП). 1 ил, 1 табл.

1788592

15

20 выходов третьего коммутатора, четвертый выход первого формирователя управляю25 щих сигналов подключен к первому входу

40

Изобретение относится к радиотехнике и может быть использовано в системах связи с шумоподобными сигналами .

Наиболее близким по технической сущности к предлагаемому устройству является 5 устройство поиска псевдослучайных пОследовательностей. Однако устройство-прото-. тип обладает недостатком: большим временем поиска сигнала.

Целью изобретения является уменьшение времени поиска сигнала.

Поставленная цель достигается тем; что в устройство, содержащее по первому входу фильтр нижних частот, последовательно соединенные генератор тактовых импульсов и делитель частоты, адресный счетчик и первый элемент "ИЛИ", выходы которых объединены, счетчик циклов, генератор псевдослучайной последовательности, триггер обнаружения, последовательно включенные оперативный запоминающий блок и пороговый блок, добавляются после- довательноо соединенные аналого-цифровой преобразователь, первый коммутатор, первый регистр и арифметико-логический блок, последовательно включенные второй и третий кбммутаторы, первый и ВТорой формирователи управляющих сигнэлов, элемент И, триггер накопления, четвертый коммутатор, второй регйстр, выходы которых соединены со вторыми входами первого коммутатора и арифметически-логического блока, триггер задержки, двэ ключа, второй элемент ИЛИ и регистр сдвига с обратными связями, при 3 этом выход фильтра нижних частот подключен к первому входу аналого-цифрового преобразователя, второй вход которого соединен с первым выходом делителя частоты, вторым входом адресного счетчика, входом генератора псевдослучайной последовательности и первым входом второго ключа, группа вторых выходов делителя частоты подключена к группе первых входов второго формирователя управляющих сигналов, группа BTopblx входов которого соединена с группой первых выходов счетчика циклов, третий вход первого коммутатора подключен к третьему входу третьего коммутатора и к первому выходу триггера на копления, второй выход которого соединен со вторым входом счетчикэ циклов, группа первых выходов адресного счетчика подключена к группе первых входов второго коммутатора, группа вторых входов которогп соединенэ с группой первых выходов первого формирователя управляющих сигналов, второй "выход адресного счетчика подключен к первому входу первого формирователя управляющих сигналов, второй вход которого соединен с выходом первого элемента ИЛИ, э второй выход — с четвертым входом четвертого коммутатора, первый вход первого элемента ИЛИ подключен ко вторым входам счетчика циклов и триггера накопления, а второй вход соединен с первым выходом триггера обнаружения. первым входом триггера задержки и первым выходом устройства, первый вход счетчика. циклов подключен ко вторым входам элемента И и триггерэ задержки, и второму выходу генератора псевдослучайной последовательности, группа первых выходов которого соединена с группой вторых входов третьего коммутатора, третий выход первоro формирователя управляющих сигнэлов подключен к пятому входу четвертого коммутатора, ко второму входу первого ключа и к третьему входу регистра сдвига с обратными связями, группа первых входов которого соединена с группой вторых входов оперативного зэпоминэющего блока и с группой элемента И, выход которого соединен с первым входом триггера накопления, группы первых, вторых и третьих выходов второго формирователя управляющих сигналов подключены соответственно к группам первых, вторых и третьих входов четвертого коммутатора, группа выходов которых соединена со второй группой входов первого регистра, второй группой входов второго регистра, третьей группой входов арифметико-логического блока, третьей группой входов оперативного запоминающего блока, группа выходов арифметика-логического блока подключена к первой группе входов оперативного запоминающего блока, группа выходов которых соединена с первой группой входов второго регистра, первый вход триггера обнаружения подключен ко, второму входу устройства, э второй вход соединен с первым входом второго элемента ИЛИ и выходом первого ключа, первый вход которого подключен к выходу порогового блока, выход триггера задержки подключен к второму входу второго ключа, выход которого. соединен со вторым входом второго элемента ИЛИ, выход второго элемента ИЛИ подключен ко второму входу регистра сдвига с обратными связями, выход которого соединен со вторым входом устройства.

Блок-схема предлагаемого устройствэ приведена на чертеже, где приняты следующие обозначения: 1 — фильтр нижних чэстот(ФНЧ): 2 - генератор тактовых импульсов (ГТИ); 3 — аналого-цифровой преобразователь (АЦП); 4 — делитель частоты; 5, 12, 17, 1788592

19 — коммутаторы; 6 — адресный счетчик; 7, 26 — элементы ИЛИ; 8 — счетчик циклов; 9, 10 — формирователи управляющих сигналов (ФУС); 11, 12 — регистры; 13 — генератор псевдослучайной последовательности (ПСП); 14 — элемент И; 15 — триггер накопления; 16 — арифметически-логический блок (АЛ Б); 18 — триггер обнаружения; 20 — оперативный запоминающий блок (ОЗБ); 22— пороговый блок; 23 — триггер задержки; 24, 25 — ключи;; 27 — регистр сдвига с обратными связями (РСОС).

Блок-схема предлагаемого устройства имеет следующие функциональные связи: по входу последовательно соединенные

ФНЧ1, АЦПЗ, коммутатор 5, регистр 11, АЛ Б16, 03 Б20 и регистр 21, выходы которого подключены ко вторым входам АЛБ16 и . коммутатора 5, последовательно соединенные ГТИ2, делитель частоты 4, адресный счетчик 6, коммутатор 12, выходы которого подключены ко вторым входам коммутатора

17, первые входы коммутатора 17 соедине.ны с первыми входами генератора ПСП13, второй выход которого подключен ко второму входу элемента И 14, первому входу счетчика циклов 8 и второму входу триггера задержки 23, входы коммутатора 17 соединены со вторыми входами ОЗБ20 и первыми входами РСОС27, первый выход делителя частоты 4 подключен ко второму входу

АЦПЗ, ко входу генератора ПСП13 и к первому входу ключа 25, вторые выходы дели.теля частоты 4 соединены с первыми входами ФУС10, вторые входы которого подключены к первым выходам счетчика циклов 8, первые, вторые и третьи группы выходов ФУС10 соединены соответственно с первыми, вторыми и третьими группами входов коммутатора 19; четвертый вход которого подключен ко второму выходу ФУС9, пятый вход коммутатора 19 соединен с . третьим выходом ФУС9,, и третьим входом

РСОС27 и вторым входом ключа 24, первый вход которого подключен к выходу порого. вого блока 22, а выход соединен с первым входом элемента ИЛИ 26 и вторым входом триггера обнаружения 18, входы порогового блока 22 подключены к выходам ОЗБ20, группа выходов коммутатора 19 соединена со второй rpynnoA входов регистра 11, второй группой входов регистра 21, третьей группой входов АЛБ16, третьей группой входов ОЗБ20, третий вход коммутатора 5 подключен к первому выходу триггера накопления 15 и третьему входу коммутатора

17, второй выход триггера накопления 15 соединен со вторым входом счетчика цйклов 8, второй выход счетчика циклов 8 подключен ко второму входу триггера накопления 15, первому входу элемента

ИЛИ 7 и второму входу адресного счетчика

6, второй выход которого соединен с первым входом ФУС9, выход триггера обнару5 жения 18 является первым выходом устройства, соединен с первым входом триггера задержки 23 и через второй вход эле мента ИЛИ 7 подключен ко второму входу

ФУС9, первые выходы которого соединены

10 со вторыми входами коммутатора 12, а четвертый выход подключен к первому входу элемента И 14, выход элемента И 14 соединен с первым входом триггера накоплейия

15, первый вход триггера обнаружения 18

15 подключен ко второму входуустройства, выход триггера задержки 23 соединен со вторым входом ключа 25, выход которого через второй вход элемента ИЛИ 26 подключен ко второму входу РСОС27, выход РСОС27 яв20 ляется вторым выходом устройства.

Предлагаемое устройство работает следующим образом.

С приходом внешнего импульса "Установка" на "S" вход триггера обнаружения 18

25 устройство переводится в режим поиска

ПСП, который состоит из этапов; 1) накопления, 2) быстрого корреляционного преобразования Уолша (БКПУ), 3) считывания, Этим сигналом триггер обнаружения 18 устанав30 ливается по инверсному выходу в состояние

nor, "0", Сигнал лог. "0" с инверсного выхода триггера 18 через элемент ИЛИ 7 подается на "R" вход ФУС9 и снимает его нулевую начальную устайовку; После снятия нулевой

35 начальной установки ФУС9 под действием импульсов окончания счета (ИОС), поступающих с выхода переноса адресного счетчи ка 6, вырабатывает импульс начала накопления (ИНН). ИОС адресного счетчика

40 6 являются для ФУС9 тактовыми и следуют непрерывно, поскольку адресный счетчик 6 постоянно работает в режиме счета тактовых импульсов, поступающих от ГТИ2 через делитель частоты 4.

45 ИНН с ФУС9 поступаетчерез элемент И

14, где происходит его ".привязка" к импуль.су конца последовательности (ИКП) генератора ПСП13, íà "S" вход триггера накопления 15 и переводйт его no прямому

50 выходу в состояние лог, "1", а по инверсному выходу в состояние лог, "0", Сигнал с прямого выхода триггера накопления 15 служит первым сигналом управления коммутаторами 5, 17 (СУК1). СУК1 уровня лог.

55 "1" переключает коммутаторы 5, 17 таким образом, что на их выходы начинают проходить сигналы этапа накопления, Аналогично, под действием СУК2, СУКЗ уровня лог

"0", поступающих с ФУС9, коммутатор 19 начинает пропускать под"выход сигналы уп1788592 равления с ФУС10 этапа накопления. СУКЗ подается еще на управляющий вход ключа

24 и уровнем лог. "0" держит его в закрытом состоянии, Кроме того, сигнал лог."0" с инверсного выхода триггера накопления 15 поступает на "R" вход счетчика циклов 8 накопления и снимает нулевую начальную. установку. С этого момента счетчик циклов

8 начинает считывать ИКП ГЕНЕРАТОРА

ПСП13, Выходная ПСП на этапе накопления после фильтрации в ФНЧ1 поступает на АЦПЗ, где с помощью тактовых импульсов с делителя частоты 4 производится дискретизация. ее по времени и квантование по уровню.

Преобразованная в АЦПЗ в цифровую форму ПСП параллельным и-разрядным кодом, . через открытый коммутатор 5 поступает на вход регистра 11, в котором записывается с помощью первых тактовых импульсов регистра (ТИР r.1) с частотой следования информации. На первом цикле этапа накопления (записи первой длины ПСП) сигнал с выхода регистра 11 поступает на прямую через

АЛБ16 на вход ОЗБ20. Режим прямого пропускания информации обеспечивается в

АЛБ16 с помощью сигналов управления; М вЂ” режим работы,(31„.S4) — выбор функции (ВФ), Сл — перенос, поступающих с коммутатора 19, Выходной сигнал информации записывается в ОЗБ20 в темпе его поступления по адресам (Ao...Arn), подающимся от . генератора ПСП13 через коммутатор 17, под действием сигналов управления; В К вЂ” выбор кристалла, 3/с — запись/считывание, прихо дящих с выхода коммутатора 19, Генератор

ПСП13 выполнен по схеме со встроенными сумматорами, поэтому при записи сигнала входной ПСП в ОЗП20 по адресам генератора 13 производятся перестановки Элементов ПСП и тем самым перевод ПСП в базис функций Уолша. Таким образом, на этапе накопления в конце первого цикла в ОЗБ20 оказывается записанной первая ПСП в виде одной из реализаций функций Уолша. Окончание первого цикла накопления фиксируется счетчиком циклов 8 по записи в него первого ИКП с генератора ПСП13. По состоянию счетчика 8, ФУС10 определяется окон .ание первого цикла этапа накопления и меняет сигналы управления ВФ S2 и М для

АЛ616 с уровня лог. "1" на уровень лог. "0". а сигналы ВФ S1 — с уровня лог. "0" 4а уровень лог. "0", Под действием измененных сигналов управления ВФ Sj, Sz u M

АЛБ16 переводится в режим суммирования входных сигнал(в, Начиная со второго цикла на этапе накопления информация предыдущего цикла выписывается с помощью управляющих сигналон з/с и ВК из ОЗБ20

ПСП на матрицу Адамара, т.е, вычисление коэффициентов корреляция с функциями

45 Уолша. Для этого на этапе БКПУ адреса (Ао".Am) на ОЗБ20 поступают с адресного счетчика 6 через последовательно включенные коммутаторы 12; 17. Сам этап БКПУ делится на несколько циклов, длительность

50 которых определяется периодом раба-ы адресного счетчика 6, а номер цикла — состоянием ФУС9. В зависимости ат номера цикла

БКПУ, задаваемого ФУС9, с помощьк коммутатора 12 производится перестановка от

55 цикла к циклу выходных разрядов адресов адресного счетчика 6 по определенному алгоритму, в соответствии с известным графом, Процесс вычисления коэффициентов корреляции с функциями Уолша произва10

40 по адресам генератора ПСП13, переписывается под действием ТИРг.2, поступающих с коммутатора 19 в регистр 21 м суммируется с вновь приходящей на АЛБ16 информацией. Результат суммы в конце каждого тактового интервала записывается снова в ячейки ОЗБ20 по адресам генератора

ПСП13. Так происходит до тех пор, пока счетчик циклов 8 не отсчитывает заданное число накоплений

Кактолько в счетчик циклов 8 запишется последний ИКП с генератора ПСП13, на выходе переноса счетчика циклов 8 появляется импульс окончания накопления (ИОН), который подается на R входы адресного счетчика 6 и триггер накопления 15 и, через элемент ИЛИ 7, íà R вход ФУС9. ИОН сбра-, сывается адресный счетчик 6, ФУС9 и триггер накопления 15 в начальное состояние.

Этим самым производится схема логических уровней сигналов управления коммутаторами для переключения их на этап БКПУ и подготовка адресного счетчика 6 и ФУС9 к работе на.этапе БКПУ с начального состояния. Сигнал уровня лог. "1" с инверсного выхода накопления 15 подается на R вход счетчика циклов 8 и сбрасывает его в нулевсе состояние, которое держится да начала следующего этапа накопления (очередной смены состояния триггера накопления 15)

СУК1 с прямого выхода триггера накопления 15 уровня лог. "0" переключает коммутатор 5 таким образом, что через него начинает проходить сигнал с выхода регистра 21, а коммутатор 17 переключается в режим пропускания сигнала с коммутатора 12.

Кроме этого, под действием СУК2 уровня лог. "1" и СУКЗ уровня лог. "0" коммутатор

19 переключает на выход сигналы управления режима БКПУ, поступающие с ФУС10, На этапе БКПУ производится перемножение записанной в ОЗБ20 реализации

1788592

10 порогового блока 22 появляется импульс обнаружения информации (ИОИ), Этот импульс через замкнутый ключ 24 поступает на

R-вход триггера обнаружения 18 и устанав5 ливает его по инверсному выходу в состояние лог. "1". Сигнал уровня лог, "1" с инверсного выхода триггера обнаружения

18 и является выходным сигналом обнаружения информации (СОИ) устройства, Кро10 ме того, ИОИ с выхода ключа 24 подается через элемент ИЛИ 26 на вход синхронизации РСОС27 и записывает параллельным ходом в РСОС27 номер адреса (Ao...Am) с коммутатора 17 ячейки ОЗБ20, в которой

15 была обнаружена информация, т.е, коэффициент корреляции превысил пороговое значение, СОИ с инверсного выхода триггера обнаружения 18 проходит через элемент

ИЛИ 7 и останавливает работу ФУС9, сбра20 сывая его по входу R в нулевое состояние.

Сформированный за счет этого СУКЗ уровня лог. "0" с ФУС9 размыкает ключ 24 и переключает РСОС27 в режим последовательной записи. СОИ с инверсного выхода

25 триггера обнаружения 18 поступает также на информационный вход триггера задержки 23, на выход синхронизации которого подаются ИКП с генератора ПСП13. Здесь происходит "привязка™ СОИ к тактовым

30 ИКП, т,е. СОИ на выходе триггера задержки

23 появляются с некоторым запаздыванием, обусловленным временем появления первого ИКП с момента поступления на вход

СОИ. СОИ с выхода триггера задержки 23

35 поступает на управляющий вход ключа 25 и переводит его в замкнутое состояние, Тактовые импульсы с выхода делителя частоты

4 через замкнутый ключ 25 и через элемент

ИЛИ 26 подаются на вход синхронизации

40 РСОС27, и, под действием этих импульсов, РСОС27 начинает генерировать ПСП с начального состояния, обусловленного записанным параллельным кодом адреса ячейки

ОЗБ20, в которой была обнаружена инфор45 мация, т.е. синхронно с принимаемой ПСП.

Выходной сигнал с РСОС27 является вторым выходным сигналом устройства.

Если при считывании иэ ОЗБ20 информации порог в пороговом блоке 22 не пре50 вышен. то по окончании одного цикла считывания ФУС9 под действием ИОС с адресного счетчика 6 вырабатывает ИНН, под действием которого весь процесс поиска сигнала автоматически повторяется заново

5 до тех пор, пока сигнал не будет обнаружен, дится следующим образом. На этапе БКПУ в первом цикле под действием управляющих сигналов адресов (АО.„Am), ВК и з/с из

ОЗБ20 выписываются стоящие рядом пары чисел (О и 1, 2 и 3, 4 и 5 и т,д.) и затем хранятся соответственно в регистре 11 и регистре 21, С помощью сигналов управления ВФ, Сп, М в АЛБ16 производится последовательно сложение и вычитание в регистрах 11, 21 пар чисел. Полученные суммы и разности записываются в ячейки памяти ОЗБ20, причем записывается в ячейку, из которой было считано первое слагаемое, а разность записывается в ячейку, из которой было считано второе слагаемое, т.е. производится операция "бабочка". С окончанием первого цикла БКПУ адресный счетчик 6 вырабатывает ИОС, который записывается в

ФУС9 и свидетельствует о начале второго цикла. Во втором цикле ФУС9 формирует

СУК (4...Q) соответственно второму циклу

БКПУ, под действием которых коммутатор

12 изменяет порядок следования адресов (Ao...Am) с адресного счетчика 6 и устанавливает их в соответствии со вторым циклом графа Уолша-Адамара. Во время этого цикла из ОЗБ20 выписываются по переставленным адресам (АО...Am) также попарно числа:

0 и 2, 1 и 3, 4 и 6 и тд., а затем с ними проводится та же операция "бабочка", что и в первом цикле, В дальнейшем работа устройства на этапе БКПУ происходит аналогично описанным выше двум циклам, а адреса (AO...Am) для ОЗБ20 переставляются от цикла к циклу в соответствии с графом.

Таким образом, к концу этапа БКПУ в ОЗ 620 оказываются записанными коэффициенты корреляции принятой ПСП с функциями

Уолша, Как только ФУС9 отсчитывает по ИОС с адресного счетчика 6 заданное число циклов БКПУ, на его выходах формируются

СУКЗ уровня лог, "1" и СУК2 уровня лог. "0", с появлением которых устройство переходит на этапе считывания, Под действием

СУКЗ и СУК2 этих уровней коммутатор 19 переключает нэ выход с ФУС10 сигналы управления этапа считывания. Кроме того, СУКЗ уровня лог. "1" замыкает ключ 24 и переключает РСОС27 в режим параллельной записи сигнала. ФУС9 формирует также на этапе считывания СУК (4...Q) такого вида, при которых через коммутатор 12 адреса (Ао...Am) с адресного счетчика 6 проходят в нормальном порядке (не переставленными). 5

С помощью сигналов управления этапа считывания ОЗБ20 переключаются в режим считывания информации. Считываемая из

ОЗБ20 информация подается на пороговый блок 22, Если порог превышен, то на выходе

Техническую эффективность предлагаемого устройства в сравнении с устройствомпрототипом можно показать на следующем примере, Максимальное время поиска ПСП

1788592 в устройстве-прототипе определяется выражением:

М N Тнак .1 4 т1- - -- — „ —, «мL

ГДЕ Тна»1= — а — — ДЛИтЕЛЬНОСтЬ НаКЭПЛйВаЕ1m мого сегмента входйого сигнала;

М вЂ” коэффициент пересчета счетчика циклов 19 прототипа;

L — число разрядов регистров 4, 5 прототипа при одной выборке на длине элемента

ПСП;

N — число элементов ПСП;

К= — -1

fm

Яб — тактовая частота регистра 5 прототипа;

Sm — тактовая частота входной ПСП.

Максимальное время поиска ПСП в предлагаемом устройстве:

N Тб

Т2=Тнак.2 + tag2N

ГдЕ Тнак.2= — ВрЕМя НаКОПЛЕНИя СИПНаyN

m ла; у — число накапливаемых периодов

ПСП;

Тб — время выполнения одной операции

"бабочка" (считывание двух чисел из ОЗБ, суммирование, вычисление и запись результатов в ОЗБ)

При одинаковой помехоустойчивости

УСтРОйСтВ (Тнак.1=Тнак.2) ВРЕМЯ, ЗатРаЧИВаЕмое на поиск устройством -прототипом, больше в число раз, равное;

Т1 т2 (1+М т

N fm

1 fg — fm) 1+ — — !О921 Ч)

Исходя из быстродействия существующей элементной базы, можно положить

Яб=1МГц. Тб=2мкс. Для того, чтобы определить практически реализуемые значения L. необходимо оценить зависимость объема аппаратуры устройства-протбтипа, от длины регистров 4, 5 прототипа. При использовании для построения блоков 4, 5 прототипа микросхем типа 533 И Р16 (4-х разрядные регистры), а для построения блока 6 прототипа — 533ЛП5 (четыре сумматора по модулю два) и 533ИПЗ (4-х разрядный АЛБ) общее число корпусов в блоках 4, 5, 6, составит;

N» =д L.

5 . а их мощность потребления

1 1

Р=Ц Рир+ Рлп +Рип), 2 4 где Рир — мощность потребления микросхемы 533И Р16 (115 мВт);

Рап — мощность потребления микросхемы 533ЛП5 (50 мВт);

Рип — мощность потребления микросхемы 533ИПЗ (184, 25 мВт), В таблице приведены значения N» и Р для некоторых .

Исходя из таблицы видно, что практически реализация устройства-прототипа целесообразна при L не более 64.

Формула изобретения

Устройство поиска псевдослучайной последовательности, содержащее фильтр нижних частот, вход которого является первым входом устройства, последовательно соединенные генератор тактовых импульсов и делитель частоты, а также генератор

25 псевдослучайной последовательности (ПСП), счетчик циклов, триггер обнаружененные оперативный запоминающий блок и пороговый блок, отл и ча ю щ е е с я тем, что, с целью уменьшения времени поиска

ПСП, в него введены последовательно сое35 диненные аналого-цифровой преобразователь (АЦП), первый коммутатор, первый регистр и арифметико-логический блок, последовательно соединенные второй и третий коммутаторы и регистр сдвига с обратными связями, первый и второй формирователи управляющих сигналов, элемент И, триггер накопления, четвертый

45 коммутатор, второй регистр. выходы которого соединены с соответствующей группой входов первого коммутатора и арифметикологического блока, триггер задержки, ключи и второй элемент ИЛИ, при этом выход фильтра нижних частот соединен с входом

АЦП, тактовый вход которого соединен с первым выходом делителя частоты, с входом адресного счетчика, входом генератора

ПСП и входом первого ключа, другие выходы делителя частоты соединены с первой группой входов второго формирователя уп равляющих сигналов, вторая группа входов которого соединена с соответствующими выходами счетчика циклов, управляющий вход первого коммутатора соединен с уп50

30 ния, адресный счетчик, вход сброса которого соединен с первым входом первого элемента ИЛИ,. и последовательно соеди14

1788592

Состаеитепь В.Сапрыкин

Техред М.Моргентал Корректор С.Юско

Редактор

Заказ 77 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035. Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101 равгяющим входом третьего коммутатора и с прямым выходом триггера накопления, инверсный выход которого соединен с установочным входом счетчика циклов, выходы адресного счетчика соединены с соответствующим входом второго коммутатора, управляющие входы которого соединены с соответствующими выходами первого формирователя управляющих сигналов, тактовый вход которого соединен с выходом переноса адресного счетчика, а установочный вход первого формирователя управляющих сигналов соединен с выходом первого элемента ИЛИ, первый вход которого соединен с соответствующим выходом счетчика циклов и первым входом триггера накопления, а второй вход первого элемента ИЛИ соединен с инверсным выходом триггера обнаружения и первым входом триггера задержки, счетный вход счетчика циклов соединен с первым входом элемента И, вторым входом триггера задержки и первым выходом генератора ПСП, другие выходы которого соединены с соответствующими входами третьего коммутатора, выход первого сигнала управления первого формирователя управляющих импульсов соединен с первым управляющим входом четвертого коммутатора, а выход второго сигнала управления — с вторым управляющим входом четвертого коммутатора, управляющим входом второго ключа и с управляющим входом регистра сдвига с обратными связями, группа входов которого соединена с соответствующими адресными входами

5 оперативного запоминающего блока, выход импульса начала накопленйя первого формирователя управляющих импульсов через элемент И соединен с вторым входом триггера накопления, первая, вторая и третья

10 группы выходов сигнала управления второго формирователя управляющих сигналов через четвертый коммутатор соединены с управляющими входами первого и второго регистров, оперативного запоминающего "

15 блока и арифметико-логического блока, выходы которого через оперативный запоминающий блок соединены с соответствующими входами второго регистра, выход порогового блока через второй

20 ключ соединен с первым входом триггера обнаружения и первым входом второго элемента ИЛИ, второй вход которого соедийен с выходом триггера задержки через первый ключ, выход второго элемента ИЛИ соеди25 нен с соответствующим входом регистра сдвига с обратными связями; причем второй вход, инверсный выход триггера обнаружения и выход регистра сдвига с обратными связями являются соответственно входом

30 импульса установки, первым и вторым выходами устройства.