Устройство для формирования базисно-тригонометрических функций

Иллюстрации

Показать все

Реферат

 

Изобретение относится к вычислительной технике, предназначено для формирования сложных структур сообщений, фазо-частотного синтеза и может быть использовано в системах при решении задач в гидрои радиолокации, акустике и медицине , в системах анализ-синтез речевых сигналов, в адаптивных системах. Цель изобретения - расширение класса решаемых задач за счет введения алгоритма независимого управления структурой и параметрами выходного сигнала. Устройство содержит генератор тактовых импульсов, два счетчика , два регистра, накапливающий сумматор, блок памяти, три цифроаналоговых преобразователя , блок постоянной памяти, фильтр нижних частот, два дешифратора, три мультиплексора, коммутатор и накопитель фазы. 1 з.п.ф-лы, 3 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК., SU, 1792542АЗ (я)ю G 06 G 7/26

ГОСУДАРСТВЕННОЕ ПАТЕНТНОЕ

ВЕДСгМСТВО СССР (гос0лтент сссР) ОПИСАНИЕ ИЗОБРЕТЕНИЯ чг Ц ; (ф,,",г 1 Я ! г ча

К ПАТЕНТУ л

° и „

Изобретение относится к вычислитель- частоты и номера разряда сумматора с поной технике, предназначено для формиро следовательной передачей информации; вания сложных структур сообщений, функциональные ограничения по реализа фазо- частотного синтеза и может быть ис- ции множества алгоритмов; отсутствие воз-.. 4 пол зовано в систзмах при решении за„ ач можности формирования сложного сигнала, s гйдро- и радиолокации, акустике и меди- содержащего в каждый момент времени цине, в системах анализ-синтез речевых множество спектральных составляющих ин- у . сигналов, s адаптивных системах. формативных частот. Дь

Известен цифровой генератор частоты, содержащий генератор тактовых импуль- Наиболее близким техническим решесов, два счетчика. коммутатор, блок посто-. нием, выбранным в качестве прототипа, явя нного и два блока оперативного ляется формирователь многочастотного,1 запоминающих устройств. сумматор, эле- сигнала, содержащий генератор тактовых (Д ме т И и два регистра, принцип которого импульсов, счетчики, формировател имосйован на формировании цифровых после- пульсов, два блока памяти, регистры, цифдов ательностей, образующих сетку частот; ро-аналоговые преобразователи, цифровую Недостатками известного цифрового ге- линию задержки, сумматоры, управляемый нератора частот являются: регулярность инверторифильтрнижнихчастот, Совокупсет и частот и отсутствие возможности из- ность указанных элементов и их взаимосвя мейения ее последовательности; ограниче- зи позволяют реализовать принцип ния, накладывэемые на соотношение кода кусочно-линейной аппроксимации при вос1 (21) 4891944/24 (22) 7.12.90 (46) 0.01,93. Бюл. hh 4 (75) .Б. Ордынский и И.Ю. Боронов (73) А.Б. Ордынский (56) Авторское свидетельство СССР

Ва 1 28098, кл. G 08 G 1/02, 1984.

Авторское свидетельство СССР

ЬЬ 1 67128, кл, Н 03 В 19/00, 1985. .I. (54) УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ

БАЗИСНО-ТРИГОНОМЕТРИЧЕСКИХ ФУНКЦ91Й (57) Изобретение относится к вычислительной,технике, предназначено для формироI ванйя сложных структур сообщений, 1 фаза-частотного -синтеза и может быть использовано в системах при решении задач в гидро- и радиолокации, акустике и медицине, в системах анализ-синтез речевых сигналов, в адаптивных системах. Цель изобретения — расширение класса решаемых задач за счет введения алгоритма независимого, правления структурой и параметрами вь одного сигнала. Устройство содержит генератор тактовых импульсов, два счетчика, два регистра, накапливающий сумматор, блок памяти, три цифроаналоговых преобразователя, блок постоянной памяти, фильтр нижних частот, два дешифраторэ, три мультиплексора, коммутатор и накопитель фазы. 1 з,п.ф-лы, 3 ил.

1792542 плексор, первый информационный вход которого соединен с четвертым информационпроизведении синусоидального выходного сигнала.

Недосгатками известного устройства являются; ограничение функциональных возможностей, связанное с алгоритмическими особенностями устройства; узкий диапазон и стационарность частотных составляющих, ofñóòñòâèå гибкого управлейия структурой и уровнем выходного сигнала, исключена возможность по нормированию уровня выходного сигнала при использовании переменного количества частотообразующих составляющих.

Цель изобретения — расширение класса решаемых задач за счет введения алгоритма распределенного управления структурой и параметрами выходного сигнала, Указанная цель достигается тем, что в устройство формирования базисно-тригонометрических функций, содержащее генератор тактовых импульсов, соединенный выходом со счетным входом первого счетчика, вход параллельной загрузки которого подключен к выходу подтверждения записи

nepsoro регистра и соединен со входами

СБРОС второго счетчика и накапливающего сумматора, выход переноса соединен с входами записи первого и второго регистров, информационный вход соединен с первым информационным выходом блока памяти, второй информационйый выход которого соединен с информационным входом первого цифра-аналогового преобразователя, третий информационный выход соединен с первым адресным входом постоянного запоминающего устройства, информационный выход которого подключен к информационному входу накапливающего сумматора, выход подтверждения записи которого соединен со счетным входом второго счетчика, информационный выход которого соединен с информационным входом второго регистра, а информационный выход накапливающего сумматора соединен с информационным входом первого регистра, информационный выход которого является цифровым выходом устройства и соединен с информационным входом второго цифро-аналогового преобразователя, вы- ход которого подключен ко входу опорного напряжения первого цифро-аналогового преобразователя, соединенного выходом со входом фильтра нижних частот, а выход последнего является аналоговым выходом устройства, введены первый дешифратор, адресный вход которого является адресным входом устройства, вход разрешения является входом обращения к устройству. а информационный выход подключен ко входу обращения блока памяти, первый мультиным выходом блока памяти, второй дешифратор, адресный вход которого соединен с информационным выходом первого мультиплексора, второй мультиплексор, информационный вход которого соединен с пятым информационным выходом блока памяти, а выход подключен к второму адресному входу постоянного запоминающего

10 устройства, третий мультиплексор, информационный вход которого соединен с шестым информационным выходом блока памяти, адресный вход соединен с адрес15 ным входом второго мультиплексора, вторым информационным входом первого мультиплексора и первым информационным выходом первого счетчика, а выход соединен с третьим адресным входом коммутатор, управляющий вход которого подключен к седьмому информационному выходу блока памяти и соединен со входом

СБРОС nepsoro счетчика и входом управления первого мультиплексора, первый вход подключен ко второму информационному выходу первого счетчика и соединен с входом записи накапливающего сумматора, 30 второй вход соединен с входом записи блока памяти и является входом записи устройства, третий цифро-аналоговый преобразователь, информационный вход которого соединен с информационным выходом

35 второго регистра, выход соединен со входом опорного напряжения второго цифроаналогового преобразователя, а вход опорного напряжения является входом устройства, накопитель фазы, информационный выход которого соединен с четвертым

40 адресным входом постоянного запоминающего устройства, первый и второй входы записи соединены соответственно с первым и вторым выходами коммутатора, вход разрешения соединен с информационным выходом второго дешифратора, а инфор45 мационный вход соединен с информационным входом блока памяти и является информационным входом устройства.

Накопитель фазы содержит первый блок регистров, информационные входы которых объединены и подключены к информационному входу блока памяти и информационному входу устройства, входы записи объединены и соединены со вторым выходом коммутатора, информационные выходы регистров первого блока регистров соединены с первыми информационными входами блока сумматоров соответственно, входы разрешения регистров первого блока

20 постоянного запоминающего устройства и информационным входом второго счетчика, 1792542 регистров подключены к информационному вь|ходу второго дешифратора и соединены со входами разрешения регистров второго блока регистров соответственно, информационные входы которых подключены к информационным выходам соответствующих сумматоров, входы записи объединены и соединены с первым выходом коммутатора, ийформационные выходы объединены и соединены со вторыми информационными входами сумматоров и четвертым адресным входом постоянного запоминающего устройства.

На фиг.1 представлена структурная схема устройства; на фиг.2 — структурная схема накопителя фазы; на фиг.З вЂ” структурная схема первого счетчика.

Устройство формирования базиснотригонометрических функций содержит генератор 1 тактовых импульсов, первый 2 сЧетчик, первый 3 регистр, содержащий цифровой выход 10 устройства, второй 4 советчик, накапливающий сумматор 5 (НС 5), в1 орой 6 регистр, блок памяти 7 (БП 7), включающий входы устройства информационный 26 и записи 22, первый 8 цифроаналоговый преобразователь (ЦАП 8), прстоянное запоминающее устройство 9 (ПЗУ 9), второй ЦАП 11, фильтр нижних час. тЬт 12 (ФНЧ 12), содержащий аналоговый в ход 13 устройства, первый 14 дешифратор, включающий входы устройства адресный 15 и обращения 16, первый 17 мультиплексор, второй 19 и третий 20 мультиплексоры, коммутатор 21, третий ЦАП 23, включающий вход 24 опорного напряжения устройства, накопитель фазы 25 (НФ 25), накопитель фазы 25 содержит первый блок регистров 27.1...27,m, блок сумматоров.

28.1;.;28.m и второй блок регистров

29.1...29.m. Первый 2 счетчик содержит последовательно соединенные счетчики 30 и, 31.

Первый 2 счетчик предназначен для синхронизации работы накопителя фазы 25, накапливающего сумматора 5 и формированйя сигналов завершения выполнения цик-! ла работы устройства, Первый 17 мультиплексор предназначен для мультиплексирования двух потоков информации, один из которых используется

e режиме программирования (от блока па« яти 7), а второй (от первого 2 счетчика) — в режиме формирования выходного сигнала.

Первый 14 дешифратор предназначен для преобразования адресной информации, поступающей по адресному входу 15, в сигналы инициализации областей памяти в блоке памяти 7, в которые записываются

30 мени сигналов инициализации, обеспечивающих в дискретные моменты времени перевод в активное состояние каждого из m каналов накопителя фазы 25.

Многоканальный накопитель фазы 25

35 обеспечивает хранение констант фазовых приращений (Л i) формирование независи40

45 выходного сигнала устройства, поступающих со второго информационного выхода

25 соответствующие информационные данные, Блок памяти 7 выполняет функцию хранения управляющей информации, функционально ориентированной на: установку режимов работы устройства с помощью коммутатора 21, первого 17 мультиплексора и первого 2 счетчика; выбор области ПЗУ 9, в которой содержится информация о соответствующей функции выходного сигнала; сопряжение числа инициированных (программно определенных) каналов накопителя фазы 25 с результатом накопления информации в накапливающем сумматоре 5 посредством управления ПЗУ 9 через третий 20 мультиплексор; управление уровнем выходного сигнала через первый ЦАП 8; управление номером канала в накопителе фазы 25 в режиме программирования через первый 17 мультиплексор и второй 18 дешифратор; программирование коэффициента деления первого 2 счетчика с целью расширения частотного диапазона формируемых выходных сигналов; задание режимов воспроизведения шумоподобных сигналов с помощью второго 19 мультиплексора.

Второй 18 дешифратор предназначен для формирования распределенных во времых цифровых последовательностей с приращениями (Л ), m) в каждом иэ m каналов, которые поступают на адресный вход ПЗУ 9 в мультиплексном режиме.

Коммутатор 21 предназначен для коммутирования сигналов записи в режиме программирования, поступающих со входа

22 устройства, и в режиме формирования первого 2 счетчика.

Второй 19 мультиплексор предназначен для инициализации страниц ПЗУ 9, содержащих таблицы случайных. чисел, при воспроизведении сложной структуры сигнала с псевдослучайным распределением мгновенных числовых эквивалентов.

ПЗУ 9 предназначено для хранения информации, обеспечивающей преобразование входной цифровой последовательности в цифровое представление стандартных тригонометрических и нестандартных специальных функций, таблицы случайных чи1792542 сел, а также страницы с нулевой информацией, Третий 20 мультиплексор предназначен для включения (отключения) функциональной страницы ПЗУ 9 при программно определенном, в собтветствии с выполняемым алгоритмом, канале накопителя фазы 25.

Накапливающий сумматор 5 и первый 3 регистр предназначены соответственно для накопления текущих значений, программно 10 определенных каналов накопителя фазы 25 и преобразованных в ПЗУ 9, на интервале цикла ийициализации всех каналов накопителя фазы 25 и хранения результата предыдущего рабочего цикла соответственно.

Второй 4 счетчик и второй 6 регистр предназначены для подсчета числа каналов накопителя фазы 25, используемых для реализации заданной функции, и хранения зафиксированного числа во втором 4 счетчике на протяжении каждого рабочего цикла onроса каналов накопителя фазы 25 соответственно, что позволяет выполнять автоматическое нормирование уровня вы- ходного сигнала в соответствии с числом программно определенных каналов накопителя фазы 25, т.е. числа частотообразующих составляющих.

Третий ЦАП 23 совместно со вторым 4 счетчиком и вторым 6 регистром предназначен для преобразования входного опорного напряжения в выходное напряжение, которое пропорционально количеству программно инициированных каналов накопителя фазы 25.

Второй ЦАП 11 предназначен для преобразования цифровых данных, поступающих от первого 3 регистра, в пропорциональное аналоговое найряжение реализуемой функции.

Первый ЦАП 8 предназначен для управления уровнем выходного сйгнала в диапазоне разрядности цифрового кода, поступающего с блока памяти 7.

Взаимодействие элементов устройства (фиг,1) описывается двумя режимами: программирования и воспроизведения функций. Рассмотрим каждый из них.

Режим программирования, В устройстве использован интерфейс "Общая шина", который позволяет управлять режимами работы, программировать вид реализуемой функции, задавать параметры и структуру выходного сигнала. 8 начальный момент по входу 16 поступает сигнал обращения, который производит установку в активное состояние первый 14 дешифратор, По адресной информации на входе 15 производится выбор одной из областей блока памяти 7, в которую записывается соответствующая

40 информация с информационного входа 26 сигналом записи, поступающего на вход 22 устройства, В состав блока памяти 7 входят информативные регистры уйравления режимами работы устройства с использованием первого 2 счетчика, йервого 17 мультиплексодра и коммутатора 21; задания функции и структуры выходного сигнала при ээдействий ПЗУ 9 и второго 19 мультиплексора; управления количеством и номером каналов накопителя фазы 25 (НФ 2o), которые необходимы для реализации конкретного алгоритма формирования структуры выходного сигнала, для чего используется третий 20 мультиплексор; управления уровнем выходного сигнала с использованием первого

ЦАП 8: распределения и идентификации каналов НФ 25 в режиме программирования с испельэованием первого 17 мультиплексора и второго 18 дешифратора; управления формированием частотных свойств выходного сигнала с помощью 2 счетчика, Алгоритм программирования включает формирование следующих сигналов управления: установка коммутатора 21 в режим передачи сигналов записи, поступающих со входа 22, которые осуществляют запись констант Л i в первый блок регистров

27.1...27,п1(фиг,2), переключение первого 17 мультиплексора в режим передачи информации от блока памяти 7, которая с помощью второго 18 дешифратора обеспечивает инициализацию одного из m регистров первого блока регистров, и установку первого 2 счетчика по входу СБРОС в нулевое состояние, После записи соответствующей информации в блок памяти 7, определяющей тип формируемой функции, структуру и частотные характеристики выходного сигнала, уровень выходного сигнала, устройство готово к работе, Режим воспроизведения программно определенной функции выходного сигнала.

Запуск устройства осуществляется путем записи,в блок памяти 7 информации, по которой производится переключение коммутатора 21 в режим трансляции сигналов записи, поступающих от первого 2 счетчика на входы записи второго блока регистров

29.1...29.m (фиг.2), установка первого 17 мультиплексора в режим передачи выходного состояния первого 2 счетчика и перевод первого 2 счетчика в активный режим (снимается активный уровень сигнала со входа

СБРОС), Первый 2 счетчик, синхронизируемый импульсной последовательностью генератора 1 тактовых импульсов, формирует временную диаграмму в соответствии с алгоритмом работы двоичного счетчика. Вы9

1792542 ходная числовая последовательность первого 2 счетчика с помощью первого 17 мультиплексора, второго 18 дешифратора и третьего 20 мультиплексора ставит е соотвеств е номер инициированного канала НФ

25 и номера страницы ПЗУ 9 (канал включе — страница с информацией о функции, ка ал выключен — страница с нулевой инфо мацией). Выходная информация НФ 25 по тупает на четвертый адресный вход ПЗУ

9. сли по третьему адресному входу ПЗУ 9 (вь1ход третьего 20 мультиплексора) поступа т информация, отображающая инициали ацию в-го канала НФ 25, то на выходе

ПЗ 9 будет присутствовать информация о фаре сигнала, пропорцианальная константе (Ьi, m) и номеру цикла обработки (цикл обработки — дискретный интервал времени активизации всех каналов НФ 25), которая записывается по фронту Т (1.0) в накапливающий сумматор 5 (НС 5). Если канал не выбран, то выходная информация НС 5 будет соответствовать той, которая была записана при ранее инициализированном канале

Нф 25.

В цикле обработки информации в цепи

Нф 25, ПЗУ 9 и НС 5 параллельно выполня- ат я анализ числа инициализироааннык каналов с помощью второго 4 счетчика и . запись результата ео второй 6 регистр. При выбранном канале на выходе третьего 20 мультиплексора появляется сигна"„которцй поступает на вход разрешения счета второго 4 счетчика и разрешает изменения состояния счетчика на единицу при появлен и на счетном входе фронта Т (1.0) импульсов подтверждения записи (готовность выходных данных) НС 5. После активизации п следнего канала НФ 25 на выходе переи лнения первого 2 счетчика формируется импульс, по фронту Т (1.0) которого производится запись выходного состояния НС 5 в первый 3 регистр и выходного состояния (ч сла инициализированных каналов) втор го 4 счетчика во второй 6 регистр. Завершением операции накопления приращений в НС 5 от всех каналов НФ 5 и записи ре1 зультата в первый 3 регистр в каждом цикле работы НФ 25 является формирование импульса готовности данных на выходе первог 3 регистра, который производит обнуление НС 5, второго 4 счетчика и загрузку.параллельного кода в первый 2 счетчик. Выходная информация второго 6 регистра, отображая количество инициализированных каналов НФ 25, поступает на информационный вход третьего ЦАП 23, в

КОтором производится преобразование и формирование сигнала опорного напряженИя для второго ЦАП 11. Во втором ЦАП 11 производится преобразование цифрового кода формируемой функции е нормированный (за счет преобразования в ЦАП 23) по уровню аналоговый сигнал, Первый ЦАП 8

5 осуществляет преобразование выходного сигнала ЦАП 11 в уровень напряжения выходного сигнала устройства в соответствии с цифровым кодом, поступающего от блока памяти 7. После фильтрации высших гармо10 ник в фильтре 12 нижних частот на выходе

13 устройства будет присутствовать сигнал (при формировании выходного сигнала с одной чаатотообразующей) с частотой импульсной последовательности сигналов

15 переноса (1р) первого 2 счетчика вых (1,rn,f) = fp

Использование m каналов в НФ 25 позволяет синтезировать множество сигна40 лов, информативность которых описывается огибающей (меняющейся амплитудой) и фазой. Если в k-й канал НФ 25 записана константа Л I ((Л I - 1 с. и (п = 1,2,3...2" ")) и установлена страница ПЗУ 9 формирования

45 гармонического сигнала (например, синус), то выходной сигнал устройства будет представлен как 1(Л!) = sin Ь!, при этом на выходе

10 будет присутствовать его цифровой эквивалент. Отметим, что информационная ем-, 50 кость каждого канала НФ 25 равна 2". На каждом периоде воспроизведения функции будет присутствовать модуляция фазы в пределах Л I. Последовательность одноразрядных чисел, входящих в многоразрядное

55 слово k-го канала и принимающих значения логической "Он и "1", определяется вероятностью близкой к 0,5, а вероятность появления q-го числа равна 1/2. Следовательно, числовая последовательность и ее энергети1792542

12 ческий спектр описываются равномерным гистра и соединен с входами "Сброс" второзаконом распределения. го счетчика и накапливающего сумматора, При ориентации устройства на воспро- выход переноса соединен с входами записи изведение сложной структуры сигнала, со- первогои второго регистров, информационставными сигналами которого являются 5 ный вход соединен с первым информационбелыйшуминормированный,например,си- ным выходом блока памяти, второй нусоидальный сигнал, в блок памяти 7 запи- информационный выход которого соединен сывается дополнительная информация, с информационным входом первого цифрокоторая поступает на информационный аналогового преобразователя, третий инвход второго 19 мультиплексора. Выходной 10 формационный выход соединен с первым сигнал второго 19 мультиплексора будет адресным входом блока постоянной памяпроизводить установку страниц ПЗУ 9 по ти, информационный выход которого подследующему расписанию: выбранйый ка- ключен к информационному входу нал, предназначенный для формирования накапливающего сумматора, выход подсинусоидального сигнала, подключается к 15 тверждения записи которого соединен со странице ПЗУ 9 воспроизводимой функции, " счетным входом второго счетчика, информаа каналы, предназначенные для формирова- ционный вйход которого соединен с инфорния псевдослучайной последовательности, мационным входом второго регистра, а подключаются к странице ПЗУ 9 случайных информационный выход накапливающего чисел, При инициализации втечение каждо- 20 сумматора соединен с информационным го цикла (m-k) каналов НФ 25 в накаплива- входом первого регистра, информационный ющем. сумматоре 5 будет производиться- выход которого является цифровым выхо накопление текущего значения синусои- дом устройства и соединен с информациондальнойсоставляющей и потока псевдослу- ным входом второго цифроаналогового чайных чисел, поступающих от k каналов 25 преобразователя, выход которого подклюНФ 25. При завершении каждого цикла в -»чен к входу опорного напряжения первого . первом 3 регистре будет фиксироваться по- цифроаналогового преобразователя, соедиток случайных чисел, которые после преоб- ненного выходом с входом фильтра нижних разования во втором ЦАП 11 будут . частот, выход которого является аналогопредставлять в аналоговой форме синусои- 30 вым выходом устройства, отл и ч а ю щ е едальную частоту с флюктуирующей фазой "с я тем, что, с целью расширения класса (случайной величиной) в каждом цикле, Как решаемых задач за счет введения алгоритма было сказано выше, использование второго независимого управления структурой и па4 счетчика, второго 6 регистра и третьего раметрами выходногосигнала, в него введеЦАП 23 позволяют производить нормирова- 35 ны первый и второй дешифраторы, первый, ние по уровню выходной сигнал, что поло- второй и третий мультиплексоры, коммутажительно сказывается на качестве тор,.третий цифроаналоговый преобразовавыходного сигнала устройства, тель и накопитель фазы, причем адресный

Зная закон (математическое описание) вход первого дешифратора является адресизменения фазоамплитудных и/или значе- 40 ным входом устройства, вход разрешения ний воспроизводимой функции. достаточно является входом обращения к устройству, а легко ее воспроизвести, По известному зна- информационный выход подключен к входу чению периода выходного сигнала и ко- обращения блока памяти, первый информаличеству циклов в нем рассчитывается ционныйвходпервогомультиплексорасоеизменение амплитуды на полупериоде aoc - 45 динан с четвертым информационным произведения двухсторонней огибающей выходом блока памяти, адресный вход втовыходного сигнала. - рого дешифратора соединен с инфс рмациФ о р мул а из о б ре те ни я: онным выходом первого мультиплексора, 1,Устройство для формирования базис- информационный вход второго мультиплекно-тригонометрических функций, содержа- 60 сора соединен с пятым информационным щее генератор тактовых импульсов, первый выходом блока памяти, а выход подключен и второй счетчики, первый и второй регист- к второму адресному входу блока постоянры, накапливающий сумматор, блок памяти, ной памяти, информационный вход третьепервый и второй цифроаналоговые преоб- го мультиплексора соединен с шестым разователи, блок постоянной памятй и 55 информационным выходом блока памяти, фильтр нижних частот, причем выход гене- адресный вход соединен с адресным ратора"тактовых импульсов соединен со .. входом второго мультиплексора, втосчетным входом первого счетчика, вход па- рым информационным входом первого раллельнойзатрузки которого подключен к мультиплексора и первым информационвыходу подтверждения записи первого ре- ным выходом первого счетчика, а выход со1792542

t5

26 единен с третьим адресным входом блока поСтоянной памяти и вхедом разрешения счета второго счетчика, управляющий вход коМмутатора подключен к седьмому информационному выходу блока памяти и соединен с входом "Сброс" первого счетчика и входом управления первого мультиплексора, первый информационный вход коммутатора подключен к второму информационному выходу первого счетчика и соединен с входом записи накапливающего сумматора, второй информационный вхтод коммутатора соединен с входом записи блока памяти и является входом записи усгройства, информационный вход третьего цИфроаналогового преобразователя соедин н с информационным выходом второго р гистра; выход соединен с входом опорного напряжения второго цифроаналогового преобразователя, а вход опорного напряжфния является соответствующим входом устройства; информационный выход наколт телз фазы соединен с нетеертыы адресным входом блока постоянной памяти, первый и второй входы записи соединены с ответственно с первым и вторым выходамй коммутатора, вход разрешения соединен с информационным выходом второго дешифратора, а информационный вход — c информационным входом блока памяти и является информационным входом устрой5 ства.

2.Устройство по п.1, о т л и ч а ю щ е ес я тем, что накопитель фазы содержит первый блок регистров, информационные входы регистров первого блока подключены к

10 информационному входу накопителя фазы, входы записи соединены с вторым входом записи накопителя фазы, информационные выходы регистров первого блока соединены с первыми информационными входами сум15 маторов блока соответственчо, входы разрешения регистров первого блока подключены к входу разрешения накопителя фазы и соединены с входами разрешения регистров второго блока соответственно, 20 информационные входы которых подключены к информационным выходам соответствующих сумматоров блока, входы записи ".оединены с первым входом записи накопителя фазы, информационные выходы соеди25 нены с вторыми информационными входами сумматоров блока и информационным выходом накопителя фазы.

1792542

6NI -.

Редактор 3.Ходакова

Заказ 175 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", r. Ужгород, ул.Гагарина, 101

26

17,820

5,И

3,б

Составитель И. Боронов

Гехред М.Морген ал Корректор H.ревская