Способ измерения частоты электрического сигнала и устройство для его осуществления

Иллюстрации

Показать все

Реферат

 

Изобретение относится к электроизме- penv ям и может использоваться для определен я частоты электрического сигнала с повь шенной точностью в условиях воздействия помех. Способ заключается в определен /и и запоминании мгновенных значений длительносчей периодов измеряемого сигнала в пределах сформированного временного интервала накопления, определении числа мгновенных значений равных между собой длительностей периодов измеряемого электрического сигнала путем последовательного суммирования и последующего выделения наибольшей из всех полученных сумм и соответствующих ей длительности периода и частоты, перемещения сформированной области накопления в диапазоне измерения до момента обнаружения наибольшей суммы, отслеживания положения области накопления путем запоминания положения наибольшей суммы относительно начала диапазона измерения и смещения области накопления на величину, соответствующего положению наибольшей суммы внутри области накопления. Устройство содержит: формирователь входного сигнала, ключ, преобразователь временного интервала в код, формирователь интервала накопления , двухпороговое оперативное запоминающее устройство, процессор. блок управления, буферный регистр. 3 ил. со с

союз советских

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (51)5 G 01 R 23/00

ННОЕ ПАТЕНТНОЕ

CCP

С СР) АНИЕ ИЗОБРЕТЕНИЯ

К BTOPCKOMY СВИДЕТЕЛЬСТВУ (57) рен я лен я пов ш ств лен дли нал ног числа оиз е опр д ласп дей стот ров амп ван (сн), рэ пульс счи1ь час о ног уст о вхо н (2 1) (22) (46) (71) бюр (72) (56)

N 1 (54)

ЭЛЕ

СТВ

900324/21

8.01.91

7.02.93. Бюл. N . 5 фимское агрегатное конструкторское

"Молния" .М. Ханнанов вторское свидетельство СССР

45052, кл, G 01 R 23/00, 23.08.90.

СПОСОБ ИЗМЕРЕНИЯ ЧАСТОТЫ

ТРИЧЕСКОГО СИГНАЛА И УСТРОЙДЛЯ ЕГО ОСУЩЕСТВЛЕНИЯ зобретение относится к электроизмем и может использоваться для опредечастоты электрического сигнала с енной точностью в условиях воздейпомех. Способ заключается в опредеи и запоминании мгновенных значений ельнос ей периодов измеряемого сигв пределах сформированного временинтервала накопления, определении мгновенных знэчений равных между зобретение относится к электрорэдирениям и может использовэться для еления частоты электрического сигнэовышенной точностью в условиях возвия помех. звестен способ измерения средней чаимпульсов, заключающийся в форминии импульсов нормализованной итуды из входного сигнала, формирои временного интервала накопления полнении интервала накопления имами измеряемой частоты ((/Тх), под(вэнии числэ импульсов измеряемой ты (N) зэ интервал накопления (т!), равN = tH/Ò . Этот способ реализован в йстве, содержащем формирователь ого сигнала, формирователь интерва„„ЖÄÄ 1793388 А1 собой длительностей периодов измеряемого электрического сигнала путем последовательного суммировэния и последующего выделения наибольшей йз всех полученных сумм и соответствующих ей длительности периода и частоты, перемещения сформированной области накопления в диапазоне измерения до момента обнаружения наибольшей суммы, отслеживания положения области накопления путем запоминания поло>кения наибольшей суммы относительно начала диапазона измерения и смещения области накопления нэ величину, соответствующего положению наибольшей суммы внутри области накопления. Устройство содержит: формирователь входного сигнала, ф ключ, преобразователь временного интервала в код, формирователь интервала накопления, двухпороговое оперативное запоминающее устройство, процессор, блок управления, буферный регистр. 3 ил, лэ накопления, ключ, счетчик, дешифратор и отсчетное устройство.

Основным недостатком известных способа и устройства является большое время измерения частоты. обусловленное тем, что фильтрация помех осуществляется зэ счет осреднения измеряемого сигнала в счетчике, что требует значительного времени, т.к. чем больший уровень помех, чем большее время требуется для осреднения сигнала.

Наиболее близким по технической сущности к заявляемому техническому решению является способ измерения частоты электрического сигнала, заключающийся в определении и запоминании мгновенных значений длительностей периодов измеряемого сигнала в пределах сформированного

1793388 временного интервала накопления, определении числа мгновенных значений, равных между собой длительностей периодов измеряемого электрического сигнала путем последователbíого суммирования и последующего выделения наибольшей из всех полученных сумм и соответствующих ей длительности периода и частоты, которые и принимают за результат измерения.

Этот способ реализован в устройстве, содержащем формирователь импульсов, ключ, формирователь интервалов накопления, преобразователь временного интервала в код, блок управления, двухпортовое оперативное запоминающее устройство (ДПОЗУ) и блок выбора наибольшего, Основным недостатком известного способа и устройства является большое время измерения, обусловленное тем, что поиск наибольшего из сумм производится во всем диапазоне измеряемых частот в каждом цикле измерения, и чем шире диапазон измеряемых частот. тем больше время требу- ется для поиска наибольшей суммы. Кроме того требуются большие аппаратурные затраты, т.к, чем шире диапазон измеряемых частот и выше точность измерения, тем больше требуемое адресное пространство для блока выбора наибольшего и соответственно большая емкость ДПОЗУ.

Цель изобретения — уменьшение времени измерения частоты в условиях воздействия помех на измеряемый сигнал.

Поставленная цель достигается тем, что в известном способе, по которому определяют и запоминают мгновенные значения длительностей периодов измеряемого сигнала в пределах сформированного временного интервала накопления, определяют число мгновенных значений равных между собой длительностей периодов измеряемого электрического сигнала путем последовательного суммирования и выделяют наибольшую из всех полученных сумм и соответствующую ей длительность периода или частоту, производят формирование области накопления меньшей, чем диапазон измеряемых частот, и перемещают сформированную область накопления по диапазону измерения до момента обнаружения

"наибольшей суммы, отслеживают положе° ние области накопления путем запоминания положения наибольшей суммы относительно начала диапазона измерения и смещения области накопления на величину, соответствующую положению наибольшей суммы внутри области накопления.

Поставленная цель достигается также и тем, что обнаружение наибольшей суммы в диапазоне измеряемых частот производит40

55 и управления которого соединены соответственно с входами-выходами магистрального приемопередатчика и через первую шину управления с формирователем цикла обмена, выход формирователя цикла обмена через вторую шину управления подключен к входу управления преобразователя временного интервала в код, а вход счетчика данных соединен с информационным входом магистрального приемопередатчика, адресные входы, входы-выходы данных и управления второго порта двухпортового оперативного запоминающего устройства соединены соответственно с адресным входом, входами-выходами данных и управления процессора, второй выход формирователя интервалов накопления подключен к установочному входу триггера флага вход обнуления и выход которого соединены с соответствующими входами-выходами управления процессора, ся путем последовательного изменения частоты дискретизации измеряемого сигнала, от величины, при которой диапазон измеряемых частот размещается в области накоп5 ления, до величины, обеспечивающей заданную точность измерения.

Поставленная цель достигается также и тем, что в известное устройство для измерения частоты электрического сигнала, содер10 жащее последовательно соединенные формирователь входного сигнала, ключ и преобразователь временного интервала в код, состоящий из генератора тактовых импульсов, одновибратора, вход которого яв15 ляется входом преобразователя временного интервала в код, а выход через элемент И соединен со счетным входом счетчика, выход и вход обнуления которого являются соответственно выходом и входом

20 управления преобразователя временного интервала в код, а также формирователь интервала накопления, первый выход которого подкл ачен к управляющему входу ключа, двухпортовое оперативное запоминающее устройство, процессор, выход которого является выходом всего устройства, а также блок управления, состоящий из последовательно соединен ных магистрального приемопередатчика и

30 счетчика данных, триггера флага и формирователя цикла обмена, вход которого подключен к выходу ключа, а первый и второй выходы соединены соответственно с входом предустановки и счетным входом счет35 чика данных, причем выход преобразователя временного интервала в код подключен к адресному входу первого порта двухпортового оперативного запоминающего устройства, входы-выходы данных

1793388 доп лнительно введены буферный регистр, ! дел тель частоты, второй и третий элементы

И, и ичем входы адреса. входы-выходы дэнных и управления буферного регистра соедин ны с соответствующим выходом и вхо эми-выходами процессора, э первый и

ВТо ой информационные выходы буферного р гистрэ соединены соответственно с инфо мационным входом счетчика пре брэзовэтеля временного интервала в код входом упрэвления делителя частоты, вхо кЬторого соединен с выходом генерэтор тактовых импульсов, э выход — с вторы входом первого элемента И, э второй вых дсчетчикэ преобрэзовэтеля временного и тервэлэ в код соединен с первыми входэм второго и третьего элементов И, со вто ым входом второго элемента И соединен линия "Чтение-запись" первой шины упр вления, э выход второго элемента И сое инен со входом "Чтение-запись" первого и ртэ двухпортового оперативного зэпоми эющего устройства, э второй вход тре ьего элемента И соединен с третьим вых дом формирователя циклов обмена. э вых д третьего элемента И соединяется с вхо ом "направление передачи" мэгистрэл ного приемопередэтчикэ, Анализ известных технических решений не выявил решений, содержащих отличит ельные признаки заявляемого технического решения.

Сущность заявляемого способа измерения чэстоты заключается в увеличении быстродействия зэ счет сокращения времени пои|скэ наиболее вероятного значения чэстот, при этом сокрэщэется требуемый объем эмяти, Перемещение сформировэнной обл сти накопления до момента обнэружения наибольшей суммы и корректировка вели ины смещения позволяет сузить по иэпэзон измерения, рэзмешэя его в зэдэнном адресном пространстве что, соответ твенно уменьшает время измерения.

Нэ фиг. 1 приведена временная диэгрэ мэ, поясняющэя способ измерения чэстоты по предлагаемому техническому

pe ению нэ конкретном числовом примере; нэ иг. 2 — функциональная схема предлэгэем го устройства; нэ фиг. 3 — временная ди грамма работы устройства.

Пример конкретной реализации способэ йзмерения частоты поясним по фиг. 1, нэ кот рой приведена диаграмма диэпэзонэ из ерения, содержащего й(Тмакс) = 32 отсче э. В данном случае присутствует полезный сигнал и помехи (фиг. 1э). причем для изб ерения периода (чэстоты) во всем диэпэзо е требуется 5-рэз рядн ый п реоб рэзавэте ь периода (чэстоты) в код, э объем

55 области накопления выбран равным Ме = 4 отсчетам, который адресуется всего двумя рэзрядэми счетчика преобразователя периодэ (чэстоты) в код.

Перемещая область накопления по диэпэзону измерения нэходят период (чэстоту), содержащую наибольшую сумму, э величину периода (чэстоты) определяют кэк сумму начального адреса области накопления и адреса ячейки области накопления, содержэщей наибольшую сумму, которую и принимэют зэ измеряемую величину.

Нэ фиг. 1 б — г приведен пример перемещения области накопления по диэпэзону измерения, которое производят путем обнэружения измеряемого сигнала с последующим слежением, для чего в начале измерения весь диапазон измерения рэзмещэется в области нэкопления зэ счет укрупнения отсчетов, т.е. производится более грубая дискретизация измеряемого сигнала и определяется отсчет, содержащий нэи; большую сумму, затем, повышая чэстотудискретизэции, одновременно смещают выходной сигнал преобразователя периода (чэстоты) в код таким образом, чтобы измеряемый сигнал однозначно определялся нэчэльным адресом области накопления и адресом наибольшей суммы в области нэкопления.

Нэ конкретном числовом примере, приведенном нэ фиг. 1, в первом цикле поиска измеряемого сигнала, устанавливают коэф- . фициент деления частоты тактового генерэтора преобразователя периода (чэстоты) в код Кд = 8 и с помощью двух разрядов счетчики преобрэзовэтеля периода (чэстоты) в код определяют ячейку пэмяти содержащую наибольшую сумму (фиг. 1б).

Затем определяют начальный адрес области накопления путем перемножения полученного адреса с наибольшей суммой на коэффициент деления:

Аон = Амакс Кд, где Ао, — начальный адрес области нэкопления для следующего цикла поиска;

A a c. — адрес облэсти накопления, содержащий наибольшую сумму;

Кд — коэффициент деления тактовой чэстоты преобрэзовэтеля периода(чэстоты) в код, и определяют код смещения преобрэзовэтеля периода (чэстоты) в код для следующего цикла поиска измеряемого сигнала, при этом из максимального кода й(Тмакс.) диэпээона измерения вычитают начальный адресобласти накопления смещ. = (Тмакс.) Аон =

= И(1 макс.) (Амакс Кд).

1793388

15

25

40

55

В нашем примере NcMeu . = 16. В следующем цикле производят аналогичную операцию, но уже при Кд = 2,и получают А, < =

=18 и Nc ez. = 14. Таким образом npov3eoдят несколько циклов поиска пока не будет достигнута требуемая точность измерения.

Затем осуществляют слежение эа изменением измеряемого сигнала путем прибавления величины начального адреса области накопления к величине адреса наибольшей суммы.

Способ реализуется устройством, приведенном на фиг, 2, Устройство содержит последовательно соединенные формирователь входного сигнала 1. ключ 2, формирователь интервала накопления (3) и преобразователь временного интервала в код 4 (ПВИК 4), двухпортовое оперативное запоминающее устройство

5, блок управления 6, процессор 7, буферн ы и регистр 8. П В И К 4 состоит из генератора тактовых импульсов 9, счетчика 10, делителя частоты 11, одновибратора 12, вход которого является входом преобразователя временного интервала в код 4, а выход через первый элемент И 13 соединен со счетным входом счетчика 10, выход и вход обнуления которого являются соответственно выходом и входом управления преобразователя временного интервала в код 4, первый выход формирователя интервала накопления 3 подключен к управляющему входу ключа 2, выход процессора 7 является выходом устройства, блок управления 6 состоит из второго элемента И 14, формирователя цикла обмена 15, третьего элемента И

16, последовател ь но соединен н ых ма гистрального приемопередатчика 17 и счетчика данных 18, а также триггера флага 19, вход формирователя 15 подключен к выходу ключа 2, а первый и второй выходы соединены соответственно с входом предустановки и счетным входом счетчика данных 18, причем выход преобразователя временного интервала в код 4 подключен к адресному входу первого порта двухпортового оперативного запоминающего устройства 5, входы-выходы данных и управления которого соединены соответственно с входами-выходами магистрального приемопередатчика 17 и через первую шину управления — с четвертым выходом формирователем цикла обмена 15, пятый выход формирователя цикла обмена

15 через вторую шину управления подключен к входу управления преобразователя временного интервала в код 4, а вход счетчика данных 18 соединен с информационным входом магистрального приемопередатчика 17. адресные входы, входы-выходы данных и yправления второго порта двухпортового оперативного запоминающего устройства 5 соединены соответственно с адресным входом, входами-выходами данных и управления процессора 7, второй выход формирователя интервалов накопления 3 подключен к установочному входу триггера флага 19, вход обнуления и выход которого соединены с соответствующими входами-выходами управления процессора 7. Входы адреса. входы-выходы данных и управления буферного регистра 8 соединены с соответствующим выходом и входами-выходами процессора 7, а первый и второй информационные выходы буферного регистра 8 соединены соответственно с информационным входом счетчика

10 преобразователя временного интервала в код 4 и входом управления делителя частоты 11, вход которого соединен с выходом генератора тактовых импульсов 9, а выход со вторым входом первого элемента И 13, а второй выход счетчика преобразователя временного интервала в код 4 соединен с первыми входами второго и третьего элементов И 14, 16, со вторым входом второго элемента И 14 соединена линия "Чтение-запись" первой шины управления, а выход второго элемента И 14 соединен с входом

"Чтение-запись" первого порта двухпортового оперативного запоминающего устройства 5, а второй вход третьего элемента И 16 соединен с третьим выходом формирователя циклов обмена 15, а выход третьего элемента И 16 соединяется с входом

"Направление передачи" магистрального приемопередатчика 17, Устройство работает следующим образом.

Перед поступлением команды "Пуск" все блоки устройства приводятся в исходное состояние. Измеряемый сигнал 0® (фиг. За) подается на вход формирователя 1 входного сигнала, которым формируют импульсы, нормализованные по амплитуде, с периодом следования, соответствующим мгновенным значениям периода Т измеряемого сигнала Uy(l) (фиг, Зб). Импульсы U

9 1793388 10 ! блока управления б осуществляется прибав- наибольшее число, прибавляется код смеI ление единицы в ячейку памяти, определяе- щения и производится умножение йа вели- мую этим кодом, эта операция чину коэффициента деления которое

/ существляется при каждом появлении пе- использовалось в соответствующем поДдиI риода Ть находящегося в заданном поддиа- 5 апазоне измерения. пазоне измеряемых частот. Таким образом, Причем в процессе измеренйя импульLeMчаще появляется какой-нибудь периодв сы помех, периоды которых не попадают в гечении заданного интервала накопления, измеряемый поддиапазон частот, автомати1ем большее число накапливается в ячейке чески отсекаются из процесса определения амяти, определяемой этим периодом. Вы- 10 наибольшей суммы, тем самым одноврееление сигнала, пропорционального мгно- менно повышается помехозащищенность енному значению периода с наибольшим измерителя частоты, т.е. осуществляется ислом накопленных сигналов, осуществля- предварительная фильтрация, которая реатся процессором 7, по окончанию интерва- лизуется следующим образом. Сигнал с втоа накопления, когда размыкается ключ 2 и 15 рого выхода ПВИК 4 поступает на первый рекращается преобразование мгновенных вход второго элемента И 14, на второй вход начений периодов в код. которого поступает сигнал "чтение-записи"

Определение поддиапазона измерения из блока ФЦО 15; с выхода элемента И 14 астоты осуществляется следующим обра- при отсутствии сигнала со второго выхода ом. Перед проведением измерений все 20 ПВИК 4 сигнал "Чтение-записи" свободно локи устройства находятся в исходном со- проходит на соответствующий вход ДПОЗУ тоянии, затем из процессора 7 в буферный 5, при появлении сигнала с второго выхода егистр 8 записывается значение козффи- ПВИК4 блокируется сигнал записи в ДПОЗУ иента деления частоты генератора такто- 5 и одновременно блокируется сигнал "Наых импульсов 9 и значение кода смещения 25 правление передачи", поступающийстретьчетчика 10, которые поступают соответст- его выхода ФЦО 15 через второй элемент И енно с первого и второго выходов регистра 16 на соответствующий вход МПП 17, Таким на делитель частоты 11 и информацион- образом, в момент появления сигнала" со

ый вход счетчика 10. Причем начальное второго выхода ПВИК 4, обусловленное козначение кода смещения К устанавлива- 30 дами, находящимися за пределами измеряется равным длительности импульса одно- емого поддиапазона, наращивание вибратора 12 >д, сигналы которого через содержимого ячейки памятиДПОЗУ5, опрепервый элемент И 13 поступают на счетный деляемой адресом с первого входа ПВИК 4, в од счетчика 10, а коэффициент деления не производится т.к. блокируется сигнал д лителя частоты выбирается таким обра- 35 "Запись" в ДПОЗУ5, и МПП 17 не присоедиз м, чтобы весь диапазон измеряемых час- няет содержимое соответствующей ячейки т т размещадся в заданном адресном ко входу счетчика данных 18. Триггер флага и остранстве ДПОЗУ 5; после первого цик- 19 по сигналу с второго выхода формировал измерения частоты, определяют поддиа- теля интервала накопления 3, поступающеи зон измерения частоты и соответственно 40 го íà его счетный вход, формирует сигнал у еньшают величину коэффициента деле- "Запрос на обслуживание" на шийе управн я частоты ГТИ 9, записывают такую вели- ления для процессора 7, сигнал "Сброс" ч ну кода смещения в счетчике 10, которая триггера флага 19 поступает на его вход и зволяет разместить все имеющееся ад- обнуления по той же шине управления прор сное пространство ДПОЗУ 5 на весь под- 45 цессора 7. Причем предлагаемое устройст- " д апазон измерения. Тем самым . во может работать с любым типом и. вышается точность измерения частоты по процессора 7, в зависимости от типа исс авнению с первым циклом измерения. пользуемогопроцессора7необходимопроД лее производят необходимое число цик- извести соответствующие изменения по л в измерения для определения нужной ве- 50 стандартным входам второго порта ДПОЗУ л чины поддиапазона измерения и 5 и буферного регистра 8, а также соответполучения требуемой точности измерения, ствующие изменения в ФЦО 15 по входу

После задания требуемой точности при второй шины управления. дальнейшем измерении частоты, величину Таким образом преимуществом предлась ещения устанавливают таким образом, 55 гаемого технического решения по сравнечтрбы измеряемый сигнал находился в под- нию с прототипом является повышение диапазоне измерения, т.е. производят кор- быстродействия измерения за счет сокраректировку величины смещения, 1 щения времени поиска наибольшей суммы. !

После окончания каждого цикла изме- При этом обеспечивается заданная точрения к коду ячейки памяти, содержащей ность измерения.

1793388

10 8 данном примере конкретного исполнения, если принять что время опроса отсчета. в диапазоне измерения составляет топ, то по известному техническому решению для определения наибольшей суммы, 5 т,е. измеряемого сигнала, требуется время

to6p1 = 32 ton. в предлагаемом техническом решении это время составляет:

Формула изобретенйя

1. Способ измерения частоты электрического сигнала. заключающийся в определении и запоминании мгновенных значений длительностей периодов измеряемого сигнала в пределах сформированного временного интервала накопления, определении числа мгновенных значений, равных между собой длительностей периодов измеряемого электрического сигнала путем их последовательного суммирования и последующего выделения наибольшей из всех полученных сумм и соответствующих ей длительности периода и частоты, о т л ич а ю шийся тем, что, с целью уменьшения времени измерения, формируют область накопления, меньшую диапазона измеряемых частот, перемещают сформированную область накопления в диапазоне измерения до момента обнаружения наибольшей суммы, отслеживают положение области накопления путем запоминания положения наибольшей суммы относительно начала диапазона измерения и смещая область накопления на величину, соответствующую положению наибольшей суммы внутри области накопления.

2. Способ по и. 1, о т л in ч а ю щ и и c я тем, что обнаружение наибольшей суммы в диапазоне измеряемых частот производится путем последовательного увеличения частоты дискретизации измеряемого сигнала от величины, при которой диапазон измеряемых частот размещается в области накопления, до величины, обеспечивающей заданную точность измерения.

3. Устройство для измерения частоты электрического сигнала, содержащее последовательно соединенные формирователь входного сигнала, ключ и преобразователь временного интервала в код, состоящий из генератора тактовых импульсов, одновибратора, вход которого является входом преобразователя временного интервала в код, а выход через элемент И соединен со счетным входом счетчика, выход и вход обнуления которого являются соответственно

1обр2 = 4топ + тпоиска. где тпоиска время, необходимое для обнаружения измеряемого сигнала с требуемой точностью (в нашем примере 2 4ton), т.е, время обработки накопленных сигналов сокращается более чем в два раза при поиске измеряемого сигнала, а при слежении — более чем в семь раз. выходом и входом управления преобразователя временного интервала в код, формирователь интервала накопления, первый выход которого подключен к управляющему входу ключа, двухпортовое оперативное запоминающее устройство, процессор, выход которого является выходом всего устройства, блок управления, состоящий из последовательно соединенных магистрального приемопередатчика и счетчика данных, а также триггера флага и формирователя цикла обмена, вход которого подключен к выходу ключа, а первый и второй выходы соединены соответственно с входом предустановки и счетным входом счетчика данных, причем выход преобразователя временного интервала в код подключен к адресному входу первого порта двухпортового оперативного запоминающего устройства, входы-выходы данных и управления которого соединены соответственно с входами-выходами магистрального приемопередатчика и через шину управления с формирователем цикла обмена, выход формирователя цикла обмена через вторую шину управления подключен к входу управления преобразователя временного интервала в код, а выход счетчика данных соединен с информационным входом магистрального приемопередатчика, адресные входы, входы-выходы данных и управления второго порта двухпортового оперативного запоминающего устройства соединены соответственно с адресным выходом, входами-выходами данных и управления процессора, второй выход формирователя интервалов накопления подключен к установочному входу триггера флага, вход обнуления и выход которого соедине lbl c соответствующими входами-выходами уп- . равления процессора, о т л и ч а ю щ е е с я тем, что, с целью уменьшения времени измерения, в него дополнительно введены буферный регистр, делитель частоты, второй и третий элементы И, причем входы адреса. входы-выходы данных и управления буферного регистра соединены с соответствующими выходом и входами-выходами

1793388

14 вр в роцессора, а первый и второй информацинные выходы буферного регистра соединеы соответственно с информационным ходом счетчика преобразователя временого интервала в код и входом управления елителя частоты, вход которого соединен с

ыходом генератора тактовых импульсов, а

ыход — c вторым входом первого элемента, второй выход счетчика преобразователя еменного интервала в код соединен с перми входами второго и третьего элементов

И, с вторым входом второго элемента И соединена линия "Чтение-запись" первой шины управления, а выход второго элемента И соединен с входом "Чтение-запись" первого порта двухпортового оперативного запоминающего устройства, а второй вход третьего элемента И соединен с третьим выходом формирователя циклов обмена, а выход третьего элемента И соединяется с входом

"Направление передачи" магистрального приемопередатчика, 1793388 (Л ) . .

1

a) > У <

1 (- upìåðÿåèûè сигиan

Г з ехи

- . а . ар Ныы сиги-

Rue. 3

Составитель М. Ханнанов

Техред M.Ìîðãåíòàë Корректор И. Муска

Редактор Б. Федотов

Заказ 502 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35. Раушская наб., 4/5

Производственно-издательский комбинат "Патент", г. ужгород, ул,Гагарина, 101