Цифровой фазометр для определения фазы дисбаланса ротора
Иллюстрации
Показать всеРеферат
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
<я)л G 01 R 25/00
ДАРСТВЕННОЕ -ПАТЕНТНОЕ
ОМСТВО СССР го1ч гго
СПАТЕНТ СССР)
ПИСАНИЕ ИЗОБРЕТЕНИЯ АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
ИТцщу
6ЦФВ:, -,--,, (54
ДЕ (57 ро (21 4776326/21 (22 03,01.90 (46 07,02.93. Бюл. N. 5 (71 Специальное конструкторское бюро гЭ иоС" (72 В.M. Сокол и А,Г. Шнайдер (56 Авторское свидетельство СССР
N- 056076, кл. 6 01 R 25/00, 1982.
Авторское свидетельство СССР
¹ 123617, кл. G 01 R 25/00, 1957.
ЦИФРОВОЙ ФАЗОМЕТР ДЛЯ ОПРЕЛЕНИЯ ФАЗЫ ДИСБАЛАНСА РОТОРА
Использование: бесконтактное измерефазы дисбаланса роторов, в том числе оров мотор-подшипников, вращающих„„ЫХ„„1793389 А1
2 ся в бесконтактном газомагнитном подвесе, Сущность изобретения; определение фазы дисбаланса ротора пройзводят между сигналом дисбаланса и опорным сигналом начального положения ротора, который формируется бесконтактным способом с использованием оптоэлектронного датчика, отличием изобретения является; введение в опорном канале селектора сигналов и блока компенсации фазового сдвига селектора, позволяющих выделить истинные и подавить ложные сигналы ойтоэлектронного датчика. Фазовый сдвиг селектированных сигналов измеряется фазометром с постоянным измерительным временем, 2 з.п.флы, 4 ил.
1793389
Изобретение огносится к измерительной технике и может быть использовано для бесконтактного измерения фазы дисбаланса роторов, в том числе роторов мотор-подшипников, вращающихся в бесконтактном газомагнитном подвесе.
Наиболее близким из известных является цифровой фазометр с постоянным измерительным временем, содержащий два формирователя, входы которых являются входами фазометра, триггер с раздельными входами, подключенными к выходам формирователей, счетчик, вход которого через две схемы совпадения соединен с выходом триггера, генератор импульсов, выход которого соединен с управляющим входом первой схемы совпадения, времяэадающий делитель частоты, входом соединенный с выходом задающего генератора, а выходом — с управляющим входом второй схемы совпадения.
Недостатком известного цифрового фазометра является низкая надежность измерений при бесконтактном определении начального положения ротора оптоэлектронным датчиком с отражением оптическо- го луча, обусловленная тем, что оптические неоднородности на поверхности ротора, (царапины, шероховатости, потертости, блики и т.п.) воспринимаются датчиком как ложные метки и искажают результаты измерений.
Целью изобретения является повышение надежности определения фазы дисбаланса ротора путем селекции сигналов в опорном канале.
Указанная цель достигается тем, что в цифровой фазометр, содержащий первый и второй формирователи, первый триггер, первый и второй логические элементы И, генератор импульсов, времязадающий делитель и первый двоичный счетчик, введены соединенный со входом первого формирователя оптоэлектронный датчик начального положения ротора, состоящий из диодного фотоприемника, соединенного через первый резистор с источником сигнала питания и диодного излучателя, соединенного через второй резистор с выходом генератора импульсов, блок компенсации фазового сдвига селектора и селектор сигналов, первый вход которого соединен с выходом первого формирователя, второй вход — с выходом генератора импульсов, а первый выход — с первым входом первого триггера, второй вход которого соединен с выходом блока компенсации фазового сдвига селектора, первый вход которого соединен с выходом второго формирователя, второй вход -- c выходом генератора импульсов, третий, чет40
55 сигналов и R-входом соединенный с выходом блока 15 компенсации фазового сдвига селектора, времязадающий делитель 22, входом соединенный с выходом генератора
8 импульсов, первый двухвходовый логический элемент И 23, первый входом соединенный с прямым выходом первого триггера
21 и вторым входом — с выходом генератора
8 импульсов, второй двухвходовой логический элемент И 24, первым входом соединенный с выходом первого логического элемента И 23, вторым входом — с выходом времязадающего делителя 22, а выходом— трактовым С-входом первого двоичного счетчика 25.
Селектоо 9 сигналов (фиг. 2) содержит третий двухвходовый логический элемент И
26, первый и второй входы которого являются соответственно первым 10 и вторым 11 входами селектора 9, первый логический элемент "ЗАПРЕТ" 27, прямым входом соевертый и пятый входы — соответственно с первым, вторым и третий входами селектора сигналов, На фиг, 1 представлена функциональная схема цифрового фазометра для определения фазы дисбаланса ротора; на фиг, 2 — функциональная схема селектора сигналов; на фиг, 3 — функциональная схема блока компенсации фазового сдвига селектора; на фиг, 4 — временные диаграммы.
Цифровой фазометр для определения фазы дисбаланса ротора (фиг. 1) содер>кит первый формирователь 1, входом соединенный с оптоэлектронным датчиком 2 началь"5 ного положения ротора., а именно с диодным фотоприемником 3, через первый резистор 4, соединенный с источником сигнала пйтания и оптически связанный с диодным излучателем 5, последовательно
20 соединенный со вторым резистором 6, второй формирователь 7, генератор импульсов
8, селектор 9 ситналов, снабженный двумя входами 10 и 11 и тремя выходами 12, 13, 14, причем первый вход 10 селектора 9 соединен с выходом первого формирователя 1, а второй его вход 11 соединен с выходом генератора импульсов 8 и со вторым резистором 6 оптоэлектронного датчика 2, блок 15 компенсации фазового сдвига селектора, 30 снабженный пятью входами 16, 17, 18, 19, 20 и одним выходом, причем первый вход 16 блока 15 соединен с выходом второго формирователя 7, второй его вход 17 соединен с выходом генератора 8 импульсов, третий
18, четвертый 19 и пятый 20 его входы соединены соответственно с первым 12, вторым 13 и третьим 14 выходами селектора 9 сигнала, первый триггер 21, S-входом соединенный с первым выходом 12 селектора 9
1793389
35
55 дин нный с выходом третьего логического зле ента И 26. второй двоичный счетчик 28, так овым С-входом соединенный с выходом пер ого логического элемента 27 ЗАПРЕТ, а в ходом P-переноса соединенный с инвер ным входом этого элемента, первый однов ибратор 29, входом соединенный с выходом переноса второго двоичного счетчик 28, четвертый многовходовый логически 1 элемент И 30, входами соединенный с инверсными выходами разрядов второго дво чного счетчика 28, D-триггер 31, тактовы С-входом соединенный со BTopblM входо третьего логического элемента И 26, а ин ормационным D-входом соединенный со воим инверсным выходом, третий двоичн 1й счетчик 32, тактовым С-входом соединенный с прямым выходом D-триггера 31, уст новочным R-входом соединенный с выход м третьего логического элемента И 26, а в ходом Р-переноса соединенный с установ чным R-входом второго двоичного счетчи а 28, причем выход первого одновибратора 29 является первым выходо 12 селектора 9 сигналов, выход четвертог логическогозлемента И30 — еговторым вы одом 13, выход третьего логического эле ента И 26-4 его третьим выходом 14.
Блок 15 компенсации фазового сдвига сел ктора (фиг. 3) содержит реверсивный сче чик 33, второй RS-триггер 34, S-вход кот рого является первым входом 16 блока
15, установочный R-вход соединен с выхода Р-переноса реверсивного счетчика 33, ин ерсный выход соединен с управляющим вхо ом 0 этого счетчика, прямой выход соед нен с первым входом пятого двухвходовог логического элемента И 35, второй вхо которого является вторым входом 17 бл ка 15, а выход соединен с первым входо первого логического элемента ИЛИ 36, вы одом соединенного с тактовым С-входо реверсивного счетчика 33, вторым входа подключенного к выходу шестого дву входового логического элемента И 37, первый вход которого соединен с прямым вы одом третьего RS-триггера 38, установоч ный R-вход которого соединен с выходок| второго логического элемента ИЛГЕ Зр, пе вый и второй входы которого являются совтветственно третьим Э8 и четвертым 19 входами блока 15, à S-вход третьего RSтриггера 38 является пятым входом 20 этого
6п ка, седьмой двухвходовый логический эле ент И 40, выходом соединенный с устано очным R-входом реверсивного счетчика
33, первым входОм подключенный к прямому ыходу четвертого RS-триггера 41, устано очный R-вход которого соединен с пе вым входом второго логического злеt
i мента ИЛИ 39, S-вход подключен к выходу второго логического элемента ЗАПРЕТ 42, прямой вход которого соединен с S-входом третьего RS-триггера 38, а инверсный вход соединен с прямым выходом четвертого RSтриггера 41, второй одновибратор 43, входом соединенный с выходом P-переноса реверсивного счетчика 33, причем выход второго одновибратора 43 является выходом блока 15, второй вход шестого логического элемента И 37 соединен с вторым входом пятого логического элемента И 35, второй вход седьмого логического элемента
И 40 соединен с вторым входом второго логического элемента ИЛИ 39, B качестве примера на фиг. 4 показаны истинная метка 44 и ложные метки 45, 46.
Цифровой фазометр работает следующим образом.
Поток излучения диодного излучателя 5 оптоэлектронного датчика 2, модулированный частотой генератора 8 импульсов, при отражении от истинной метки 44 воспринимается диодным фотоприемником 3. электрические сигналы которого, поступая на вход формирователя 1; обеспечивают появление на выходе последнего серии импульсов, частота которых совпадает с частотой генератора 8 импульсов, а длительность серии определяется длительностью прохождения меткой 44 зоны оптоэлектронного датчика 2. Эта серии импульсов поступает на вход 10 селектора 9 сигналов, являющийся первым входом третьего логического элемента И 26. На второй вход этого элемента, являющийся вторым входом 11 селектора 9 сигналов, поступают импульсы генератора
8. Третий логический элемент И 26 пропускает только те импульсы из поступающей на его первый вход серии, которые совпадают по времени с импульсами генератора 8. модулирующими излучение диодного излучателя 5 (см. фиг. 4). Таким образом. случайные сигналы, возбуждаемые помехами и не совпадающие с импульсами генератора 8, подавляются при помощи третьего логического элемента И 26.
С выхода третьего логического элемента И 26 серия импульсов через первый логический элемент ЗАПРЕТ 27 поступает на тактовый С-вход второго двоичного счетчика 28, емкость которого меньше количества импульсов в серии, определяемого частотой
fGN генератора 8 импульсов, угловым размером а отражающей метки на роторе и частотой и вращения ротора, и может быть найдена из соотношения . afGN
М< и
1793389
40
55
При заполнении второго двоичного счетчика 28 на его выходе P-пененоса появляется сигнал, запускающий первый одновибратор 29, импульс на выходе которого, являющемся первым выходом 12 селектора
9 сигналов, соответствует прохождению меткой 44 зоны оптоэлектронного датчика
2, но сдвинут по фазе относительно начала метки (см. фиг. 4). Одновременно сигнал с выхода P-переноса второго двоичного счетчика 28 поступает на инвертирующий вход первого логического элемента "ЗАПРЕТ"
27, запрещая дальнейшее прохождение сигHGRoB через этот элемент и блокируя работу второго двоичного счетчика 28.
Сброс второго двоичного счетчика 28 в нулевое состояние осуществляется третьим двоичным счетчиком 32, тактовый С-вход которого через О-триггер 31, являющийся делителем частоты, соединен с вторым входом третьего логического элемента И 26 (с выходом генератора 8 импульсов), а установочный R-вход соединен с выходом третьего логического элемента И 26. При прохождении через последние серии импульсов частоты импульсов íà R-входе третьего двоичного счетчика 32 вдвое больше частоты импульсов на его тактовом С-входе, в связи с чем этот счетчик не может заполниться. По окончании серии импульсов на выходе третьего логического элемента И 26 третий двоичный счетчик 32 перестает сбрасываться в нулевое состояние и заполняется импульсами, поступающими на его
TBKToBblM (счетный) С-вход. При заполнении третьего двоичного счетчика 32 сигнал с его выхода P-переноса поступает на установочный R-вход двоичного счетчика 28, сбрасывая последний в нулевое состояние и подготавливая селектор 9 сигналов к дальнейшей работе. При этом появляется сигнал на выходе четвертого логического элемента
И 30 (на втором выходе 13 селектора 9 сигналов), являющегося дешифратором нулевого состояния второго двоичного счетчика 28, Длительность ложных сигналов, обусловленных отражающими оптическими неоднородностями на поверхности ротора (ложная метка 45 фиг. 4), значительно меньше длительности истинных сигналов, соответствующих метке 44 на роторе. Поэтому серия импульсов на выходе третьего логического элемента И 26 при прохождении ложных сигналов значительно короче аналогичной серии при прохождении истинных сигналов, в связи с чем второй двоичный счетчик 28 не может заполниться при прохождении ложных сигналов и на выходе
12 селектора сигнал не появляется.
Если интервал времени между окончанием ложного и началом истинного сигнала меньше времени заполнения третьего двоичного счетчика 32, второй двоичный счетчик 28 после прохождения ложного сигнала не сбрасывается в нулевое состояние, а записанная в нем к моменту начала истинного сигнала информация приводит к случайному фазовому сдвигу сигнала на выходе Р-переноса второго двоичного счетчика 28 и на выходе первого одновибратора 29, Первый из серии импульсов, появляющихся на выходе третьего логического элемента И 26, являющегося третьим выходом
14 селектора 9 сигналов, поступая на пятый выход 20 блока 15 компенсации фазового сдвига селектора, являющийся S-входом третьего RS-триггера 38, устанавливает последний в единичное состояние, причем уровень логической "1" с прямого выхода этого триггера поступает на первый вход шестого логического элемента И 37, разрешая прохождение по второму входу последнего, являющемуся вторым входом 17 блока
15 компенсации фазового сдвига, импульсов генератора 8, которые через первый логический элемент ИЛИ 36 поступают на тактовый С-вход реверсивного счетчика 33, При этом второй RS-триггер 34 находится в нулевом состоянии, и уровень логической
"1" с его инверсного выхода, поступая на управляющий вход 0 реверсивного счетчика, обеспечивает заполнение этого счетчика импульсами, поступающими на его тактовый вход С (в режиме суммирования), Одновременно первый из серии импульсов на выходе третьего логического элемента И 26 через третий выход 14 селектора
9 сигналов, пятый вход 20 блока 15 компенсации фазового сдвига и второй логический элемент ЗАПРЕТ 42 поступает íà S-вход четвертого RS òðèããåðà 41, устанавливая его в единичное состояние. Уровень логической "1" с прямого выхода четвер-,ого RSтриггера 41 поступает на инвертирующий вход второго логического элемента ЗАПРЕТ
42, блокируя дальнейшее прохождение импульсов через этот элемент, и на первый вход седьмого логического элемента И 40, разрешая прохождение через последний сигнал нулевого состояния второго двоичного счетчика 28, формируемого четвертым логическим элементом И ЗО.
Если серия импульсов на выходе третьего логического элемента И 26 вызвана ложным сигналом датчика 2 (ложная метка 45, фиг. 4), второй двоичный счетчик 28 сбрасывается в нулевое состояние до заполнения, и сигнал его дешифратора нуля (четвертого логического элемента И 30) через четвертый
1793389
10 ход 19 блока 15 компенсации фазового двига селектора поступает на второй вход седьмого логического элемента И 40, сбраывая в нулевое состояние реверсивный четчик 33 и (через второй логический элеент ИЛИ 39) на R-вход третьего RS-триггеа 38, устанавливая последний в нулевое остояние и запрещая прохождение имульсов генератора 8 на тактовый С-вход еверсивного счетчика 33.
Если серия импульсов на выходе третьго логического элемента И 26 вызвана исинным сигналом датчика 2 (истинная метка
4 фиг. 4), второй двоичный счетчик 28 заолняется, на его выход P-переноса и на
ыходе первого одновибратора 29 появлятся сигнал, поступающий (через первый
ыход 12 селектора 9 сигналов и третий вход
18 блока 15) íà R-вход четвертого RS-три ггеа 41, устанавливая его в нулевое состояние запрещая тем самым сброс в нулевое сос ояние реверсивного счетчика 33, и (через в орой логический элемент ИЛИ 39) íà Rв од третьего RS-триггера 38, устанавливая е о в нулевое состояние и запрещая прох ждение импульсов генератора 8 на тактовый С-вход реверсивного счетчика 33.
Таким образом истинный сигнал датчика 2 обеспечивает параллельную запись во втор и двоичный счетчик 28 и реверсивный с етчик 33 (в режиме суммирования) одного и того же двоичного числа, после чего оба счетчика останавливаются, на выходе перв го из них появляется сигнал, имеющий фазовый сдвиг относительно начала истиннрй метки, а второй из них хранит информацию о величине этого фазового сдвига.
Если истинный сигнал датчика 2 прерыв ется оптической неоднородностью на отр жающей метке (ложная метка 46. фиг, 4), т серия импульсов на выходе третьего лог ческого элемента И 26 прерывается на в емя прохождения ложной метки 46. При э ом происходит останов второго двоичного с етчика 28 без его сброса в нулевое состояние и продолжение счета вторым двоичи 1м счетчиком 28 после восстановления с рии импульсов на выходе третьего логичес ого элемента И 26 (после прохождения л жной метки 46), В этом случае фазовый с виг сигнала первого одновибратора 29 отн сительно начала истинной метки 44 увеличивается на время останова второго д оичного счетчика 28. Реверсивный счетч к 33 запускается в режиме суммирования о новременно со вторым двоичным счетчик1м 28 и останавливается сигналом переполнения последнего, причем реверсивный сЧетчик 33 не останавливается во время промежуточного останова второго лвоичного счетчика 28. Таким образом, двоичное число, записанное в реверсивный счетчик
33 в момент его останова, превышает двоичное число, записанное во второй двоичный
5 счетчик 28, на количество импульсов, поступивших на тактовый С-вход реверсивного счетчика 33 за время промежуточного останова второго двоичного счетчика 28 ложной меткой 46, причем двоичное число. записан10 ное в реверсивный счетчик 33, соответствует фазовому сдвигу сигнала переноса второго счетчика 28 и сигнала первого одновибратора 29 относительно начала истинной метки 44.
15 Сигнал дисбаланса, поступая через второй формирователь 7 на первый вход 16 блока 15 компенсации фазового сдвига селектора и на S-вход второго RS-триггера 34, переводит этот триггер в единичное состоя20 ние. При этом уровень логического нуля с инверсного выхода второго RS-триггера 34, поступая на управляющий вход U реверсивного счетчика 33, переводит этот счетчик в режим вычитания. Одновременно уровень
25 логической "1" с прямого выхода второго
RS-триггера 34, поступая на первый вход пятого логического элемента И 35, разрешает прохождение через этот элемент и через первый логический элемент ИЛИ 36 импуль30 сов генератора 8 на тактовый С-вход реверсивного счетчика 33. После вычитания из реверсивного счетчика 33 количества импульсов, записанных в него в режиме суммирования, на выходе P-переноса этого
35 счетчика появляется сигнал, обеспечивающий перевод второго RS-триггера 34 в нулевое состояние, чем блок 15 компенсации фазового сдвига селектора подготавливается к дальнейшей работе, и запускающий
40 второй одновибратор 43. При этом фазовый сдвиг выходного импульса первого одновибратора 29 относительно начала истинной метки 44 (относительно сигнала датчика
2 начального положения ротора) и фазовый
45 сдвиг выходного импульса второго одновибратора 43 относительно сигнала дисбаланса, поступающего на вход второго формирователя 7. одинаковы.
Импульс первого одновибратора 29, вы50 ход которого является первым выходом 12 селектора 9 сигналов, поступает на S-вход первого триггера 21 и переводит его в единичное состояние. При этом уровень логической "1" с прямого выхода первого триггера
55 21 поступает на вход первого логического элемента И 23, разрешая прохождение по второму его входу и через второй логический элемент И 24 импульсов генератора 8, поступающих на тактовый С-вход первого двоичного счетчика 25, причем времязадаю1793389
12 щий делитель 22, входом соединенный с выходом генератора 8 импульсов, а выходом подключенный ко второму входу логического элемента И 24, обеспечивает формирование постоянного времени измерен ия.
Импульс второго одновибратора 43, фазовый сдвиг которого по соотноШению к импульсу первого одновибратора 29 равен фазе дисбаланса ротора. поступает (через выход блока 15 компенсации фазового сдвига селектора) íà R-вход первого триггера 21, переводя последний в нулевое состояние и запрещая дальнейшее прохождение имФормула изобретения
1. Цифровой фазометр для определения фазы дисбаланса ротора, содержащий первый и второй формирователи, вход последнего из которых является измерительным входом фазометра, первый триггер, первый и второй логические элементы И, генератор импульсов. выходом соединенный с входом времязадающего делителя, и первый двоичный счетчик, причем прямой выход первого триггера соединен с первым входом первого логического элемента И, второй вход которого соединен с выходом генератора импулы:ов, а выход — с первым входом второго логического элемента И, второй вход которого соединен с выходом времязэдающего делителя, а выход — со счетным входом первого двоичного счетчика, о т л и ч а юшийся тем, что; с целью повышения надежности определения фазы дисбаланса ротора путем селекции сигналов в опорном канале, в него введены соединенный с входом первого формирователя оптоэлектронный датчик начальногО поло>кения ротора, состоящий из диодного фотоприемника, соединенного через первый резистор с источником сигнала питания, и диодного излучателя, соединенного через второй резистор с выходбм генератора импульсов, блок компенсации фазового сдвига селектора и селектор сигнала, первый вход которого сое ди нен с- выходом первого формирователя, второй вход которого — с выходом генератора импульсов, а первый выход — с первым входом первого триггера., второй вход которого соединен с выходом блока компенсации фазового сдвига селектора, первый вход которого соединен с выходом второго формирователя, второй вход — с выходом генератора импульсов, третий, четвертый и пятый выходы — соответственно пульсов генератора 8 на TBKTQBblA С-вход первого двоичного счетчика 25. При этом информация, записанная в первом, двоичном счетчике 25, соответствует фазе дисбэ5 ланса ротора.
Таким образом, введение селектора сигналов и блока компенсации фазового сдвига селектора позволяет выделить истинные и подавить ложные сигналы оптоэ10 лектронного датчика начального положения
- ротора, чем повышается надежность измерения фазы дисбаланса ротора, достигается цель изобретения и обеспечивается его положительный эффект, 15 с первым, вторым и третьим выходами селектора сигналов, 2. Фазометр по и. 1, о тл и ч а ю щи йс я тем, что селектор сигналов содержит третий и четвертый логические элементы И, . второй и третий двоичные счетчики, первый одновибратор, первый логический элемент
ЗАПРЕТ и D-триггер, тактовый вход котороi o соединен с вторым входом третьего логического элемента И, первый и второй входы которого являются соответственно первым и вторым входами селектора, первым выходом селектора сигналов является выход первого одновибратора, вход которого соединен с выходом P-переноса второго двоичного счетчика, инверсные выходы двоичных разрядов которого соединены с соответствующими входами четвертого логического элемента И, выход которого является вторым выходом селектора сигналов, третий выход которого соединен с выходом третьего логического элемента И, с прямым входом первого логического элемента ЗАПРЕТ и с установочным R-входом третьего двоичного счетчика, выход P переноса которого соединен с установочным R-входом второго двоичного счетчика, тактовый Свход которого соединен с выходом первого логического элемента ЗАПРЕТ, инверсный вход которого соединен с входом первого одновибратора, счетный С-вход третьего двоичного счетчика соединен с прямым выходом D-триггера, инверсный выход которого соединен с его информационным
О-входом.
3. Фазометр по и. 1, о т л и ч а ю щ и йс я тем, что блок компенсации фазового сдвига селектора содержит реверсивный счетчик, пятый, шестой и седьмой логические элементы И, второй логический элемент ЗАПРЕТ, второй, третий и четвертый
14 первый вход которого соединен с прямым выходом четвертого RS-триггера и с инвертирующим входом второго логического элемента ЗАПРЕТ, выход которого соединен с установочным S-входом четвертого RS-триггера, установочный R-вход которого является третьим входом блока и соединен с первым входом второго логического элемента ИЛИ, второй вход которого является четвертым входом блока и соединен с вторым входом седьмого логического элемента И, прямой вход логического элемента
ЗАПРЕТ является пятым входом блока и соединен с установочным S-входом третьего
RS-триггера, установочный R-вход которого соединен с выходом второго логического элемента ИЛИ, а прямой выход — с вторым входом шестого логического элемента И, !
13
1793389
RS-триггеры и второй одновибратор. выход к торого является выходом блока, а вход с единен с выходом P переноса реверсивн го счетчика и установочным R-входом втор ro RS-триггера, первый S-вход которого я ляется первым входом блока, прямой вых д второго RS-триггера соединен с первым в одом пятого логического элемента И, втор и вход которого соединен с одним из вход в шестого логического элемента И и я ляется вторым входом блока, выходы пят ra и шестого логических элементов И соед нены соответственно с входами первого л гического элемента ИЛИ, выход которого с единен со счетным С-входом реверсивног счетчика, управляющий вход которого соо е инен с инверсным выходом второго
R -триггера, а установочный R-вход — с вых дом седьмого логического элемента И, 1793389
Составитель В. Сокол
Редактор С. Кулакова Техред M.Ìoðãåíòàë Корректор Н. Слободяник
Заказ 502 Тираж Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб.. 4/5
Производственно-издательский комбинат "Патент", r. Ужгород, ул,Гагарина, 101