Система передачи информации перфорированным сверточным кодом с восьмифазной модуляцией

Иллюстрации

Показать все

Реферат

 

Изобретение относится к технике передачи информации и может быть использовано при создании системы с высокой частотной и энергетической эффективностью . Целью изобретения является повышение пропускной способности системы с восьмифазной модуляцией. Система передачи информации перфорированным сверточным кодом с восьмифазной модуляцией 8пд -- fe 4/3fr fr содержит на передающей стороне первый кодер 1 сверточного кода, второй кодер 2, преобразователь 3 кода в фазу, восьмифазный модулятор 4, линию связи 5, на приемной стороне - четырехфазиый модулятор 6 с блоком восстановления несущей, первый 7 и второй 8 селекторы знака сигнала, первый 9 и второй 10 блоки масштабирования сигнала, первый 11, второй 12 и третий 13 сумматоры, первый вычитатель 14, первый 15 и второй 16 блоки выделения модуля сигнала , первый блок 17 выделения максимума сигнала, третий 18, четвертый 19, пятый 20 и шестой 21 блоки выделения модуля сигнала , третий 22 и четвертый 23 селекторы знака сигнала, второй блок 24 выделения максимума, коммутатор 25, второй вычитатель 26, седьмой блок 27 выделения модуля сигнала, блок 28 сравнения, блок 29 контроля четности, кодер 30, сверточный декодер 31,блок 32 узловой синхронизации, функционально соединенные между собой. 1 табл., 5 ил. бшод :4lSfr S вб/ход ел С XI 4D СЛ N ю ю

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (51)5 G 08 С 19/28

ГОСУДАРСТВЕННОЕ ПАТЕНТНОЕ

ВЕДОМСТВО СССР (ГОСПАТЕНТ СССР) ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4810592/24 (22) 03.04.90 (46) 15.02.93. Бюл. N. 6 (71) Научно-исследовательский институт приборостроения (72) Я.Д.Хацкелевич, Т.Ф.Дубова и В,В.Березкин (56) Бансет В.Л., Дорофеев В.М. Цифровые методы в спутниковой связи. М.: Радио и связь, 1988. с. 214-217.. (54) СИСТЕМА ПЕРЕДАЧИ ИНФОРМАЦИИ

ПЕРФОРИРОВАННЫМ CBEPTOЧНЫМ

КОДОМ С ВОСЬМИФАЗНОЙ МОДУЛЯЦИЕЙ (57) Изобретение относится к технике передачи информации и может быть использовано при создании системы с высокой частотной и энергетической эффективностью. Целью изобретения является повышение пропускной способности системы с восьмифазной модуляцией. Система передачи информации перфорированным сверточным кодом с восьмифазной модуляцией

„„ Ю„„1795499 А1 содержит на передающей стороне первый кодер 1 сверточного кода, второй кодер 2, преобразователь 3 кода в фазу, восьмифазный модулятор 4, линию связи 5, на приемной стороне — четырехфазный модулятор 6 с блоком восстановления несущей, первый

7 и второй 8 селекторы знака сигнала, первый 9 и второй 10 блоки масштабирования сигнала, первый 11, второй 12 и третий 13 сумматоры, первый вычитатель 14, первый

15 и второй 16 блоки выделения модуля сигнала, первый блок 17 выделения максимума сигнала, третий 18, четвертый 19, пятый 20 и шестой 21 блоки выделения модуля сигнала, третий 22 и четвертый 23 селекторы знака сигнала, второй блок 24 выделения максимума, коммутатор 25, второй вычитатель 26„седьмой блок 27 выделения модуля . сигнала, блок 28 сравнения, блок 29 контроля четности, кодер 30, сверточный декодер

31, блок 32 узловой синхронизации, функционально соединенные между собой. 1 табл., 5 ил.

1795499

Изобретение относится к технике передачи и приема информации и может быть использовано при создании системы с высокой частотой и энергетической эффективностью.

Наиболее близкой к изобретению по технической сущности к достигаемому эффекту является система передачи информации перфорированным сверточным кодом, содержащая на передающей стороне первый кодер, вход которого является информационным входом системы, преобразователь кода в фазу, выход которого подключен к входу модулятора, выход которого является входом линии связи. тактовые входы преобразователя кода в фазу и первого кодера являются первым и вторым тактовыми входами передающей стороны соответственно, на приемной стороне демодулятор, вход которого является выходом линии связи, декодер, выход которого подключен к первому входу блока синхронизации и является информационным выходом системы. тактовые входы декодера и блока синхронизации являются первым и вторым тактовыми входами приемной стороны.

Общими признаками предлагаемого технического решения и прототипа являются на передающей стороне первый кодер, вход которого является информационным входом системы, преобразователь кода в фазу, выход которого подключен к входу модулятора, выход которого является входом линии связи, тактовые входы преобразователя кода в фазу и первого кодера являются первым и вторым тактовыми входами передающей стороны соответственно, на приемНоА стороне демодулятор, вход катар;го является выходом линии связи, декодер, выход которого подключен к первому входу блока синхронизации и является информационным выходом системы, тактовые входы декодера и блока синхронизации являются первым и вторым тактовыми входами приемной стороны.

Недостатками известного технического решения являются: ограниченная пропускная способность канала вследствие того, что модем при данном методе обработки сигнала может работать только со сверточным кодом с результирующей кодовой скоростью R - 2/3, сложность вычисления метрик ветвей отдельно для перфорированной и неперфорированной ветви кода относительно точек, соответствующих центрам, секторов сигнала, в том числе, трудности определения точек центра при йриеме реальных сигналов и необходимость введения операций возведения в квадрат и извлечения корня при определении расстояния принятого сигнала до точек центра, что приводит к усложнению системы и уменьшению ее быстродействия.

Целью изобретения является повышение пропускной способности системы с восьмифазной модуляцией.

Поставленная цель достигается тем, что усовершенствуется система передачи информации перфорированным сверточным кодом с восьмифазной модуляцией, содержащая на приемной стороне первый кодер, вход которого является информационным входом системы, преобразователь кода в

"5 фазу, выход которого подключен к входу модулятора, выход которого является входом линии связи, тактовые входы преобразователя кода в фазу и первого кодера являются первым и вторым тактовыми входами пере20 дающей стороны соответственно, на приемной стороне демодулятор, вход которого является выходом линии связи, декодер, выход которого подключен к первому входу блока синхронизации и является информа25 ционным выходом системы, тактовые входы декодера и блока синхронизации являются первым и вторым тактовыми входами приемной стороны.

Отличительными признаками системы

ЗО передачи информации перфорированным сверточным кодом с восьмифазной модуляцией являются на передающей стороне второй кодер, первый и второй выходы первого кодера подключены к первому и второму

З информационным входам второго кодера, первый, второй и третий выходы которого подключены к первому, второму и третьему информационным входам преобразователя кода s фазу, соответственно, первый и вто4о рой тактовые входы второго кодера являются первым и вторым тактовыми входами передающей стороны соответственно, на приемной стороне селекторы знака сигнала, блоки выделения модуля сигнала, блоки

45 выделения максимума сигналов, блоки масштабирования сигнала, сумматоры, вычитатели, блок сравнения, блок контроля четности, кодер и коммутатор, первый выход демодулятора подключен к объединен5о ным первому входу первого сумматора, к входу первого блока масштабирования сигнала, к входу первого блока выделения модуля сигнала и к входу первого селектора знака сигнала, второй вход демодулятора подключен к объединенным первому входу второго сумматора, к входу второго блока масштабирования сигнала, к входу второму блока выделения модуля сигнала и к входу второго селектора знака сигнала, выходы первого и второго блоков выделения модуля

1795499 .5, сигналов подключены к первому и второму фазиой модуляцией, на фиг. 2, 3 — структурвходам первого блока выделения максиму- ные схемы второго кодера 2 на передающей ма сигналов соответственно, выход которо- . стороне и кодера 30 на приемной стороне, ro подключен к первому входу блока на фиг. 4 — диаграмма формирования коорсравнения, выходы первого.и второго селек- 5 динатных систем, на фиг. 5 — энергетические торов знака сигналов подключены к перво- характеристики системы. му и второму информационным входам Система передачи информации содеркоммутатора соответственно, выход перво- жит на передающей стороне первый кодер го блока масштабирования сигнала подклю-. 1 сверточного кода, второй кодер 2, преобчен к первым входам третьего сумматора и 10 разователь 3 кода в фазу, вооьмифазный . первого вычитателя, выход первого сумма- : модулятор 4, линия связи 5, на приемной тора через третий блок выделения модуля стороне четырехфазный демодулятор 6 с сигнала подключен к первым входам кодера блоком восстановления несущей, первый 7 и второго вычитателя, выход второго сумма-.; и второй 8 селекторы знака сигнала, первый тора через четвертый блок выделения моду- 15 9 и второй 10 блоки масштабирования сигля сигнала подключен к вторым входам: нала. первый 11, второй 12 и третий 13 сумкодера и второго вычислителя, выход треть- маторы, первый 14 вычитатель, первый 15 и . его сумматора подключен к второму входу .второй lб блоки выделения модуля сигнала,, второго сумматора, через пятый блок выде- третий 18, четвертый 19, пятый 20 и шестой ления модуля сигнала к первому входу вто- 20 21 блоки выделения модуля сигнала, третий рого блока выделения максимума сигналов 22 и четвертый 23 селекторы знака сигнала, . и через третий селектор знака сигналов к " второй 24 блок выделения максимума, комтретьему информационному входу коммута- мутатор 25, второй 26 вычитатель, седьмой тора, вйход первого вычитателя подключен 27 блок выделения модуля сигнала, блок 28 к второму входу первого сумматора, через 25 .сравнения, блок 29 контроля четности, кошестой блок выделения модуля сигнала к- дер 30, сверточный декодер 31, блок 32 узвторому входу второго блока выделения ловой сйнхронизации. максимума сигналов и через четвертый се- .. Второйкодер2напередающей стороне лектор знака сигнала к четвертому инфор- содержит первый 33 и второй 34 девятиразмационному входу коммутатора, выход 30 рядные-входные регистры сдвига, блок 35 . которого вычитателя через седьмой блок- ключей, первый 36, второй 37 и третий 38 выделения модуля сигнала подключен к четырехразрядные выходные регистры третьему входу кодера, выход второго блока " сдвига. выделения максимума сигналов подключен Кодер 30 на приемной стороне содерк второму входу блока сравнения, выход ко- 35 жит первый 39, второй 40 и третий 41 форторого подключен к управляющим входам: мирователи сигнала, первый 42, второй 43 и коммутатора и блока контроля четности, вы- третий 44 q-ичный четырехразрядный ре- ход последнего подключен к четвертому гистр сдвига, блок .45 ц-ичных ключей, входу кодера, первый и второй выходы ком- первый 46 и второй 47 q-ичйый девятиразмутатора подключены к первому и второму 40 рядный регистр сдвига, первый 48 ключ, девходам блока контроля четности и к пятому литель 49 нэ 4, второй 50 ключ. и шестому входам кодера соответственно, . Система передачи информации первыходы первой и второй групп выходов и форированным сверточным кодом с восьпервый выход которого подключены ксоот- мифазной модуляцией содержит на вЕтСтвуюЩим входам декодера, второй вы- 45 передающей стороне первый кодер 1 сверход кодера подключен к вторым входам точного кода с кодовой скоростью R = 1/2, декодера и блока синхронизации; выход ко- вход которого является информационным торого подключен к управляющему входу .входом системы, первый и второй выходы кодера, первый тактовый вход последнего которого подключены к первому и второму является первым тактовым входом прием- 50 информационным входам второго кодера 2, ной стороны, второй тактовый вход кодера первый, второй и третий выходы которого является третьим тактовым входом прием- подключены к первому, второму и третьему ной стороны, тактовые входы блока сравне- информационным входам преобразователя ния, блока контроля четности, коммутатора 3 кода в фазу соответственно, выход которои третьего входа кодера обьединены и явля- 55 ro подключен к входу модулятора 4, выход ются четвертым тактовым входом приемной которого является входом линии связи, такстороны. .. товый вход первого кодера 1 и первый такХа фиг, 1 представлена структурная товый вход второго кодера 2 объединены и схема системы передачи информации пер- являются первым тактовым входом передафорированным сверточным кодом с восьми- ющей стороны, тактовый вход преобразова-

1795499 теля .;: кода в фазу и второй тактовый вход второго. кодера 2 объединены и являются вторым тактовым входом передающей стороны системы, на приемной стороне демодулятор 6 с блоком восстановления несущей, вход демодулятора 6 является выходом пинии связи, первый выход которого подключен к объединенным первому входу первого сумматора 11, входу первого блока

9 масштабирования сигнала, к входу первого блока 15 выделения модуля сигнала и к входу первого селектора 7 знака сигнала, второй вход демодулятора 6 подключен к объединенным первому входу второго 12 сумматора, к входу второго блока 10 масштабирования сигнала, к входу второго блока

16 выделения модуля сигнала и к входу второго селектора 8 знака сигнала, выходы первого 15 и второго 16 блоков выделения модуля сигналов подключены к первому и

20 второму входам первого блока 17 выделения максимума сигналов соответствейно, выход которого подключен к первому входу блока 28 сравнения, выходы первого 7 и второго 8 селекторов знака сигнала подклю- 25 чены к первому и второму информационным входам коммутатора 25 соответственно, вы. ход первого блока 9 масштабирования сигнала подключен к первым входам третьего

13 сумматора и первого 14 вычитателя, вы- 30 ход nepeoro 11 сумматора через третий блок

20 выделения модуля сигнала подключен к первым входам кодера 30 и второго 26 вы. читателя, выход второго 12 сумматора через четвертый блок 21 выделения модуля сигна- 35 ла подключен к вторым входам кодера 30 и .второго 26 вычитателя, выход третьего 13 сумматора. подключен к второму входу второго 12 сумматора, через пятый блок 18 выделения модуля сигнала к первому входу 40 . второго блока 24 выделения максимума сигнала и через третий 22 селектор знака сигнала к третьему информационному входу коммутатора 25, выход первого 14 вычитателя подключен к второму входу первого 11 45 сумматора, через шестой блок 19 выделения модуля сигнала к второму входу второго блока 24 выделения максимума сигналов и через четвертый 23 селектор знака сигнала к четвертому информационному входу ком- 50 мутатора 30, выход второго 26 вычитателя через седьмой блок 27 выделения модуля сигнала подключен к третьему входу кодера

30, выход второго блока 24 выделения максимума сигналов подключен к второму вхо- 55 ду блока 28 сравнения, выход которого гюдключен к управляющим входам коммутатора 25 и блока 29 контроля четности, выход последнего подключен к четвертому входу кодера 30, первый и второй выходы коммутатора 25 подключены к первому и второму входам блока 29 контроля четности и к пятому и шестому входам кодера 30 соответственно, выходы которого объединены в первую и вторую группы выходов, первая группа выходов подключена к первой группе входов декодера 31, выход которого подключен к первому входу блока 32 синхронизации и является информационным выходом системы, второй выход кодера .

30 подключен к вторым входам декодера 31 и блока 32 синхронизации, выход которого подключен к управляющему входу кодера

30, объединенные первый тактовый вход и тактовый вход декодера являются первым тактовым входом приемной стороны, тактовый вход блока 32 узловой синхронизации является вторым тактовым входом приемной. стороны, второй тактовый вход кодера является тактовым входом приемной стороны, тактовые входы блока 28 сравнения, блока 29 контроля четности, коммутатора 25 и третий тактовый вход кодера объединены и являются четвертым тактовым входом приемной стороны.

Система передачи информации перфорированным сверточным кодом работает следующим. образом.

На передающей стороне первый кодер

1 формирует канальные последовательности С1 и С2, соответствующие входной информационной последовательности, которые поступают с частотой fT на вход второго кодера, где они записываются в два соответствующих девятиразрядных регистра 33; 34 сдвига. S конце каждого девятого тактового импульса (1/9 fT) блок 35 ключей открывается и осуществляется параллельная запись двенадцати символов С1, С2 в регистры 36,37, 38 сдвига с частотой fc=4/9

fT, причем выбор этих переписываемых символов определяется. матрицей перфорированного кода, задаваемой связями блока 35 ключей между входными ЗЗ, 34 и выходными

36, 37, 38 регистрами сдвига. На выходе второго кодера 2 получаем код ХУ, который с частотой 4/9 fT поступает на вход преобразователя 3 кода в фазу, где происходит преобразование входного кода в соответствующий фазовый сигнал и подаче его на модулятор 4. работа преобразователя 3 кода в фазу поясняется таблицей, На приемной стороне принятый сигнал поступает на вход четырехфазного демодулятора 6 с блоком восстановления несущей.

Выходные сигналы Х1 и У1с четырехфазного демодулятора 6 поступают одновременно на первый 7 и второй 8 селекторы знака сигнала, первый 9 и второй 10 блоки масштабирования сигнала, коэффициент которых

1795499

10 равен 0,707, на первый 11 и второй 12 сумматоры. Выходы первого 9 и второго 10 блока масштабирования сигнала соединены с входами первого 14 вычитателя и третьего

13 сумматора, где осуществляется преобра- 5 зование выходных сигналов четырехфэзного демодулятора по формуле: /2 /2 У2 .

Х2 = Х1 . — — Yi — = †. (X1 — Yi).

2 . 2 .2 10 /2 У2 /2

У2=Х1.— + Yi — = — (Х1+ Yi), 2 ° 2 2 т.е. происходит поворот координатных осей

Х1и У1на 45 (см.рис.4). 15

С выхода третьего 13 сумматора.и первого 14 вычитателя сигнал поступает на вто-. рые входы первого 11 и второго. 12 сумматоров соответственно, выходные сигналы которых поступают на блоки 18 и 19 20 выделения модуля, Осуществляется вычитание модулей соответственно для символов

Х и Y по формуле:

mx = (Х1+ Х2)

mY = (У1+ Y2) 25

Модуль символа Z, определяемый как

mz = (mx mY). вычисляется вторым 26 вычитателем и седьмым 27 блоком выделения модуля.

Определение знаков символов X, Y осу- 30 щЕствляется в системе координат Xi, Yi или . X2, У2, для чего в каждой системе координат определяется максимальное значение модулей символов Х1, У1 блоками 15, 16, 17 (max/X1/, /Y1/) и символов Х2, У2 блокам 35

20, 21,.24 (max/X2/, /У2/), после-сравнения которых в блоке 28 сравнения вырабатывается логический сигнал управления (О или 1), правляющий коммутатором 25.

Если вэх{/Х1/, /Yi/} — max{/X2/, /Y2/} О, 40 . то = 1 и на выходе коммутатора 25 появятся сигналы, соответствующие знакам символов Х1 и У1, т.к.. Sx = Sxi u Sy = Svi.

Если max{/Õi/, /Yi/} — max{/Х2/, /У2/} > О, то (= 0 на выходе коммутатора 25 45

SX = ЗХ2; SY = SY2

Знак третьего символа Z выделяется в блоке 29 определения четности сложением логических сигналов Sx, ЯУ и g по модулю 2

Sz = Зх®$УЮ 4. 50

Полученные таким образом модули сигналов и знаки символов X, Y, 2 поступают на соответствующие входы кодера 30, где последовательность принятых символов, соответствующих выделенной фазе, преоб- 55 разуется в последовательность ветвей сигналов выколотого сверточного кода, которая затем декодируется декодером 31 с кодовой скоростью R =- 3/4. Разделение последовательности символов на ветви осуществляется методом перебора возможных вариантов блоком 32 синхронизации, первый вход которого соединен с выходом декодера

31, а второй вход со знаковым выходом Ях кодера 30 сигнала, При правильной синхронизации на выходе декодера 31 будет выделяться информация, полностью совпадающая с в.." 1ной информацией системы, задержанной на г„д, В случае неправильной узловой си;.ронизации на выходе блока 32 синхронизации будет вырабатываться сигнал ошибки, управляющий сдвигом фазы в кодере 30 сигнала.

Поясним функционирование системы на конкретном примере, На фиг. 4а изображена фазовая плоскость и ансамбль передаваемых сигналов X, Y, 2. При приеме этот ансамбль разделяется на двэ подансамбля, как показано на фиг. 4б, в. Направления осей X, Y в подансамблях выбраны таким образом, чтобы знаки. символов Sx u Sy были равны "нулю" при положительных проекциях принятого сигнала на оси Х, У и единице — при отрицательных проекциях.

Знак символа Z (Sz) выбирается равным "нулю", если принятый сигнал находится в I u

И! квадрантах (см.фиг, 4г) и "единице" — во

II u IV квадрантах при условии, что система координат Х2У2 повернута на угол 1т/8.

Из фиг. 4г видно, что при фазовом угле. равном 67,5, знак символа может быть принят равновероятно как за "ноль", так и за

"единицу". Допустим, что на передающей стороне был выработан код 010 (точка 2 на фиг. 4е). На приемной стороне принят вектор Z, соответствующий некоторому фазовому углу р, Обозначим проекции принятого вектора на оси Х1, Yi и Х2, У2 как Ux1 и ОУ1

Ux2, UY2. Из примера на фиг. 4а видно, что

l Uv1l > l Ux1l

lUx2l > lUv2! и Uvi I — 0х2 < О, следовательно ф = 1.

B этом случае выбирается система координат Х1У1, в которой при Uxi > О Sx = О при

Uy1 О Sy = 1, знак Sz определяется как

Sz = Sx Ж Яу & g. Модули сигналов определяем из выражений:, mX= ВХ1+ ИХ2!

mY = 0У1+ 0У2

mz =. l mx — mv I

На фиг. 5 приведены энергетические характеристики системы передачи информации неперфорированным сверточным кодом с восьмифазовой модуляцией для скорости R1= 3/4 и R2 = 2/3. Энергетический выигрыш составляет 1,6 дБ для R1= 3/4 и 2,2 дБ для R2 = 2/3 при вероятности ошибки

10 по сравнению с безызбыточной передачей информации и четырехфазной моду1795499

15 лекцией Г!ропускная способность системы при BI =- 3/4 увеличивается на 13% по сравнению с протатипом (Rz = 2/3) и восьмифазн Ой модуляцией), К достоинствам предла земой системы относятся:

1) Повышение пропускной способности системы с восьмифазной модуляцией за счет возможности применения перфорированного rBBpTo÷íoãо кода с кодовыми скорОстями, большими, чем кодовая скорость

R = 2/3, используемая в прототипе, т,е. возможные кодовые скорости; Р =- 3/4, 4/5, 5/6 и т.д.

2) Использование простых арифметических (сложение, вычитание) и логических

Формула изобретения.

Система передачи информации перфорированным сверточным кодом с восьмифазной модуляцией, содержащая на передающей стороне первый кодер, вход которого является информационным входом системы, преобразователь кода в фазу, выход которого подключен к входу модулятора, выход которого является входом линии связи, тактовые входы преобразователя кода в фазу и первого кодера являются первым и вторым тактовыми входами передающей стороны соответственно, на и иемной стороне — демодулятор с бгоко вил.-, àíîâления несущей, вход которо: 0 является Bbl ходом линии связи, декодер, выход которого подключен к первому входу блока синхронизации и является и3(формационным выхо . дом системы, тактовые входы декодера и блока синхронизации являются первым и вторым тактовыми входами приемной стороны, о т л и ч а Io щ а я с я тем, что, с целью повышения пропускной способности системы, в нее введены на передающей стороне второй кодер, первый и второй выходы первого кодера подключены к первом/ и второму информационным входам второго кодера, первый, второй и третий выходы которого подключены к первому, второму и третьему информационным вх::ДЗМ преобразователя кода в фазу соответственно, первый и второй тактовые входы второго кодера являются первым и вторым тактовь3ми входами передающей стороны rooòâåòственно, на приемной стороне — селекторы знака сигнала, блоки выделения модуля сигнала. блоки выделения максимума сигналов, блоки масштабирования сигнала, сумматоры, вычитагели, блок сравнения, блок контроля четности. кодер И коммутатор, перВЫЙ F3ü Îä дем()г3улятора с блоком восстановл".Оия всув3ей подключен к Обье (сложение по модулю два) операций для определения модуля.и знака сигнала при QTсутствии операций типа умножения и извлечения корня в процессе вычисления метрик символов позволяет сущ ственно повысить быстродействие си:.-"-.ъ и упростить ее реализацию.

3) Возможность адекватного расчленения принимаемого сигнала на три составляющие его метрики по каждому двоичному символу позволяет обеспечить высокие знергетические характеристики приема информации. диненным первому входу первого суммато- " ра, входу первого блока масштабирования

:.игнала, входу первого блока выделения модуля сигнала и входу первого селектора зна(a сигнала, второй вход демодулятора с (;:Iìoì восстановления несущей подключен к объеди3 енным первому входу второго сумма ссра, входу второго блока масштабирования сигнала, входу второго блока выделения модуля сигнала и входу второго селектора знака сигнала. выходы первого и второго блоков выделения модуля сигналов подключены к первому и второму входам первого блока выделения максимума сигналов соот-, ветственно, выход которого подключен к первому входу блока сравнения, выходы первого и второго селекторов знака сигналов подключены к первому и второму информационным входам коммутатора соответственно, выход первого блока масштабирования сигнала .подключен к первым входам третьего сумматора и первого вычитателя, выход первого сумматора через третий блок Выделения модуля сигнала подключен к первым входам кодера и второго вычитателя, выход второго сумматора через четвертый блок выделения модуля сигнала. подключен к вторым входам кодера и второго вычислителя, выход третьего сумматора подключен к второму входу второго сумматора, через пятый блок выделения модуля сигнала к первому входу второго блока выделения максимума сигналов и через тре, тий селектор знака сигналов к третьему информационному входу коммутатора, выход первого вычитателя подключен к второму входу nepaoro сумматора, через шестой блок выделения модуля сигнала — к второму входу второго блока выделения максимума сигналов и через четвертый селектор знака сигнала — к четвертому информационному

Входу коммуFBTop3, ВыхОд BTopol Вычита13

1795499

14 теля через седьмой блок выделения модуля сигнала подключен к третьему входу кодера, выход второго блока выделения максимума сигналов подключен к второму входу блока сравнения, выход которого подключен к управляющим входам коммутатора и блока контроля четности, выход последнего подключен к четвертому входу кодера, первый и второй выходы коммутатора подключены к первому и второму входам блока контроля четности и к пятому и шестому входам кодера соответственно, выходы первой и второй групп выходов и первый выход которого подключены к соответствующим входам декодера. второй выход кодера подключен к вторым входам декодера и блока синхронизации, выход которого подключен к управляющему входу кодера, первый тактовый вход последнего является первым тактовым входом приемной стороны, второй тактовый вход кодера является третьим тактовым входом приемной стороны, тактовые входы блока сравнения, блока контроля четности, коммутатора и третий тактовый вход кодера объединены и являются четвертым тактовым входом приемной стороны.

179Я99

Х2 кг

У2

s;-o п

1795199

Редактор

Заказ 433 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", с. Ужгород, ул.Гагарина, 101

ro у z e y

Фиг.Г

Составитель И. Кузнецов

Техред М.Моргентал Корректор А.Обручар