Дельта-модулятор для передачи речевых сигналов

Иллюстрации

Показать все

Реферат

 

Изобретение относится к Электросвязи и может использоваться в цифровых системах передачи речевых сигналов для аналого-цифрового преобразования методом дельта-модуляции. Устройство позволяет в паузах речи увеличивать начальный шаг квантования, что стабилизирует его режим холостого хода и уменьшает шумы 8 паузах FT речи при дельта-модуляции. Это достигается тем, что по выходной цифровой информационной .последовательности при помощи цифрового детектора уровня 5, дополнительного интегратора 10, порогового устройства 9 ведется анализ на активность и на основе анализа происходит переключение при помощи ключа, основного интегратора 4 на режим работы одинарного интегрирования (речевая пауза) или двойного интегрирования (речерой фрагмент). Это позволяет в дельта-модуляторе, который также включает блок сравнения 1, формирователь цифрового сигнала 2, амплитудно-импульсный модулятор 3, интегратор сигнала уровня 6 и интегратор компенсации постоянного напряжения 7, применять двойное интегрирование при речевых фрагментах, что обеспечивает хорошее соотношение сигнал/шум квантования, а одинарное - при речевых паузах, что стабилизирует режим холостого хода дельта-модулятора в паузах речи. 1 з.п. ф-лы, 2 ил. (Л С vj о ел ел ел 45ь

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (51)5 Н 03 М 3/02

ГОСУДАРСТВЕННОЕ ПАТЕНТНОЕ

ВЕДОМСТВО СССР (ГОСПАТЕНТ СССР) ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4827608/24 (22) 2 1.05.90 (46) 15.02.93. Бюл. N 6 (71) Ленинградский электротехнический институт связи им. проф. M.À;ÁîH÷-Бруевича (72) А.Ю.Буханник, Б.Е.Трофимов и П,Е.Щербатый (56) Авторское свидетельство СССР

М 1429332, кл. Н 04 1 25/49, 1987.

Гебергер Г.Х, Аналого-циф Ввые преобразователи в канале ТЧ с дельта-модуляцией.. Электросвязь, 1978. (54) ДЕЛЬТА-МОДУЛЯТОР ДЛЯ ПЕРЕДАЧИ

РЕЧЕВЫХ СИГНАЛОВ (57) Изобретение относится к электросвязи и может использоваться в цифровых системах передачи речевых сигналов для аналого-цифрового преобразования методом дельта-модуляции. Устройство позволяет в паузах речи увеличивать начальный шаг квантования, что стабилизирует его режим холостого хода и уменьшает шумы в паузах

„„Я2„„1795554 А1 речи при дельта-модуляции. Это достигается тем, что по выходной цифровой информационной последовательности при помощи цифрового детектора уровня 5, дополнительного интегратора 10, порогового устройства 9 ведется анализ на активность и на основе анализа происходит переключение при помощи ключа, основного интегратора

4 на режим работы одинарного интегрирования (речевая пауза) или двойного интегрирования (речевой фрагмент). Это позволяет в дельта-модуляторе, который также включает блок сравнения 1, формирователь цифрового сигнала 2, амплитудно-импульсный модулятор 3, интегратор сигнала уровня 6 и интегратор компенсации постоянного на- я пряжения 7, применять двойное интегрирование при речевых фрагментах, что обеспечивает хорошее соотношение сигнал/шум квантования, а одинарное — при речевых паузах, что стабилизирует режим холостого хода дельта-модулятора в паузах речи. 1 з.п. ф-лы, 2 ил.

1795554

25 сдвига 19 и элементе ИЛИ 20. и

На фиг. 1 представлена функциональ- с ная схема дельта-модулятора с компандиро- П ванием, которая в отличие от линейных т7 дельта-модуляторов обладает рядом известных преимуществ и находит ши рокое о практические применение. Однако в режи- у ме холостого хода, т,е. в паузах речи, дель- с та-модуляторы с компандированием р работают в режиме линейной дельта-моду- 35 д ляции с постоянным начальным шагом кван- а тования. Поэтому применение двойных н интеграторов в схемах дельта-демодулято- ч ров как при линейной, так и при компандируемой дельта- одуляции для увеличения 40 р отношения сигнал/шум квантования копии э

y(t) сигнала требует стабилизации режима с холостого хода дельта-модулятора в паузах л речи. Предлагаемое решение может быть в использовано как при линейной АД, так и 45 у при дельта-модуляции с компандировани- с ем, д

Рассмотрим работу схемы устройства в ч соответствии с его функциональной схемой фиг. 1 и функциональной схемой реализа- 50 и ции цифрового детектора уровня фиг. 2.

Входной аналоговый сигнал x(t) посту- у пает vа один из двух входов блока сравнения 1, где сравнивается с восстановленной т копией g(t) сигнала, поступающего с цепи 55 з обратной связи местного дельта-модулятора на второй вход. Если x(t) > y(t), на выходе т блока сравнения 1 сигнал логической "1", а ф если y(t) w х() — сигнал логического "0". и

Ьлок сравнения реализуется аналоговым

Из Г> .егоt èå относитеR к электросвязи

° t >».еi быгь использовано в системах передачи речевых сигналов с дельта-модуляцией (ДУ), Ilenb изобретения — уменьшение шумов в паузах речи преобразуемых (дельта-модулированных) сигналов за счет стабилизации режима холостого хода дельта-модуляторов, На фиг. 1 представлена функциональная схема дельта-модулятора дпя передачи речевых сигналов; на фиг. 2 — функциональная схема цифрового детектора уровня, Дельта-модулятор включает блок сравнения 1, формирователь 2 цифровых сигналов, амплитудно-импульсный модулятор 3. основной интегратор 4, цифровой детектор уровня 5, интегратор сигнала уровня 6, интегратор компенсации постоянного напряжения 7, аналоговый ключ 8, пороговое устройство 9, дополнительный интегратор

10, а цифровой детектор уровня (фиг. 2) выполнен на регистре сдвига 11, элементе

ИЛИ-НЕ 12, элементах И 13, ИЛИ 14, элементах И 15, 16, ИЛИ 17, НЕ 18, регистре компаратором, ширина переходной зоны которого должна быть в 3-4 раза меньше начального шага квантования дельта-модулятора. Формирователь цифрового сигнала

2 с выходного сигнала блока сравнения 1 формирует, в соответствии с тактовой частотой FT, выходной информационный цифровой сигнал. Формирователь цифровых сигналов может быть реализован синхронным 0-триггером. С выхода блока цифровой информационный сигнал поступает на цифровой выход устройства и в цепь обратной связи дельта-модулятора на входы цифравага детектора уровня 5, амплитудно-импульсного модулятора 3 и интегратора 7, Погрешности выполнения узлов схемы служат причинами появления на входе блока сравнения 1 постоянного смещения, которое приводит к преобладанию посылок одного знака. Это мажет привести как к нарушению режима холостого хода кодека. так и к появлению на входе блока сравнения

1 постоянного смещения, Для устранения указанного явления в состав дельта-модулятора введен интегратор 7, создающий коменсирующее постоянное напряжение в лучае преобладания посылок одного знака. остоянная времени интегратора 7

) 0,2- 0,5с.

Амплитудно-импульсный модулятор 3, сновной интегратор 4, цифровой детектор ровня 5 и интегратор сигнала уровня 6 сотавляют схему местного дельта-демодупятоа„ которая включена в цепь обратной связи ельта-модулятора. 8 дельта-модуляторе на снове анализа структуры цифрового выходого сигнала осуществляется компрессия реевого аналогового сигнала x(t), Практически в рассматриваемом устойстве компрессия осуществляется за счет кспандирования в цепи обратной связи (метном дельта-демодуляторе) при восстановении копии y(t) входного сигнала из

ыходного цифрового дельта-сигнала. При величении крутизны входного аналогового игнала в цифровом дельта-сигнале на выхое формирователей 2 появляются пачки из етырех и более однородных символов. Цифровой детектор уровня 5 выделяет пачки из 4 более однородных символов и с его первого выхода они поступают на интегратор сигнала ровня б. Таким образом, формируется сигнал, определяющий уровень сигнала амплиудно-импульсной модуляции. На основе тога сигнала уровня и по выходному цифровому сигналу. поступающему на вход амплиудно-импульсного модулятора 3, ормируется амплитудно-модулированный мпульсный сигнал, из которого в схеме ос

1795554

15

25

35

50 новного интегратора 4 восстанавливается сигнал копии Y(t). Таким образом, рост крутизны входного аналогового сигнала ведет к увеличению плотности пачек в выходном цифровом сигнале, что приводит к увеличению сигнала уровня на управляющем входе блока 3 и, соответственно, к увеличению шага квантования дельта-модулятора, Такое компандирование, с изменением шага квантования на основе анализа выходного сигнала, позволяет дельта-модулятору вести преобразование речевых сигналов с более широким динамическим диапазоном, чем дельта-модулятору без компандирования.

На основе машинного моделирования

"выявлено, что при преобразовании речевых сигналов с FT = 32 128 кГц оптимальное число однородных символов в пачке цифрового дельта-сигнала, при котором следует начинать компандирование, равно 4. Анализ выходного цифрового дельта-сигнала и выделение пачек однородных посылок происходит в цифровом детекторе уровня 5, подробная функциональная схема которого представлена на фиг. 2. Цифровой информационный дельта-сигнал поступает на четыоехоазоядный регистр сдвига 11, где в соответствии с F> сдвигается по разрядам регистра и, если на выходах четырех разрядов появляются однородные посылки, на выходе элемента ИЛИ 17 появляется сигнал логической единицы. Следовательно, на выходе элемента ИЛИ 17 выделяются пачки однородных символов цифрового дельтасигнала в виде пачек логических "1", укороченные на три символа, Трехразрядный регистр сдвига совместно с элементом ИЛ И

20 восстанавливает первоначальную длительность пачки, прибавляя к ней три символа логической "1". Таким образом, на основном выходе блока 5 получается сигнал выделенных пачек в виде логических "1", на основе которого и формируется интегратором 6 сигнал управления уровнем амплитудно-импульсной модуляции, В цифровом детекторе уровня 5 по выходному цифровому дельта-сигналу ведется анализ на присутствие речевого фрагмента или паузы на аналоговом входе дельта-модулятора. Анализ ведется по наличию в цифровом дельта-сигнале пачек из Мр = 3 и более однородных посылок. Этот выбор сделан по следующим соображениям. Оптимальной паузой последовательностью для дельта-модуляции является цифровая последовательность чередующихся символов нулей и единиц. Также допустимой является паузная последовательность чередующихся сдвоенных символов нулей и единиц. Поэтому Np должно быть > 2. С другой стороны при увеличении N> уменьшается диапазон уровней входного сигнала, в котором дельта-модуляция осуществляется с двойным интегрированием, т.е. с минимальным уровнем шумов квантования. Поэтому оптимальным является выбор Np = 3.

В цифровом детекторе уровня (фиг. 2) пачки из 3-х и более однородных посылок выделяются схемой регистра сдвига 11 с помощью элементов И 15 и ИЛИ-НЕ 12, а на выходе элемента ИЛИ 14 получаем последовательность выделенных из цифрового дельта-сигнала пачек трех и более однородных символов в виде логических "1". Пачки при этом получаются укороченные на два символа. Выход элемента ИЛИ 14 и является дополнительным выходом цифрового детектора уровня, Получаемая цифровая последовательность с дополнительного выхода блока 5 поступает на дополнительный интегратор 10, который и формирует уровень активности (присутствия речевого фрагмента на аналоговом входе) или паузы.

Постоянная времени тю интегратора 10 должна быть такой, чтобы не воспринимались как паузы межслоговые интервалы в речевом фрагменте (тю> 10 мс). На основании сигнала, сформированного дополнительным интегратором, noporoaoe устройство 9 принимает решение об активности или паузе и управляет работой аналогового ключа 8, который включает или выключает цепь интегрирования R1,,R 2, С

1 основного интегратора 4, Так, если сформирован уровень на выходе дополнительного интегратора 10 выше порогового уровня активности, на выходе порогового устройства сформирован сигнал логической "1", который также присутствует на управляющем входе аналогового ключа 8, при этом последний замкнут и цепочка R 2, С 1 соединена с общей шиной, что соответствует режиму двойного интегрирования схемы 4, В паузах на интегратор 10 не поступают пачки выделенных однородных символов, а следовательно, и уровень сигнала на входе порогового устройства 9 соответствует режиму паузы, т.е. он ниже порогового уровня.

На выходе порогового устройства 9 сигнал логического "0" и ключ 8 разомкнут. Схема основного интегратора 4 при этом становится одинарным интегратором, включающим элементы R1,,RЗ и С2, Дополнительный интегратор 10 легко реализуется на R С элементах. Пороговое устройство 9 может быть реализовано аналоговым компаратором, на отрицательный вход которого подается пороговый уровень

1795554

20 активности, заданный от средней точки переменного резистора, включенного между шиной напряжения питания схемы и общей шиной, Пороговый уровень может быть выбран как:

0 1, Аач т, 100,050Л .F л 2Л fl где А ч — начальный шаг квантования дельта-модулятора;

f1 = 1/2 x(Ri + Яз)С2 (для схемы основного интегратора фиг. 1);

Dh, — диапазон изменения шага квантования s дБ.

Таким образом, в предлагаемом устройстве реализуется режим дельта-модуляции с одинарным интегрированием в продолжение речевых пауз и режим дельта-модуляции с двойным интегрированием при

Формула изобретения

1. Дельта-модулятор для передачи речевых сигналов, содержащий формирователь цифровых сигналов, амплитудно-импульсный модулятор, основной интегратор, интегратор сигнала уровня, интегратор компенсации постоянного напряжения, цифровой детектор уровня и блок сравнения, первый вход которого является входной шиной, второй вход соединен с выходами основного интегратора и интегратора компенсации постоянного напряжения, вход основного интегратора соединен с выходом амплитудно-импульсного модулятора, выход блока сравнения соединен с информационным входом формирователя цифровых сигналов, выход которого является выходной шиной и соединен с информационным входом амплитудно-импульсного модулятора, с входом интегратора компенсации постоянного напряжения и с информационным входом цифрового детектора уровня, тактовый вход которого объединен с тактовым входом формирователя цифровых сигналов и является тактовой шиной, первый выход цифрового детектора .уровня соединен с входом интегратора сигнала уровня, выход которого подключен к входу управления уровнем сигнала амплитудно-импульсного модулятора, о т л и ч а юшийся тем, что, с целью уменьшения шумов в паузах речи преобразуемых сигналов, введены дополнительный интегратор, пороговое устройства и аналоговый ключ, поступлении на вход речевых фрагментов.

Такое решение позволяет стабилизировать режим холостого хода дельта-модулятора в паузах речи, что приводит к уменьшению шумов в паузах на выходе дельта-демодулятора на принимающей стороне. Тем самым повышается помехозащищенность связи.

Дельта-демодулятор на принимающей стороне аналогичен дельта-демодулятору в цепи обратной связи дельта-модулятора (местному дельта-демодулятору) и включает амплитудно-импульсный модулятор 3, основной интегратор 4, цифровой детектор уровня 5 и интегратор сигнала уровня 6.

Кроме того, на принимающей стороне на выходе дельта-демодулятора, для улучшения отношения сигнал/шум, включают фильтр нижних частот. причем второй выход цифрового детектора уровня соединен с входом дополнительного интегратора, выход которого соединен с входом порогового устройства, выход которого соединен с управляющим входом аналогового ключа, информационный вход которого является общей шиной, выход аналогового ключа соединен с дополнительным входом основного интегратора.

2. Дельта-модулятор по и. 1, о т л и ч а юшийся тем, что цифровой детектор уровня выполнен на первом и втором регистрах сдвига, элементах ИЛИ-НЕ, НЕ, первом, втором и третьем элементах И, первом, втором и третьем элементах ИЛИ, первый, второй и третий входы первого из которых соединены с выходами соответствующих разрядов первого регистра сдвига, а четвертый вход-объединен с информационным входом первого регистра сдвига и подключен к выходу второго элемента ИЛИ, первый и второй входы которого соединены соответственно с выходами первого и второго элементов И, первый вход первого из которых объединен с первым входом третьего элемента ИЛИ и подключен к выходу элемента ИЛИ-НЕ, первый, второй и третий входы которого соединены с выходами первого, второго и третьего разрядов второго регистра сдвига, выход четвертого разряда которого соединен с первым входом второго элемента И непосредственно и через элемент НЕ подключен к второму входу первого элемента И, а второй вход второго элемента И объединен с вторым входом о

Составитель В.Махнанов

Техред М,Моргентал г,орректор П.Гереши

Редактор В,Федотов

Заказ 436 Тираж Подписное

ВНИИПИ Государсгвенного комитета по изобретениям и открытиям при l КНТ СССР

113035. Москва. Ж-35, Раушская наб., 4/5

Г1роизеадственно издательский комбинат "Па.ент", r. Ужгород, ул.Гагарина, 101 третьего элемента ИЛИ и подключен к выходу третьего элемента И, первый, второй и третий входы которого обьединены с первым, вторым и третьим входами элемента ИЛИ-НЕ соответственно, информационный вход второго регистра сдвига является информационным входом детекторл. R>:îä синхронизации обьединен с входом синхронизации первого регистра сдвига и является тактовым входом детектора, выходы первого и третьего элементов ИЛИ являются соо.. ветсгвенно первым и вторым выходами детектора,