Преобразователь четырехпозиционного временного кода в двоичный код

Иллюстрации

Показать все

Реферат

 

Изобретение относится к радиотехнике и вычислительной технике и может использоваться в системах передачи дискретной информации различного назначения. Уста ройство обеспечивает преобразование разнополярного 4-х позиционного сигнала с длительностью импульсов Т2/2 и Та со строгим чередованием полярностей импульсов по их длительности в исходный двоичный сигнал, что достигается в результате декодирования принимаемых символов по уровню , длительности и временному положению импульсов внутри тактового интервала Т2. Преобразование 4-х позиционного временного кода в двоичный код обеспечивается с помощью генератора 3 импульсов, селектора 8 и умножителя 11 тактовой частоты, элементов И 15, 16, 17,22. ИЛИ 5, 9, 18.19,21, НЕ 10, 12 элементов задержки 13. 14, 20, двоичного счетчика 4, детекторов 1, 2 импульсов , элемента запрета 7 и преобразователя 6. 2 ил. (Л С

COIQ3 СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (я)5 Н 03 M 7/00

ГОСУДАРСТВЕННОЕ ПАТЕНТНОЕ

ВЕДОМСТВО СССР (ГОСПАТЕНТ CCCP) ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4892302/24 (22) 17.12,90 (46) 23.02.93. Бюл. ¹ 7 (71) Институт технической кибернетики

АН БССР (72) Г. Я, Панченко и Н. А, Довнар (56) Патент Франции ¹ 2124050, кл. Н 03 Е

13/00; опублик. 1971.

Авторское свидетельство СССР

N- 1599994, кл. Н 03 У 7/00, 1988. (54) ПРЕОБРАЗОВАТЕЛЬ ЧЕТЫРЕХПОЗИЦИОННОГО ВРЕМЕННОГО КОДА В ДВОИЧНЫЙ КОД (57) Изобретение относится к радиотехнике и вычислительной технике и может использоваться в системах передачи дискретной

- информации различного назначения. Уст-К!

>Ы„„1797162 А1 райство обеспечивает преобразование раэнополярного 4-х позиционного сигнала с длительностью импульсов Тг/2 и Tz со строгим чередованием полярностей импульсов по их длительности в исходный двоичный сигнал, что достигается в результате декодирования принимаемых символов по уровню, длительности и временному положению импульсов внутри тактового интервала Т2.

Преобразование 4-х позиционного времейного кода в двоичный код обеспечивается с помощью генератора 3 импульсов, селектора 8 и умно>кителя 11 тактовой частоты, элементов И 15, 16, 17, 22, ИЛИ 5, 9, 18, 19, 21, НЕ 10, 12 элементов эадер>кки 13, 14, 20, двоичного советчика 4, детекторов 1, 2 импульсов, элемента запрета 7 и преобразова-теля 6. 2 ил.

1797162

Изобретение относится к радиотехнике и вычислительной технике и может использоваться в системах передачи дискретной информации различного назначения.

Известно устройство для преобразования троичного кода в двоичный, содержащее детекторы импульсов, преобразователи уровня, элементы И, элементы И, элементы ИЛИ и элементы НЕ, которое обеспечивает преобразование троичного кода (+1; 0; — 1) в двоичный код(1; О) по заданному алгоритму(2Т -+2В) с восстановлением номинальной скорости передачи символов исходной двоичной последовательности.

Недостатком известного технического решения является то, что оно не обеспечивает возможности декодирования многопозиционных временных кодов с детерминированным сдвигом импульсов внутри тактового интервала Т, что не позволяет использовать его, например, при декодировании многопозиционных сигналов.

Наиболее близким к заявляемому является преобразователь четырехпозиционного временного кода в двоичный код, содержащий первый и второй детекторы импульсов, генератор импульсов, двоичный счетчик. первый-пятый элементы ИЛИ, преобразователь уровня, элемент запрета, выделитель тактовой частоты, первый-третий элементы НЕ, умножитель частоты, первыйтретий элементы задержки и первый-четвертый элементы И, который обспечивает декодирование разнополярных четырехпозиционных сигналов с одинаковой длительностью импульсов (Tz/2) в тактовом интервале Tz=2T>, где Т> -длительность тактового интервала исходной двоичной последовательности.

Существенным недостаткам известного устройства является то, что QHo не обеспечивает возможности декодирования разнополярных четырехпозиционных сигналов с различной длительсностью импульсов (Тг/2 и Тг) с раздельным чередованием полярностей импульсов па их длительности.

Цель изобретения — расширение области применения преобразователя путем обеспечения приема сигналов с различной длительностью импульсов в результате изменения алгоритма декодирования, На фиг. 1 представлена структурная схема предлагаемого устройства; на фиг. 2 — веременные диаграммы.

Предлагаемый преобразователь содержит (фиг. 1) детекторы 1 и 2 импульсов, генератор 3 импульсов, двоичный счетчик 4, первый элемент 5 ИЛИ, преобразователь 6 уровня, элемент 7 запрета, селектор 8 тактовой частоты, второй элемент 9 ИЛИ, второй элемент 10 НЕ, умножитель 11 частоты, первый элемент 12 НЕ, третий и первый элементы 13, 14 задержки, третий, первый и

5 второй элементы 15, 16, 17 И, пятый и третий элементы 18 и 19 ИЛИ, второй элемент 20 задержки, четвертые элементы 21 и 22 ИЛИ и И.

Преобразователь четырехпозицианно10 ro временного кода в двоичный код работает следующим образом.

После включения электропитания преобразователя сигнал начального сброса, выработанный внешним устройством, 15 устанавливает двоичный счетчик 4 в исходное состояние путем подачи единичного потенциала íà его установочный вход, При этом с выхода генератора импульсов 3 через последовательно соединенные открытый

20 элемент запрета 7 и элемент ИЛИ 5 на вход выделителя тактовой частоты (ВТЧ) 8 поступает последовательность тактовых импульсов с длительностью Tz/2, следующих с номинальной тактовой частотой Е2=1/Т2

25 (фиг. 2, д), которая обеспечивает запуск и синхронизацию ВТЧ, С выхода генератора 3 последовательность тактовых импульсов поступает одновременно на вход двоичного счетчика 4, который после окончания установленного счета импульсов переполняется и единичным потенциалом со своего выхода, поступающим на инверсный вход элемента запрета 7, закрывает последний, что пред35 отвращает прохождение через него импульсов с выхода генератора и обеспечивает работу ВТЧ в автономном режиме.

Перед началом приема информационного массива на вход устройства поступает

40 синхросигнал тактовой частоты с длительностью импульсов Tz/2 (меандр), передние фронты импульсов в котором совпадают с началом тактового интервала Т2, что обеспечивает работу ВТЧ в режиме синхронизации входной последовательностью импульсов, поступающей на вход устройства.

При этом равнополярный четырехпозиционный сигнал с длительностью импульсов

Т2/2 и Тъ следующих с номинальной тактовой частотой Fz, сформированный по заданному алгоритму (2В 1Т) и передние фронты импульсов в котором совпадают с началом или с серединой тактового интервала Tz (фиг 2, а) поступает на входы детекторов

55 импульсов 1 и 2, с помощью которых разделяется соответственно на последовательности положительных (фиг. 2, б) и

Отрицательных (фиг. 2, в) импульсов, а также поступает через элемент ИЛИ 5 на вход селектора тактовой частоты 8 и обеспечивает

1797162

10 входу элемента И 15, а через последователь- 15 но соединенные элементы НЕ 12 и элемент. его работу в режиме синхронизации входной последовательностью импульсов.

Затем последовательность положительных импульсов с выхода детектора 1 (фиг.

2б) поступает к первому входу элемента

ИЛИ 9, а последовательность отрицательных импульсов с выхода детектора 2 подается ко входу преобразователя уровня 6, обеспечивающего преобразование отрицательных импульсов (фиг, 2, в) в положительные (фиг. 2, at) с выхода которого последние поступают ко второму входу элемента ИЛИ

9, на выходе которого формируется однополярный сигнал (фиг, 2, г), который поступает через элемент НЕ 12 (фиг, 2, г|) к первому задержки 14 на величину Т2/2 (фиг. 2, rz) — к первому входу элемента И 16.

Сигнал с выхода элемента ИЛИ 9 (фиг, 2, r) ко второму и первому входам элементов

И 15 и 17 поступает соответственно через элемент задер>кки 13 на величину Tz/2 (фиг.

2, гэ), а ко вторым входам элементом И 16 и

17 непосредственно, причем на третьи входы элементов И 15 — 17 поступает последовательность тактовых импульсов с выхода выделителя тактовой частоты 8 (фиг. 2, д1), черезэлемент КЕ 10(фиг, 2, д1), в результате чего на выходе элементов И 15 — 17 формируются во второй половине тактового интервала Т2 импульсы с длительностью Tz/2 (фиг. 2, ж1 — жэ), С выхода элементов И 15 и 16 сигналы (фиг, 2, ж1, ж2) паступа от соответственно к первым входам элементов ИЛИ 18 и 19, на вторые входы которых сигнал подается с выхода элемента И 17 (фиг. 2, >кэ), в результате чего на выходе элементов ИЛИ 18 и 19 формируются соответственно во второй половине тактового интервала Т2 импульсы с длительностью Т2/2 (фиг, 2з, и).

Сигнал с выхода элемента ИЛИ 18 (фиг, 2, з) поступает к первому входу элемента

ИЛИ 21, на второй вход которого сигнал с выхода элемента ИГ! И 19 (фиг. 2, и) падается

Формула изобретения

Преобразователь четырехпозиционного временного кода в двоичный код, содер>кащий первый и второй детекторы уровня, входы которых обьединены с первым входом первого элемента ИЛИ и являются первым входом преобразователя, выход первого детектора уровня соединен с первым входом второго элемента ИЛИ, выход

45 через элемент задержки 20 на величину

Tz/2 .(ôèã. 2, и1), причем сигнал с выхода элемента ИЛИ 21 (фиг. 2, к) поступает к первому входу элемента И 22, на второй вход которого с выхода умножителя 11 частоты "1х2" (фиг, 2, е), вход которого подключен к выходу селектора 8(фиг. 2, д1) подается последовательность тактовых импульсов с длительностью T>/2, в результате чего на выходе элемента И 22 восстанавливается исходная двоичная последовательность с длительностью импульсов Т1/2 в тактовом интервале Т1, следующих с номинальной тактовой частотой F1=1/Т! (фиг. 2, л).

Практическая реализация заявляемого устройства выполнена, в основном, на элементах логики (И, ИЛИ, НЕ), генераторе им- пульсов 3, двоичном счетчике 4, селекторе тактовой частоты 8.

В качестве детекторов импульсов 1 и 2 могут быть использованы диоды, включенные соответственно в прямом и обратном направлениях.

Преобразователь уровня 6 может быть реализован на операционном усилителе с обратной связью с использованием инвертирующего входа, Элемент запрета 7 представляет собой двухвходовый элемент И с инвертирующим

ОДНИМ ВХОДОМ.

Элемент задержки (13, 14, 20) может быть реализован на одновибраторе с регулируембй времязадающей цепочкой RC c переменным резистором R, включенной в цепи его запуска, Таким образом, предложенное устройство для преобразования четырехпоэиционного временного кода в двоичный код обеспечивает декодирование разнополярных четырехпозиционных сигналов с длительностью импульсов Т2/2 и Tz со строгим чередованием полярностей импульсов по их длительности, что расширяет его область применения, путем изменения алгоритма декодирования и соответствует достижению поставленной цели, второго детектора уровня через преобразователь уровня соединен с вторым входом второго элемента ИЛИ, выход которого соединен с входом первого элемента НЕ, выход которого через первый элемент задержки соединен с первым входом первого элемента И, выход которого соединен с первым входом третьего элемента ИЛИ, выход третьего элемента NflL через второй эле1797162

1 1 ! г

Д 1.

Т га

II(Q

t

t.

t — t

< « О О

l I

Чи 4

Составитель Н. Богачева

Редактор M. Кузнецова Техред М,Моргентал . Корректор С. Патрушева

Заказ 656 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", r. Ужгород, ул,Гагарина, 101 мент задержки соединен с первым входом четвертого элемента ИЛИ, генератор импульсов, выход которого соединен с первыми входами элемента запрета и счетчика, второй вход которого является вторым входом преобразователя, выход счетчика соединен с вторым входом элемента запрета, выход которого соединен с вторым входом первого элемента ИЛИ, выход которого через селектор тактовой частоты соединен с входами второго элемента HE и умножителя частоты, второй, третий и четвертый элементы И, пятый элемент ИЛИ, выход которого соединен с вторым входом четвертого элемента ИЛИ и третий элемент задержки, о т л и ч а ю шийся тем, что, с целью расширения области применения преобразователя, в нем вход третьего элемента задержки, ! о

l первый вход второго элемента И и второй вход первого элемента И подключены к выходу второго элемента ИЛИ, выход третьего элемента задержки подключен к второму входу второго элемента И и первому входу третьего элемента И, второй вход которого подключен к выходу первого элемента НЕ, выход второго элемента НЕ соединен с третьими входами первого, второго и третьего элементов И, вь1ходтретьего элемента И соединен с первым входом пятого элемента

ИЛИ, выход второго элемента И соединен с вторыми входами третьего и пятого элементов ИЛИ, выход четвертого элемента ИЛИ и выход умножителя частоты соединены соответственно с первым и вторым входами четвертого элемента И, выход которого является выходом преобразователя.