Многоканальный анализатор электрофизиологических сигналов

Иллюстрации

Показать все

Реферат

 

Изобретение относится к медицинской технике и может быть использовано при автоматизированной оценке функционального состояния человека, в терапии, кардиологии и других областях медицины, в клиниках различного профиля. Анализатор расширяет функциональные возможности за счет увеличения количества каналов анализа, выделяемых и измеряемых параметров анализируемых электрофизиологических сигналов . Многоканальный анализатор электрофизиологических сигналов содержит датчик, аналоговый коммутатор, усилитель , аналого-цифровой преобразователь генератор импульсов, шифратор номера разложения, шифратор номера датчика, распределитель импульсов, таймер, блок выполнения переключений, два триггера, пульт управления, вычислитель, графический и цифровой регистраторы, 2 з.п. ф-лы, 6 ил., 2 табл.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (si)s А 61 В 5/05

ГОСУДАРСТВЕННОЕ ПАТЕНТНОЕ

ВЕДОМСТВО СССР

{ГОСПАТЕНТ СССР) ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4909417/14 (22) 11.02;91 (46) 07.04.93. Бюл. М 13 (71) Курский политехнический институт (72) Н.А.Кореневский, Г.В.Богородский, А.В.Нечаев и В.В,Губанов (56) Авторское свидетельство СССР

М 13606698, кл. А 61 В 5/02, 1986. (54) МНОГОКАНАЛЬНЫЙ АНАЛИЗАТОР

ЭЛЕКТРОФИЗИОЛ ОГИЧЕСКИХ СИГНАЛОВ (57) Изобретение относится к медицинской технике и может быть использовано при автоматизированной.оценке функционального состояния человека, в терапии, кардиологии и других областях медицины, в

Изобретение относится к медицинской технике и может найти применение при исследованиях в области психологии и физиологии в клиниках различного профиля при автоматизированной оценке функционального состояния человека.

Цель изобретения — расширение функциональных возможностей устройства.

Поставленная цель достигается тем, что в многоканальный анализатор электрофизиологических сигналов, содержащий последовательно соединенные пульт 7, таймер 8, схему ИЛИ 22 и триггер 5, кнопку 20, подключенную ко вторым входам схем ИЛИ

22, 4 и первому входу триггера 19, кнопку 21, соединенную с первым входом схемы Й 6, а также генератор импульсов 3, датчик 1, усилитель 2, АЦП 10, шифратор 9 номера разложения, блок 11 выделения переключений, вычислитель 12, графический 13 и цифровой

14 регистраторы, дополнительно введены п Ы „1806603 А1 клиниках различного профиля. Анализатор расширяет функциональные возможности эа счет увеличения количества каналов анализа, выделяемых и измеряемых параметров анализируемых электрофизиологических сигналов. Многоканальный анализатор электрофизиологических сигналов содержит датчик; аналоговый коммутатор, усилитель, аналого-цифровой преобразователь генератор импульсов, шифратор номера разложения, шифратор номера датчика, распределитель импульсов, таймер, блок выполнения переключений, два триггера, пульт управления, вычислитель, графический и цифровой регистраторы, 2 з.п. ф-лы, 6 ил., 2 табл. датчиков 1, аналоговый коммутатор 17, распределитель 15 импульсов, счетчик 16, шифратор 18 номера датчика, причем выходы датчиков 1 подключены к информационным входам аналогового коммутатора 17, выход которого через усилитель 2 соединен с информационным входом АЦП 10, выходами подключенного к информационным входам блока 11, к шине данных которого подключены выходы шифраторов 9 и 18, таймера 8 и информационные входы вычислителя 12, импульсные выходы которого соединены соответственно с первыми входами блока 11 и распределителя 15 импульсов, второй и третий входы которого подключены к первому и второму выходам блока 11 выделения переключений, а четвертый, пятый и шестой входы соединены соответственно с выходами триггера 5, генератора 3 и первым выходом триггера 19, второй выход которого подключен ко второму входу схемы И 6, со1806603 единенную выходом со вторым входом триггера 5, первый выход распределителя 15 импульсов подключен к входу счетчика 16, второй выход — ко второму входу таймера 8, а третий — к входу управления вычисилтеля

12, соединенного информационными выходами с графическим 13 и цифровым 14 регистраторами, остальные выходы распределителя импульсов 15, объединенные в шину управления, подключены к входам управления блока 11 выделения переключений, шифраторов 9, 10 и первому входу. схемы ИЛИ 4, соединенную выходом с входом управления АЦП, третий выход блока выделения переключений И соединен со вторым входом триггера 19, выходы счетчика 16 подключены к входам управления аналогового коммутатора 17 и к информационным входам шифратора 18 номера датчика.

Блок выделения переключений содержит два счетчика 51, 37 и регистр адреса 26, память 27 и буферную память 38, два шинных коммутатора 24, 33 и коммутатор 36, шесть регистров 25, 29, 30, 32, 34, 35 и счетчик-регистр 23, сумматор 31 и схему сравнения 28, пять схем ИЛИ 39, 40, 41, 46, 47 и четыре схемы И. 42, 45, три триггера 48 — 50, причем к шине данных блока подключены выходы первого регистра 25, информационными входами соединенного с аМходзми

АЦП 10, третьего и четвертого регистров 30, 32 и nepaoro шинного коммутатора 24, с заземленными информационными входами счетчика-регистратора 23, коммутатора 36, памяти 27 и информациойяыми входами второго и пятого регистров 29, 34, счетчикарегистра 23, схемы сравнения 28; сумматора 31 и второго шинного коммутатора 33, выходы которого соединены с информационными выходами буферной памяти 38, подключенной адресными входами к выходам второго счетчика адреса 37, а выход первого счетчика адреса 51 соединен с адресными входами памяти 27 и информационными входами регистра адреса 26, подключенного выходами к информационнум входам первого счетчика адреса 51, выходы второго регистра 29 соеднены с информационными входами третьего регистра 30 и вторыми входами сумматора 31 и сехмы сравнения

28, выходы которых соответственно подключены к информационным входам четвертого и шестого регистров 32 и 35, первый выход пятого регистра 34 соединен с первыми входами первой и третьей схем И 42, 44 и коммутатора 36, з второй выход- с первыми входами второй и четвертой схем И 43, 45 и вторым входом коммутатора 36, первый выход шестого регистра 35, подключен ко вторым входам второй схемы ИЛИ 40, четвертой схемы И 45 и третьим входом коммутатора 36, а второй выход — ко вторым входам третьей схемы ИЛИ 41, третьей схемы И 44 и четвертым входом коммутатора

36, первый входупрзвления которого соединен с третьим выходом шестого регистра 35 и первыми входами второй и третьей схем

ИЛИ 40, 41 подключенных выходами соответственно ко вторым входам первой и второй схем И 42, 43, выходы которых соединены с первыми входами четвертой и пятой схем ИЛИ 46, 47, выходами подключенных соответственно с первым и вторым входами первого триггера 42, выход третьей схемы И 44 соединен со вторым входом пятой схемы ИЛИ 47 и первым входом второго триггера 49, а выход четвертой схемы И 45 — со вторым входом четвертой схемы ИЛИ

20 46 и первым входом триггера 50, шина управления блока подключена к управляющим входам памяти 27 и буферной памяти 38, первого счетчика 51 и регистра адреса 26, счетчика-регистра 23 и шести регистров 25, 25 29, 30, 32, 34, 35, первого и второго шинных коммутаторов 24, 33, ко второму входу управления коммутатора 36 и второго счетчика адреса 37, первым входом управления, соединенного с выходом первой схемы ИЛИ

30 39, а также ко вторым входам второго и третьего триггеров 49, 50, выходу первого триггера 48, второму входу первой схемы

ИЛИ 39, первый вход которой подключен к входу блока 11, выходы которого соединены

35 с выходами триггеров 49, 50 и последним выходом счетчика адреса 51, Распределитель импульсов содержит два триггера 52, 53, пять схем ИЛИ 58, 59, 68, 69, 70, четыре схемы И 54-57, четыре

40 счетчика 60-63, счетчик-дешифратор 64, блок дешифраторов 66, сборку схем И 65, блок комбинационных схем 67, причем первый, второй и третий входы распределителя подключены соответствующим входам бло45 ка комбинационных схем 67, четвертый вход

- к первым входам третьей и четвертой схем

И 56, 57, шестой — к первым входам первой и второй схем И 54, 55, пятый — ко вторым входам четырех схем И 54-57 и первому

50 входу первоготриггера 52, первым и вторым выходами соответственно подключенного к третьим входам первой и второй схем И 54, 55, выходы которых соединены с четвертым и пятым входами блока комбинационных

55 схем 67, выход третьей схемы И 56 подключен к первым входам четвертой схемы ИЛИ

68, сборки схем И 65 и четвертого счетчика

° 63, выходы которого подключены к инфор- мационным входам дешифраторов блока 66, а выход переполнения чветвертого счетчика

1806603

63 — к первому входу второй схемы ИЛИ 59, подсоединенной выходом к первому входу счетчика-дешифрэтора 64, выходы которого подключены соответственно ко вторым входам схем И сборки 65, соединенной выходами с входами управления соответствующих дешифраторов блока 66, выходы которого от первого до и-го и с (и + m + 1) до п-го подключены к входам блока комбинационных схем 67, и-й выход блока дешифраторов

66, кроме того, подключен к первым входам второго триггера 53, первой и третьей схем

ИЛИ 58, 70, соединенных выходами со вторыми входами четвертого счетчика 63 и счетчика дешифратора 64, а (и + m)-й выход блока дешифраторов 66 подключен ко вторым входам первой и второй схем ИЛИ 58, 59, выходы второго триггера 53 соединены соответственно стретьими входами. третьей и четвертой схем И 56, 57, выход четвертой схемы И 57 подключен ко второму в ходу четвертой схемы ИЛИ 68, первому входу превого счетчика 60, выход коюрого соединен со вторым входом первого счетчика 60, третьим входом второй схемы ИЛИ 59 и первым входом второго счетчика 61, подключенного выходом ко второму входу второго счетчика 61, первым входам пятой схемы ИЛИ 69 и третьего счетчика 62, выходы которого соединены со вторыми входами третьего счетчика 62, третьей и пятой схем

ИЛИ 70, 69 и первому выходу распределителя, второй выход распределителя подключен к выходу четвертой схемы ИЛИ 68, первый выход блока комбинационных схем

67 соединен с третьим выходом распределителя, а остальные выходы обьединены в шину управления.

На фиг.1 представлены эпюры, поясняющие работу многоканального анализатора; нафиг.2 — функциональная схема многоканального анализатора; на фиг.3— функциональная схема блока выделения переключений; на фиг.4; функциональная схема распределителя импульсов; на фиг.5 — эпюры, поясняющие работу блока выделения переключений; на фиг.б — функциональная схема блока комбинационных схем.

Многоканальный анализатор электрофизиологических сигналов работает следующим образом. . В основу работы анализатора, как и в прототипе, положен принцип разложения сигнала по его переключениям на составляющие с последующим определением их временных характеристик и оценок энергетических составляющих (фиг.1).

При разложении сигнала выбирается характеристика, отражающая реальные изменения исследуемого процесса. Среди таких характеристик, называемых точками переключения, можно выделить точки перегибов, нарушения монотонности, максимумов, минимумов, разрывов и т,д;

5 . Для злектрофизиологических сигналов наибольший интерес представляют точки переключения по минимуму, информативность анализа которых показана в ряде теоретических работ.

10 Рассмотрим пример разложения по минимумам, который может быть легко обобщен на случай других типов разложений.

Первое разложение сигнала получают при выделении всех его минимумов и фик15 сации их амплитуды и времени появления.

Каждое последующее разложение получают выделением миниимумов предыдущих разложений, также фиксируя их амплитуду и время появления, а заканчива20 ют разложение исчерпанием точек переключения на очередном шаге.

На фиг.1 показан пример разложения сигнала Х"(1) на соответствующие по точкам минимумов, где n — номер датчика.

25 " . После дискретизации сигнала с периодом Л имеет место решетчатый сигнал

Yp"(! Л), где l — номер дискреты. При выделении минимумов из сигнала Yo"(t 6) получают его первое разложение У> "(1) с амплитудами

30 У> >", У)2" ... Уц" „., образованными в моменты временит, t>2,..., где) — номер выделеннего минимума (номер переключения), а первый индекс соответствует номеру разложения К(для первого разложения К =1). Для

35 наглядности точки решетчатой функции

У "(1) соединены прямыми линиями. При выделении минимумов из сигнала Y>"(1) получают второе разложение сигнала Х"(т) с координатами по времени 412 1зг ... тг1 ... В

40. общем случае для К-го разложения выделяют минимумы К-1-го разложения.

В предлагаемом многоканальном анализаторе в отличие от прототипа при разложении сигнала по минимуму выделяется и измеряется амплитудные и временные ха45 рактеристики максимумов разложения, что используется для оценки асимметрии сигнала и амплитуды разложения.

В предлагаемом многоканальном анализаторе разложение сигнала по его пере50 ключениям осуществляется следующим . образом.

На пульте 7 задается время проведения исследования. При нажатии на кнопку 20 все элементы схемы устанавливаются в ис55 ходное состояние. С целью упрощения показана только ее связь- с установочными входами триггера 19 и через схемы ИЛИ 4 и

22 АЦП 10 и триггера 5.

1806603

Триг ер 19 дает разрешение распределителю импульсов 15 на формирование импульсов обнуления памяти блока 11 выделения переключений. После обнуления необходимого количества ячеек памяти с блока 11 выделения переключений подается сигнал на второй вход триггера 19, обеспечивающего потенциал разрешения на схему И 6 и после нажатия кнопки 21 на выходе триггера 5 возникает потенциал разрзешения распределителю импульсов 15 на формирование сигналов управления. При этом запускается таймер, а на входы управления коммутатора 17 и информационные входы шифратора 18 с выходов счетчика 16 подается код номера датчика (первый) и первый датчик 1 подключается через усилитель 2 к АЦП 10, Через равные интервалы времени tc распределитель 15 подает импульсы на счетчик 16 и АЦП 10, чем обеспе- чивается поочередное подключение датчиков 1 через усилитель 2 к АЦП 10, преобразование значений их сигналов в цифровую форму и формирование кода номера датчика на входе шифратора 18. Значение сигнала У я" подается на блок 11, где сравнивается с Yol-1п, запоминается и по крите рию Уо!-1п > Уо!л < Yoi+>и ведется поиск точек переключения по минимуму от каждого датчика. Кроме того, в блоке 11 определяется амплитуды точек переключения по максимуму по критерию Уои" < Yo " > Уо +1", ведется подсчет суммы измерений Y

При выделении точки переключения по минимуму Y j" на исходном сигнале в памяти блока 11 по сигналам распределителя 15 фиксируются измеренные значения минимума У1 ", максимума Z1J", накопленных суммы текущих значений ХУы", t 31, разности временных интервалов Ьt 3, текущего . времени Т с таймера и кода номеров датчика и разложения с шифраторов 18 и 9, которые затем переписываются в буферную память. После этого по сигналу ПИ (прием информации), вырабатываемым распределителем импульсов 15, информация передается в вычислитель 12, а в шифратор 9 записывается код второго разложения, и в блоке выделения переключений начинается поиск минимума второго разложения путем сравнения текущего минимума Y1j" с предыдущим Уц-1". Когда на основе критерия

Уп-1" > Упл < Уп+1П будет найдена точка переключения по минимуму У 1 в памяти

ll блока выделения переключений будет зафиксирована информация о значениях ми5 нимума Y j", максимума Zzj", текущем времени Т и коде номеров датчик и разложения, которая затем переписывается в буферную память, после чего по сигналу ПИ с распределителя 15 передается в вычисли10 тель, а шифратор 9 записывает код третьего разложения, и в блоке выделения переключений начинается поиск минимума третьего разложения аналогичным образом.

Для электрофизиологических сигналов

15 рекомендуемое число разложений 5. Для проведения тонких научных исследований число разложений может быть доведено до

10. После выполнения процедуры поиска точки переключения по минимуму послед20 него разложения КМ из распределителя 15 на счетчик 16 подается импульс и на выходе счетчика формируется код, обеспечивающий подключение к АЦП 10 через коммутатор 17 и усилитель 2 очередного датчика, а

25 также запись в шифратор 18 код номера этого датчика, Поиск точек переключения и передача информации в вычислитель с последующих датчиков осуществляется аналогичным образом, После обработки

30 амплитуды сигнала с п-го датчика счетчик 16 возвращается в исходное состояние и начинается новый цикл анализа сигналов с.первого датчика.

Вычислитель 12 производит обработку

35 информации по алгоритму, выполненному аналогично прототипу. До начала работы многоканального анализатора в память вычислителя вводится величина времени дискретизации Л, максимальное число

40 разложений KM и количество датчиков. По сигналу прием информации (ПИ) в память вычислителя записывается информация о номере кода разложения К, номере датчика и, амплитуде j минимума Уц", времени его

45 обнаружения тц", амплитуде J максимума

Ец", временной интервал от ) — 1 минимума до j минимума первого разложения t 3, сум, му текущих значений амплитуд на этом вре

Li менном интервале S 3j = Д; У3ь разность =о между временными интервалами от J-го минимума до J-го максимума и от j-го максиму55 ма до (J + 1)-го минимума Лт . В вычислителе 12 рассчитываются и выводятся на графический регистратор следующие параметры:

1. Текущая амплитуда k разложения сигнала с и-ro датчика;

1806603

Ак)" = Zk)" — Vk)".

2, Текущая длительность k разложения:

)+г

sled> =, rL — ), d при k=1 t3) =ZЛi.

3. Текущая временная асимметрическая характеристика к разложения:

)t IVI )лР дл дл л"

Ььк =К с ) "к-) >

) ) . jhow где m — количество переключений (k — 1) разложения в интервале от переключения по 20 минимуму до l переключения по максимуму

k разложения сигнала с и-го датчика.

4. Текущая энергетическая характеристика разложения:

55, =,, 5„„- y„". у„".

Кроме того, в вычислителе рассчитываются математическое ожидание и среднекавдратическое отклонение параметров с 30 выводлом на цифровой регистратор согласно выражений:

А + (A п )

М) kj jk kj kj л

Л, ) (л п ль

j „ kj ")(,. — (()-6" )

А Л л л" " дn п

+ л л

"S ) jq k)

Л

1 л1 л" nai

=б + — р .-ь. )-6, ™ j j k i k) kj К) к) 1к

45

55

ns n5 1 n + n n5 б„=бк + — (55к -55 ) б ) ) kJ kJ где r — количество переключений (k — 1) разложения в интервале )-g + 1) k-го разложения сигнала с и-го датчика; -10

В этих формулах знак равенства (=) рассматривается как оператор присвоения в программе работы вычислителя.

Останов высилителя, как и в прототипе, производится по внешним признакам после окончания работы анализатора, обеспечиваемого сигналом с таймера 8, устанавливающим первый триггер 5 в состояние "0".

Работу блка 11 удобно рассматривать с использованием представленных нэ фиг.5 эпюр основных сигналов шины управления (см, табл.1). а — тактовые импульсы генератора 3 с условными номерами; б — импульсы записи в первый регистр 25; в — сигналы "чтения" на память 27; г — импульсы записи во второй регистр 29; д — сигналы вывода первого регистра 25 из третьего состояния; е, м — импульсы записи в память 27 и буферную память 58; ж, з — синхроимпульсы (+1) в первый 51 и второй 37 счетчики адреса; и — импульсы сброса второго счетчика

37 адреса; к — импульсы записи в регистр адреса 26 данных из первого счетчика адреса 51; л — импульсы записи в первый счетчик адреса 51 данных из регистра адреса 26; н, о — импульсы записи в шестой 35 и пятый 34 регистры соответственно; п — сигналы вывода коммутатора 36 из третьего состояния; р — импульсы записи в третий регистр 30; с, т, у — сигналы вывода третьего регистра 30, первого 24 и второго 33 шинных коммутаторов из третьего состояния соответственно; ф — импульсы записи в четвертый регистр 32; ч, э — сигналы вывода четвертого регистра 32 и счетчика-регистра 23 из третьего состояния; ш — импульсы записи информации из памяти 27 в счетчик-регистр 23; ц — синхроимпульсы (+1) в счетчик-регистр 23; ю, я — сигналы вывода шифраторов 9, 18 и таймера 8 из третьего состояния соответственно, Стрелками вверх на эпюрэх обозначены импульсы, которые формируются распределителем 15 при условии обнаруженя точек переключения по минимуму, Стрелками вниз — импульсы, которые формируются при условии обнаружения точек переключения по максимуму, Стрелками и вверх, и вниз— импульсы при условии обнаружения точек переключения по минимуму или по максимуму.

1806603

10

30

50

Елок 11 выделения переключений работает следующим образом.

По "первому" тактовому импульсу преобразованная в цифровую форму амплитуда сигнала Уо) записывается в первый регистр

25 (эпюра б).

По втомрому — память 27 переводится в режим чтения (эпюра в).

По третьему — содержимое нулевой ячейки памяти 27 Уы-1 переписывается во второй регистр 29 (зпюра 2).

По четвертому — память 27 выводится из режима чтения, а первый регистр 25 выводится из третьего состояния (эпюры в, д), при этом на входы схемы сравнения 28 подключается содержимое первого Уо)1 и второго Y>)-1 регистров 25 и 29.

По пятому — содержимое первого регистра записывается в нулевую ячейку памяти (эпюра е), а результат сравнения Yo) и

Yo)-1 из схемы сравнения 28 в шестой регистр 35 (эпюра н). По шестому — первый регистр 25 выводится в третье состояние (эпюра д), память

27 — в режим чтения (эпюра в) и на вход первого счетчика адреса 51 подается синхроимпульс +1 (эпюра ж).

По седьмому — содержимое первой ячейки памяти 27 Про)-1 записывается в пя1 тый регистр 34 (эпюра о). При этом на выходах пятого и шестого регистров 34 и 35 могут быть зарегистрированы приведенные в табл.2 коды и зависимые от них состояния триггеров 48 — 50, подключенные к выходам регистров через комбинацию схем И и ИЛИ

40-47.

По восьмому импульсу (эпюра а) память

27 выводится из режима чтения (эпюра в), а коммутатор 36 — из третьего состояния (эп юра у), По девятому — в первую ячейку памяти

27 записывается код Про) (эпюра е), при условии, что Yp) Yo)-). В противном случае записывается предыдущий код Про)-1, т.к. вход управления коммутатором 36 соединен с третьим выходом шестого регистра 35, на котором при условии Yp) У )-1 положи тельный потенциал. Одновременно с этим в третий регистр 30 записывается содержимое второго регистра 29 Уо) (эпюра p), при условии обнаружения минимума Yq или максимума 2)), которое определяется потенциалами на втором и третьем триггерах 49, 50.

По десятому импульсу (эпюра а) коммутатор 36 устанавливается в третье состояние (эпюра и), а на первый счетчик адреса подается импульс+1 (эпюра ж), По одиннадцатому — обнуляется второй счетчик адреса 37 (эпюра и), сод. ржимое

1 первого счетчика адреса 51 записывается в регистр адреса 26 (зпюра к) и в шифраторы

18, 9 запиываются коды номеров датчика и разложения, Двенадцатый импульс (эпюра а) выводит память 27 в режим чтения (эпюра б), а второй шинный коммутатор ЗЗ из третьего состояния(эпюр у), чем осуществляется подготовка переписи информации из памяти 27 в буферную память 38.

При условии наличия потенциала на выходе третьего триггера 50(обнаружен минимум первого разложения) по 12-20 импульсам (эпюры а, ж, з, м) в буферную память 38 из 2 — 6 ячеек памяти 27 переписываются значения К Уц, Т, 2)), Яц (табл,1), после чего 21 импульс переводит память 27 из режима чтения (эпюра e) второй шинный коммутатор 33 в третье состояние (эпюра у), а первый шинный коммутатор 23 из третьего состояния (эпюра Т) и по 22 импульсу (эпюра е) обнуляется шестая ячейка памяти 27, т.к. информационные входы первого шинного коммутатора заземлены, Аналогично по импульсам 23-30 осуществляется перепись из

7, 8 ячеек памяти 27 в буферную память 38 значения т )), Ar ц и обнуление 7 и 8 ячейки памяти, кроме того по 29 импульсу обнуляется второй счетчик адреса 37 (эпюра и), второй шинный коммутатор 33 переводится в третье состояние (эпюра у) и в распределителе 15 формируется сигнал разрешения вычислителю 12 на снятие информации из буферной памяти 38.

По 31 импульсу (эпюра а) в первый счетчик адреса 51 записывается содержимое регистра адреса 26 (эпюра л), после чего при условии выделения переключения по импульсам 32++38 осуществляется запись во 2, 3, 4 и 5 ячейки памяти (эпюры е, ж), кода номера разложения и датчика (эпюра ю), значения минимума Уц (эпюра с), времени (эпюра я), значения максимума Zq (эпюра с), По 39 импульсу память 27 переводится в режим чтения (эпюра е), при этом на входах сумматора 31 будут присутствовать содержимое 6 ячейки памяти 27 (текущая сумма амплитуд Зц) и второго регистра 29(текущее значение Уо)), По 40 импульсу результат,сложения записывается в четвертый регистр

32. По 41 импульсу память 27 — в третье состояние (эпюра в), и четвертый регистр 32 — из третьего состояния (эпюра ч) и по 42 импульсу дополненная сумма записывается в 6 ячейку памяти 27 (э пюра е), По 43 импул ьсу четвертый регистр 32 и память 27 переводятся в третье состояние и в режим чтения (апюры ч, в), а на первый счетчик адреса 51 подается синхроимпульс (эпюра ш). По 44

1806603

14 импульсу содержимое ячейки 7 (текущая сумма г ц) записывается в счетчик-регистр

23 (эпюра ш). По 45 импульсу к содержимому счетчика-регистра 23 прибавляется единица (эпюра ц), По 46 импульсу счетчик-регистр 23 выводится из третьего состояния (эпюра э), а по 47 — его содержимое записывается в 7 ячейку памяти 27. Аналогичным образом по импульсам 48 — 53 уточняется значение ячейки 8 памяти за исключением того, что по 50 импульсу (эпюра э) в зависимости от состояния первого триггера 48 в счетчик-регистр 23 прибавляется или вычитается единица, Как следует из табл.2 при возрастании значений исходного сигнала от минимума к максимуму первый триггер 48 находится в единичном состоянии и в этот период при каждой дискрете измерения сигнала по пятидесятому импульсу в счетчик-регистр 23 прибавляется единица и записывается в 8 ячейку памяти 27, при убывании значений исходного сигнала от максимума к очередному минимуму на выходе первого триггера 48 — нулевой потен-. циал и в этот период из записанного в счетчик-регистр 23 временного интервала вычитается единица и результат записывается в 8 ячейку памяти 27. На этом заканчивается анализ одного значения исходного сигнала Уо1 на принадлежность его к точке переключения первого разложения, Поиск точек переключения последующих разложений ведется при условии нахождения точки переключения по минимуму предыдущего разложения в цикле 54-81 импульса (эпюра а). При этом количество циклов равно числу искомых разложений "К" минус единица.

По 54 импульсу память 27 переводится в режим чтения (эпюра в) и по 55 импульсу из ячейки памяти 27 занчение предыдущего (1 — 1) минимума первого переключения Ун-< записывается во второй регистр 29 (эпюра г). По 56 импульсу память 27 — в третье, а третий регистр 30, в котором записано найденное значение Ун из третьего состояния (эпюры в, с) и по 57 импульсу содержимое третьего регистра 30 переписывается в 9 ячейку памяти 27 (эпюра е), одновремнено результат сравнения содержимого второго

29 и третьего 30 регистров со схемы сравнения 28 записывается в шестой регистр 35 (эпюра н). По 58 импульсу — синхроипульс в первый счетчик адреса (эпюра ж), вывод памяти 27 в режим чтения (эпюра e) и третьего 5 регистра 30 из третьего состояния (эпюра с).

По 59 импульсу осуществляется запись значения 10 ячейки памяти 27 Пр11-1 в пятый регистр 34 и подается импульс сброса на второй и третий триггера 49, 50. По 60 импульсу память 27 переводится в третье состояние (эпюра в), а коммутатор 36 — из третьего состояния (эпюра и) и по 61 импуль5 су в ячейку 10 записывается признак сравнения Прн (эпюра е) из пятого или шестого регистров 34, 35 в соответствии с табл.2, одновременно с этим в третий регистр 30 записывается информация из второго реги10 стра 29 (эпюра р), при условии обнаружения минимума или максимума второго разложения (второй 49 или третий 50 триггера находятся в единичном состоянии). По 62 импульсу коммутатор 36 переводится в

15 третье состояние(эпюра и) и на первый счетчик адреса 51 подается синхроимпульс +1 (эпюра ж). С 63 по 72 импульс работа блока выделения переключений аналогична как в интервале с 11 по 20 импульсы. При этом

20 осуществляется запись из 11 — 14 ячеек памяти 27 в буферную память 38 значений К, У2, Т, Zz (эпюры в, ж, з, м, о, у. ю, я). По 73 импульсу память 27 и второй шинный коммутатор переводятся в третье состояние

25 (эпюры в, у), записывается в первый счетчик адреса 51 информация из регистра адреса

26 (эпюра л), сбрасывается второй счетчик адреса 37 и предоставляется возможность вычислителю для снятия информации о па30 раметрах точки переключения второго разложения, С 74 по 81 импульсы работа блока выделения переключений аналогична как в интервале с 32 по 39 импульсы. После этого

35 процесс повторяешься с 54 импульса К-2 раза, осуществляя поиск переключений 3,4...К-го разложений. После обработки К-го разложения на счетчик 16 подается импульс с распределителя 15 и с первого импульса (эпюра

40 а) начинается анализ сигнала второго датчика, Когда закончится обработка сигнала последнего и датчика, импульс переполнения счетчика 16 сбрасывает первый счетчик адреса 51 и вновь начинается процесс анализа

45 сигнала с первого датчика.

Распределитель импульсов работает следующим образом, При нажатии кнопки

20 "Сброс" подается разрешающий потенциал на схемы И 54 и 55, на вторые входы

50 которых поочередно подается разрешающий потенциал с выходов первого триггера

52, счетным входом подключенного к генератору 3. С выходов схем И 54 и 55 снимаются импульсы записи и синхроимпульсы, 5 которые через блок комбинационных схем

67 по шине управления подаются в память

27 и первый счетчик адреса 51 блока выделения переключений 11. По импульсу переполнения первого счетчика 51 опрокидывается второй триггер 19 устрой15

1806603

16 ства, закрываются схемы И 54, 55 и открывается схема И 6 анализатора. При нажатии кнопки 21 "пуск" с первого триггера 5 устройства подается разрешающий потенциал на схемы И 56 и 57. При этом по второму входу схема И 56 открыта потецниалом со второго выхода второго триггера 53 и импульсы генератора 3 через схему И 56 поступают на вход счетчика 63, на первые входы схем И сборки 65 и через схему ИЛИ 68 на таймер 8, Импульс переполнения счетчика

63 через схему ИЛИ подается на вход счетчика-дешифратора 64, на выходах которого формируются разрешающие потенциалы на вторые входы соответствующих схем И сборки 65. При этом все дешифраторы блока

6 дешифруют код счетчика 63, однако импульс кода счетчика 63 будет сформирован на соответствующем выходе того дешифратора блока 66, номер которого соответсвтвует коду счетчика дешифратора 64. Так например, в начальный период времени по каждому импульсу, поступающему на вход счетчика 63 будет формироваться на соответствующих выходах первого дешифратора блока 66. так как только на его вход управления будут поступать импульсы с вы хода первой схемы И сборки 65, открытой потенциалом нулевого кода счетчика-дешифратора 64. По импульсу переполнения на выходе счетчика-дешифратора 64 будет первый код, по которому импульсы со второй схемы И сборки 65, открытой первым кодом счет- ика-дешифратора 64, будут поступать на входуправления второго дешифратора блока 66. Таким образом на выходах блока дешифраторов будут последовательно формироваться импульсы, которые через блок комбинационных схем 67 подаются по шине управления в блок 11 выделения переключений. Примером распределения импульсов в шине управления являются эпюры, показанные на фиг.5: (1-n) импульсы (1-53 импульс фиг.5) обеспечивают процесс поиска точек переключения первого разложения; n+ m+1- и импульсы(54-81 импульс фиг.5) — для поиска точек переключения

2 3„,к разложений; и + m импульс с выхода блока дешифраторов 66 обнуляет счетчик 63 и подается на вход счетчика-дещифратора

64, чем обеспечивается дальнейшее формирование импульсов c n+ m+ 1 — и для поиска точек переключения второго ранга (m определяется необходимой величиной задержки для обеспечения передача, записанной в буферной памяти 38 информации в вычислитель 12. В приведенном примере на фиг.5

m = О, и импульс с выхода блока дешифраторов 66 (на примере фиг.5 81 импульс) сбрасывает второй триггер 53, запрещая

55 задержку для передачи записан ной в буферной памятим 38 информации в вычислитель

12. Импульс переполнения счетчика 61 подается на вход счетчика 62 и через схему

ИЛИ 69 устанавливает второй триггер 53 в единичное состояние, закрывая схему И 57 и открывая схему И 56. С выхода схемы И 56 тактовые импульсы поступают на вход, счетчика 63 и первые входы схем И сборки 65

При этом кодом счетчика дешифратора открыта та схема И сборки 65, импульсы с входа которой подаются на дешифратор блока 66 начинающего формирование импульсов с n + m + 1. Таким образом, вновь формируются импульсы с n + m + 1 — n, обеспечивая поиск точек переключения третьего разложения. В счетчике 62 ведется подсчет циклов поиска точек переключений, номера разложений которых больше единицы. При достижении значения счетчика 62

К-2 (К- заданное количество разложений) на его выходе формируется импульс, который подается на счетчик 16 (выход R), переключающий аналоговый коммутатор 17 на следующий датчик 1, кроме того обнуляет счетчик-дешифратор 64 и устанавливает рторой триггер 53 в единичное сотсояние, и начинается новый цикл формирования импульсов, обеспечивающих поиск точек переключений в исходном сигнале Уо от второго, а затем третьего и т.д. датчиков 1.

Работа блока комбинационных схем с памятью 67 поясняется примерами формирования импульсов записи и чтения (фиг.ба, б), подаваемых на память 27 блока 11.

Из примера фиг,ба видно, что импульсы записи (эпюра е фиг.5) поступают на вход памяти 27 блока 11 через схему ИЛИ 73 с выхода схемы И 54 (вход Nl) и выходов 5, 9, 42, 47, 52 блока дешифраторов 66, а также с выходов 22, 26, 30, 32, 34, 36, 57, 61, 74, 76, 78 через схему ИЛИ 71 и схему И 74, открываемую.потенциалом Мн с триггера 50 блока

11 выделения переключений (при условии нахождения точки переключения по мйнимуму) и выходов 38, 80 через схему ИЛИ 72 и схему И 75, открываемую потенциалом Мк прохождение импульсов генератора 3 через схему И 56 и разрешая через схему И 57, Кроме того и импульс обнуляет счетчик 63 и счетчик-дешифратор 64. Тактовые импульсы с выхода схемы И 57 поступают через схему

ИЛИ 68 на таймер и на вход счетчика 60, который совместно с счетчиком 61 обеспечивает установление в счетчике-дешифраторе 64 кода, открывающего ту схему И сборки

10 65, выходы которой подключены к управля.ющему входу дешифратора блока 66 формирующего импульсы, начиная с n + m + 1 и

1806603 с триггера 49 блока 11 (при условии нахож- ров номера разложения и номера датчика и дения точки переключения по максимуму). к первому входу второго элемента ИЛИ, соИмпульсы чтения (эпюра е, фиг,5) фор- единенного выходом с входом управления мируются триггером 78 фиг,6в), на первый аналого-цифрового преобразователя. а тревходкоторогоподаютсячерезсхемуИЛИ76 5 тий выход блока выделения переключений импульсы с 2, 6, 11, 23, 27, 39, 43, 48, 54, 58, соединен с вторым входом второго тригге63 выходов блока дешифраторов 66, а на ра, а выходы счетчика подключены к входам другой вход импульсы с 4, 8, 21, 25, 29, 41, управления аналогового коммутатора и ин45, 50, 56, 60, 73 выходов. формационным входам шифратора номера

Формула изобретения 10 датчика.

1, Многоканальный анализатор элект- 2.Анализатор по и. 1, отл и ч а ю щ ийрофизиологических сигналов, содержащий с я тем, что блок выделения переключений последовательно соединенные пульт, тай- содержит соединенные выходами с шиной мер, первый элемент ИЛИ и первый триггер, данных первый, третий и четвертый регистпервую кнопку, подключенную к вторым 15 ры, память, счетчик-регистр, первый шинвходам первого и второго элементов ИЛИ и ный коммутатор с заземленными к первому входу второго триггера, вторую информационными входами и коммутатор, кнопку, соединенную с первым входом эле- и соединенные с шиной данных информацимента И, а также генератор импульсов, дат- . онными входами второй и пятый регистры, чик, усилитель, аналого-цифровой 20 счетчик-регистр второй шинный коммутапреобразователь, шифратор номера разло- тор, выходами подключенный к входам-выжения, блок выделения переключений, вы- ходам буферной памяти, сумматор и схему числитель, гра