Устройство для управления инвертором
Иллюстрации
Показать всеРеферат
В устройстве для управления инвертором в выходном направлении инвертора ив каждом отрезке аппроксимации содержится целое число периодов импульсов заполнения , при этом длительность импульсов заполнения формируется равной произведению численного значения входного кода и ступенчато аппроксимированного значения синуса угла. Операции умножения и формирования осуществляются с использованием ПЗУ и компаратора кода. 3 ил., 7 табл.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (я) Н 02 М 7/48
ГОСУДАРСТВЕННОЕ ПАТЕНТНОЕ
ВЕДОМСТВО СССР (ГОСПАТЕНТ СССР) ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4729736/07 (22) 16.08,89 (46) 23.04.93, Бюл. М 15 (71) Научно-производственное объединение
"Полюс" (72) Г.П.Иванова и В.B.ÈBàíîå (56) Шило В.Л, Популярные цифровые микросхемы. Справочник, Челябинск, Металлургия, 1989.
Микросхемы и их применение. Справочное пособие — М.: Радио и связь, 1983.
Изобретение относится к преобразовательной технике и может быть использовано для управления ключевыми элементами инвертора с синусоидально-модулированным выходным напряжением;
Цель изобретения-увеличение КПД за счет улучшения качества модуляции путем уменьшения содержания неосновных гар моник в выходном напряжении инвертора при формировании импульсов заполнения с постоянной длительностью периода и содержанием целого числа периодов этих импульсов в каждом отрезке аппроксимации, при этом длительность импульсов заполнения формируется равной произведению . численного значения входного кода и ступенчато аппроксимированного значения синуса угла (фазы) выходного напряжения.
Указанная цель достигается тем; что в устройство (фиг, 1), содержащее делитель частоты на триггерах 1-11, при этом девять младших разрядов на триггерах 1-9 пред„„Я „„1810972 А1 (54) УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ ИНВЕРТОРОМ (57) В устройстве для управления инвертором в выходном направлении инвертора и в каждом отрезке аппроксимации содержится целое число периодов импульсов заполнения, при этом длительность импульсов заполнения формируется равной произведению численного значения входного кода и ступенчато аппроксимированного значения синуса угла, Операции умножения и формирования осуществляются с использованием ПЗУ и компаратора кода, 3 ил„7 табл. ставляют последовательный счетчик, два старших разряда на триггерах 10 и 11 включены по схеме регистра с перекрестными связями, входную шина делителя частоты 12 для подачи тактового сигнала, первый формирователь кодов на элементах 13 и 14 типа
2-2И-ИЛИ-Н Е, входы первого формирователя соединены с выходами седьмого, восьмого и девятого разрядов делителя частоты, этот формирователь кодов реализует функции
А1(013) =06 Qa+ 0s 09:
Аг(014) = От Ов + 07 Ц9 (") элементы НЕ 15, 6И-НЕ-16, усилители 17-20, выходы которых управляют работой инвертора на транзисторах 21-24, в диагональ которого включена натрузка 25, RS-триггер 26, второй формирователь на элементах 27 и 28 типа 2И-И-ИЛИ. входы второго формирователя соединены с выходами десятого разряда делителя частоты и выходом RS-триггера
1810972
26. этот формирователь кодов реализует функции
U27- G26 G10+ G10i
U2a = 026 G10 + О10, (2) выходы второго формирователя соединены со входами усилителей 17-20, вход первого триггера делителя частоты и вход элемента
НЕ 15 соединены со входной шиной тактовой частоты 12, введено постоянное запоминающее устройства ПЗУ 29, компаратор кода 30 на пяти элементах ИСКЛЮЧАЮЩЕЕ ИЛИ, элемент 6 ИЛИ 31, при этом инверсные выходы пяти младших разрядов делителя частоты и выход элемента НЕ 15 соединены со входами элемента 6И-НЕ16, выход которого соединен со входом R RSтриггера 26; коды управления по трем шинам 32-.34 и выходы формирователя кодов на элементах 13 и 14 соединены соответственно с пятью входами ПЗУ 29, выходы пяти младших разрядов делителя частоты и выходы ПЗУ соединены поразрядно со входами компаратора кодов 30,.пять выходов компаратора кодов и входная шина тактовой частоты 12 соединены со входами элемента 6
ИЛИ 31, выход которого соединены со входбм Я RS-триггера 26.
Заявителю не известно применение ñóщественных признаков, отличающих объект от прототипа, по тому же назначению, что и в заявляемом.объекте.
На фиг, 1 приведена принципиальная схема устройства; на фиг. 2 — эпюры напряжений, характеризующие работу схемы фиг, 1 на отдельных участках; на фиг. 3 — основные эпюры напряжений, характеризующие работу схемы фиг. 1 при формировании полного периода выходного напряжения.
Рассмотрим характеристики вход-выход основных элементов, примененных в схеме по фиг, 1, Логический элемент ИСКЛЮЧАЮЩЕЕ
ИЛИ используется для сравнения кодов двух импульсных последовательностей. При равенстве потенциалов сравниваемых кодов на выходе элемента формируется "0", при неравенстве потенциалов — "1", согласно таблице истинности (табл. 1):
В компараторе кода 30, выполненном на 5 элементах ИСКЛЮЧАЮЩЕЕ ИЛИ и дополненном схемой ИЛИ, при неравенстве
5 разрядов кодов на выходе элемента ИЛИ будет формироваться "1" и только при равенстве кодов всех пяти разрядов на выходе элемента ИЛИ сформируется потенциал 10н
В табл. 2 приведены потенциалы на выходах некоторых элементов схемы по мере поступления входной последовательности импульсов по шине 12.
Анализ данных табл. 2 показывает, что пять младших разрядов делителя частоты через каждые 32 импульса тактовой частоты повторяют свое состояние.
В схеме на фиг. 1 длительность периода выходной частоты пятого разряда делителя выбрана равной длительности периода им10 пульсов высокочастотного заполнения, а длительность периода выходной частоты десятого разряда выбрана равной длительности периода выходного напряжения инвертора. На фиг. 3 приведены эпюры на"5 пряжений на элементах схемы фиг. 1 за,период выходного напряжения. Из эпюр следует, что период выходного напряжения инвертора равен
Тина. =2 Ттакт. = 1024 Ттакт. (3)
10. — 1024 периодам тактовой частоты, период импульсов высокочастотного заполнения равен
Твя. = 2 Ттакт = 32 Ттакт (4) — 32 периодам тактовой частоты.
За период выходного напряжения инвертора формируются
n= = — =32
Тиив 1024 (5) т., 32 — 32 высокочастотных импульсов запол30
Период выходного напряжения инвертора поделен на 4 интервала: (О-90)о. (90180), (180-270)о, (270-360) (фиг. 3, 6).
Каждый интервал поделен на отрезки, вмещающие 1/4 интервала, или 22,5О. При кусочно-линейной аппроксимации синусоиды принимаем, что внутри каждого отрезка
22,5 значение синусоиды постоянно и равно среднему значению синусоиды зя лан40 ный отрезок угла, При таком подходе за 90 абсолютное значение синусоиды меняется 4 раза:
1 значение — (0-22,5) = 0,195, 2 значение — (22,5-45) = 0,555, 3 значение — (45-67,5) = 0,83, (6)
4 значение — (67,5-90) 0,98..
Формирователь кодов на элементах 13 и 14 формирует 4 значения кода в течение
90О. Эти элементы реализуют функции (1), 50 значения которых в зависимости от текущего значения угла приведены на фиг. З,-к, л.
В табл, 3 приведены изменения потенциалов на выходах элементов 13 и 14 за период выходного напряжения устройства.
Анализируя данные табл. 3, можно отметить, что в интервалах в прямом коде, что соответствует нарастанию амплитуды синусоиды при увеличении значения угла, а в интервалах (90-180)о„(270-360) формируют1810972 ся сигналы в обратном коде. что соответствует уменьшению амплитуды синусоиды при увеличении значения угла, Эти сигналы поступают на входы ПЗУ Х4 и Х5, В табл. 4 приведены соответствия между численным значением синусоиды и кодом на выходе формирователя на элементах
13 и 14.
В табл. 5 приведено соответствие между значением входнрго управляющего кода по шинам 32-34 и цифровым эквивалентом амплитуды выходного напряжения инвертора.
Сигналы с шин 32-34 поступают на входы ПЗУ Х1-Xg.
В табл. 6 приведены коды по входам
ПЗУ и соответствующие им цифровые эквиваленты амплитуды выходного напряжения инвертора, составленные по данным табл. 4 и 5 и равные произведению значения синусоиды на цифровой эквивалент кода, Согласно схеме фиг, 1, период высокочастотных импульсов заполнения синусоиды состоит из 32 периодов импульсов тактовой частоты. Согласно построения схемы, RS-триггер 26 переходит в состояние
02е = О от 1,33,65 (и т.д,) импульсов тактовой частоты и переходит в состояние Qm = 1 согласно кодам по входам компаратора кодов 30. Длительность состояния "О" по выходу.RS-триггера 26 равна длительности импульсов заполнения выходного напряжения инвертора (зпюры фиг. 3, о, и). Таким образом, максимуму амплитуды синусоиды соответствует длительность состояния "О" на выходе RS-триггера 26, равная длительности 32 импульсов тактовой частоты.
Максимальное значение цифрового эквивалента амплитуды согласно данным табл, 5 равно
Омакс=8 sln90 = 8
Таким образом, цифре 8 должно соответствовать время нахождения RS-триггера в состоянии "О", равное 32 периодам тактовой частоты. Исходя из этого, умножая цифровой эквивалент амплитуды на коэффициент и чтобы получить значение 32 =
- 8 4, и округляя полученное значение до целого числа, получим требуемое число периодов тактовой частоты, необходимое для формирования синусоидально-модулированного напряжения в функции угла и входного кода (последняя колонка табл. 6).
Необходимую длительность импульсов высокочастотного заполнения, определяемую рассчитанным числом периодов.тактовой частоты, обеспечивает записанный в
ПЗУ код, который сравнивается с текущим значением кода пяти младших разрядов де25
026= "°
Аналогично с приходом 33-его импульса триггер 26 опрокидывается в состояние .Q26 = О, в интервале между 37 и 38 импуль- сом триггер опрокидывается в состояние
40
5
20 лителя частоты, При равенстве кодов элемент 6 ИЛИ 31 формирует управляющий потенциал "О", который опрокидывает RSтриггер 26 в состояние "1".
В табл. 7 приведены величины входных и выходных кодов ПЗУ, обеспечивающее алгоритм работы устройства согласно табл. 6.
Рассмотрим теперь работу устройства в целом. Пусть по управляющим входам устройства 32-34 поступают потенциалы X1 = 1.
X2 -=0, X3-=1.
С приходом первого тактового импульса (табл. 2) триггеры 1-10 устанавливаются в состояние 01 — 01о = О. В промежутке между
1 и 2 импульсами (эпюры фиг, 2, в) на выходе элемента 6И-НЕ 16 формируется потенциал
6И-НЕ 16 = О, который поступает на вход R триггера 26 и опрокидывает триггер 26 в состояние Qze = О. Согласно табл. 3. по входам Х4 и Х5 ПЗУ при действии 1-64 тактовых импульсов X4= 0, Х5= О. Таким образом, при
Х1 — X5 = 10100 (17-ая строка табл. 7) на выходах ПЗУ У1-Y5 = 00100.
С приходом пятого тактового импульса
f1 потенциалы на выходах 01-05 целителя частоты равны (табл, 2) 01-Q5 = 00100. На пяти выходах компаратора кода 30 потенциалы равны нулю. В промежутке между 5 и 6 импульсами (фиг, 2, е) потенциал входного импульса f12 = О, при этом на выходе элемента 6 ИЛИ = О, который поступает на вход S триггера 26 и опрокидывает его в состояние
0и=1.
С приходом 65-ro импульса изменяются потенциалы на выходах элементов 13 и 14:
013 = Х4 = 1, 014 = Х5 = О (фиг 3 к л)
При этом по входам ПЗУ Х1 — X5 = 10110, по выходам ПЗУ У1- Y5 = 11010 (18-ая строка табл. 7). В промежутке между 65 и 66 импульсами сформировался потенциал 6ИHE16 = О, который опрокинул триггер 26 в состояние 026 = О (эпюры фиг. 2, е, э). В промежутке между 76 и 77 импульсами потенциал на выходе элемента 6 ИЛИ = О, который поступает на вход S триггера 26 и опрокидывает его в состояние Qgr> = 1 (на . выходах делителя 01-05 = 11010).
Аналогично с интервала между 97 и 98 импульсами триггер 26 опрокинется в состояние Qzg = О, в интервале между 108 и 109 импульсами триггер 26 опрокинется в состояние Ом = 1 (01-05 = 11010, табл. 2).
С приходом 129-ого импульса изменяются потенциалы на выходах элементов 13 и 14;
1810972
U)3 = Х4 = О; U t4 = Х5 = 1 (фиг. 3, к, л).
При этом по входам ПЗУ Х1 — X5 = 10101, по выходам ПЗУ У1-У5 = 10001 (19-ая строка табл. 7). В промежутке между 129 и 130 импульсами сформировался потенциал 6ИНЕ16 = О, который опрокинул триггер 26 в состояние Q26=0(эпюры фиг. 2, и, л).
В промежутке между 146 и 147 потенциал на выходе элемента 6 ИЛИ = О, который поступает на ход S триггере 26 и опрокидывает его в состояние 028 = 1 (Qt-Qs=10001. табл. 2).
Аналогичнг: в интервале между 161 и
162 импульсами триггер 26 опрокинется в состояние 626 = О в интервале между 178 и
179 импульсами триггер 26 опрокинется в состояние Q28 = 1.
Анализируя принцип работу устройства, можно отметить, что для каждого кода по входам ПЗУ (табл. 7) необходимо сформировать длительность импульса, выраженную ввиде числа периодо импульсое тактовой частоты (последняя кологка табл. 7).
Если это число периодов записать в виде двойного числа в ПЗУ(потенциалы У1 У5, табл. 7), то ус..:ройство сформирует синусоидально-модулированное напряжение со средним значением амплитуды, пропорциональным численному значению входного кода.
Выходной сигнал триггера 26 и выходrûe сигналы -. риггера 10 поступают на входы формирователя на элементах 27 и 28 типа 2И-И-ИЛИ. Сигналы на их выходах определяю ся уравнениями (2).
8 интервале времени О-те (эпюры фиг, 3, з) потенциалы сигналов на выходах триггера
10 равны. Q10= 0, Q 10= 1.
При этом
U2T= Q26 1+0=026;
U2e = Q26 О + 1 = 1, Схемы усилителей мощности 17-20 выбраны таким образом, чтобы при поступлении .потенциала "0" нэ их входы no ux. выходам сформировались отпирающие потенциалы, поступающие на входы транзисторов инвертора 21-24, а при поступлении
":1" на входы усилителей мощности 21-24 формировались запирающие потенциалы по входам транзисторов инвертора 21-24, В интервале времени Π— ts на выходе .элемента 28 формируется потенциал "1", запирающий транзисторы 22 и 23 инвертора.
На выходе элемента 27 формируются импульсы напряжения, синфазные с сигналом
Q26, кОторые управляют рЕжимами переключения транзисторов 21 и 24 инвертора и формируют напряжение на нагрузке 25 в соответствии с эпюрами фиг. 3, и, В интервале времени t6 — )8(эпюры фиг, 3, л) потенциалы сигналов по выходам триггера 10:
016-1; 01о=О, При этом
U2T — 026 О + 1 — 1, 028= Q26 1+ О= Q26.
На выходе элемента 27 формируется потенциал "1", запирающий транзисторы 21 и
24
На выходе элемента 28 формируются импульсы напряжения, синфазные с сигналом Q26, которые управляют режимами переключения транзисторов 22 и 23 инвертора и формируют другую полярность напряжения на нагрузке 25 в соответствии с эпюрамифиг.3, и.
Анализируя форму выходного напряжения инвертора по эпюрам фиг. 3, и., можно отметить, что для большого приближения формы выходного напряжения к синусоидальному закону необходимо увеличивать число отрезков, на которые разбивается син,соида, и иметь большее чис о высокочастотных импу. ъсоэ внутри каждого отрезка.
Это можно получить, увеличивая число триггеров делителя частоты и используя остальные элементы с большим числом входов и выходов,, то есть с большей степенью
30 интеграции; что нетрудно выполнить при современном уровне развития микроэлектроники.
Согласно данных табл. 7. при изменении значения входного кода от 100 до 000. среднее значение напряжения на выходе инвертора изменилось в 8 раз при сохранении синусоидально-модулированного закона модуляции выходного напряжения инвертора.
Дополнив схему фиг. 1 элементами, аналогичными элементам 13-31,; можно сформировать напряжение со сдвигом на 90 относительно напряжения на нагрузке 25.
Так как для формирования импульсов управ40
45 ления инвертором второй фазы используются те же управляющие сигналы, то обе фазы будут совершенно идентичны, что является достоинством предложенного устройства.
В предложенной схеме устройства им50 пульсы заполнения жестко засинхронизированы с выходной частотой устройства и импульсами тактовой частоты. внутри каждого отрезка аппроксимации находится целое число периодов импульсов заполнения.
55 Меняя. значение кода, подаваемого по шинам 32-34 на входы ПЗУ, можно менять про- . порционально величине численного значения кода ширину импульсов заполнения и соответственно среднее значение си1810972
25
Таблица 1 нусоидально-модулированного выходного напряжения устройства в широких пределах, без изменения соотношений между выходной частотой инвертора и частотой импульсов заполнения.
Таким образом. основными достоинствами предложенного устройства для управления инрвертором по сравнению с прототипом являются следующие:
1. Неизменные соотношения между выходной частотой инвертора и частотой импульсов заполнения при регулировании среднего значения выходного напряжения инвертора в широких пределах.
2. Изменяя число разрядов делителя частоты, можно легко перенастраивать соотношения между выходной частотой инвертора, числом аппроксимируемых отрезков и числом импульсов заполнения, сохраняя закон пропорционального управления средним значением амплитуды выходного напряжения в функции численного значения кода.
3. По сравнению с устройством прототипом, отсутствуют импульсы заполнения с неполным периодом в конце каждого отрезка аппроксимации, что улучшает качество и точность формирования синусоидально-модулированного нап ряжения, 4. Выбрав оптимальные сботношения между периодом высокочастотных импульсов и периодом выходного напряжения, можно обеспечить минимальное содержание неосновных гармоник в выходном напряжении инвертора при регулировании его среднего значения в широких пределах, что обеспечивает высокий к,п.д, инвертора во всем диапазоне регулирования, Формула изобретения
Устройство для управления инвертором, содержащее делитель частоты, шину тактовой частоты, три шины управления, формирователь кодов на первом и втором элементах 2-2И-ИЛИ-Н Е, элементы НЕ, 6ИНЕ, четыре усилителя, RS-триггер, формирователь напряжений на первом и втором элементах 2И-И-ИЛИ, при этом делитель частоты содержит девять младших разрядов на девяти С-триггерах и старший разряд на двух IK-триггерах, С-вход первого С-триггера и вход элементов НЕ соединены с шиной тактовой частоты, прямые выходы каждого
С-триггера соединены с С-входом последующего триггера в младших разрядах делителя частоты, прямой и инверсный выходы первого IK-триггера соединены с! и К-входами второго IK-триггера, прямой и инверсный выходы второго 1К-триггера соединены соответственно с К- и i-входами первого IKтриггера, прямые и инверсные выходы восьмого и девятого С-триггеров соединены соответственно с входами 2И первого элемента 2-2И-ИЛИ-НЕ формирователя кодов, прямые и инверсные выходы седьмого и девятого С-триггеров соединены соответственно с входами 2И второго элемента
2-2И-ИЛИ-НЕ формирователя кодов, выход
RS-триггера, инверсный и прямой выходы десятого С-триггера соединены с входами
2И и И первого элемента 2И-И-ИЛИ формирователя напряжений, выход RS-триггера, прямой и инверсный выходы десятого Стриггера соединены с входами 2И и И второго элемента 2И-И-ИЛИ формирователя напряжений, выходы обоих элементов 2ИИ-ИЛИ формирователя напряжений соединены с входами четырех усилителей, выходы которых предназначены для подключения к управляющим входам инвертора, о т л и ч аю щ е е с я тем. что, с целью увеличения КПД инвертора за счет уменьшения содержания неосновных гармоник в выходном напряжении, в устройство введено постоянное запоминающее устройство (ПЗУ) с пятью входами и пятью выходами, запрограммированное в соответствии с табл. 7 описания, компаратор кодов на пяти элементах ИСКЛЮЧАЮЩЕЕ ИЛИ и элемент 6ИЛИ, при этом инверсные выходы пяти младших раз40 рядов делителя частоты и выход элемента . 6И-НЕ, выход которого соединен с R-входом
RS-триггера, три шины управления и два выхода формирователя кодов соединены соответственно с пятью входами ПЗУ, выходы пяти младших разрядов делителя частоты и пять выходов ПЗУ соединены поразрядно с входами компаратора кодов, пять выходов компаратора кодов и входная шина тактовой частоты соединены с входами элемента
6ИЛИ, выход которого соединен с S-входом
RS-триггера.
1810972 б л
t a ица
qi q2 q3 q4 q5 q6 q7 q0
q!o л!! ими. им! 0 а о
О 11
О 1
o . о о а о а а о о
o o
О 0
О 1 1
1 1 1
О
О
О
О О а О
1 а
1 О
О 1
1 l
1 1 а а а о а о о о
О 1 а 1
1 1 ! 1
16
17
18
19 га
2i
22
23
24
26 о î o o о о а а о о а о о о а о о
3 о
1 ю
6 а в
9 О! а
О а
О а
О О О
1 а О
0 1 О
О а
1 1 О а о о а о
o o o.О О
o o
1 О
1 0
О
О 1
О 1
1 1
О о о о о о
a a
О О
О О
o o
О О а О а о о о
О: О
О.а а а о о
1 О
О О
О О о
О
1 1
0 О.о о
1 О о! о о о о о
27
28 о
I 0
1 1
0 О.
1 0
1 О ! 1
1 1 о о о о о о о а о
63
66
67
68
О.
0 О
О а
0 О о о о! 0 о о а о о о о о о о
О 0 о а а а а
О 1
1 О
О 1
О 1
1 t
t 1 о о а а о а о а
1 ! а а
o o o 70
1 О
1 . а а
1 О о о
1 О
1 0 а о о о о о о о о о а о а
1 а о
1 О о
1 О ! О ! о о о о
О О О 72! 1
a o
О 1
О
О а
О
О
О о о о о а, 4 о
О
О
О о о о о а о о о о о о о о о о о
73 о а о
О О О
a o u
74
76
77
7В
79 а о о о
О
О.а о а о о
О а О
0 а о о о
О
0 о о о о о о о о о о
О
О
О
О
О
О
0 о о а ва
8!
1. О
1 О
l 0 о
I e
: а
1 О
1 О
1. О а а o о о
; о о о о а о о о о о о о а о а
О О
О. О
О О
I О о о о о
1 О, О 1
О а
o o о о
1 о
1 о
О
О 1
87 вв
89
Уа
91 а 1
1 }
1 1 о о о о а а а
О О а о о о а о о а
О. о
1
1:
1
О
О
О
О
О
О
О
О
О о о о о о о о а о
О
О о
О
О
О о
О .О
О о о о
О 0
О О о о
О 0 а о
1
1 i о
1 О о
О О 92
О
О о о о
О 1 о
1 1
94
96
131
132
133
134
136
137 !
38
139
1 40 о о о
1 ° 1
o o о о а о о о а а о I 1
0 О
О О
1 1 1 о о о а о о а а ! 0 ! О
О 1
0 1
I 1 ! 1
О О
О О О
О о о о а
О О
I 1
1 1
1 I
1 1
О а О
О О О о à о а а о о
1 1
1 а о
Io3 а
104 1 а а
О О о о
I 1 О
105 0
106 l
1 О
О О 0 а г о
14 l
29 О
31 О
Эг
33 о
34
35 О
36 1
37 а
38
39 О
IO 1
4! о
42 1
43 О
44 1
45 О
46
47 О
48 1
49 а
50 I
51 О
52 1
53 О
54 I
55 О
56 1
57 о
58
59 а
61 О
62 1
97 а
99 О
IOO ! а! о !
ОЗ ц4 Ц5 q6 q7 qa q9 qla о о и î. î о о о o 1, о о а ! а о а
1 О ! О О О
О а
О 1
О 1 о о
1 1
1 1
1 1
i 1
1 1
1 1 о о о а о о о а о о о о о о о О
О
1 О о а о
1 О о о о
О 1
О 1
О 1 а о о
О.
1 1
t 1
1 1
1 1
1 .1
i 1
1 1
1 1 о о
0 О
0 О а о о.о а о о о о о
О
О
О
О
О
О
О
О
О
О о
0 о а а а о о о о о о
О
О
О
О
О
О
О
О
О
О о о
0! 08
010
09!
1!О Ll," имз.
W Ц! ими.
141
142
107
108!
43
144
146
147 !
48 I 49
О
О
О
109
110
111
112
113 !
1 16
117
118
151
152
153
154
156
157
158
159
161
I l9
121
122
О
О
0
О
О
О
О
123
124
О О
О, О!
126
127
О
162
163
164
199
200
О
О
О
0 +
0
201
202
203
204
206
207
208
1 О
209
О 210
О . 211
О 212
О
О
О
О !
213
214
216
1 О
О
217
218 .219
221
1. О
222
223
224
225
О
О
226
227
228
О О
0 229
231
1 О
232
128
129
130 !
166
161
168
169
i70
171
172
i73
174
116
177
178
179
181
182
183
184
186
187
188
I89
191
192
193 !
94 !
196 !
97
198
1810972
Продогюение еебл. а
1810972
Прололаение табл. 2
MV qI q2 Q3 Q4 Q5 Q6 Q7 Q0 Q9 QI0 II," Ql Q2 Q3 Q4 Q5 Q6 Q7 Q8 Q9 QI0 имт, ! О 0 246
1 О О 247
1 О О 243
1 О О 249
1 О 0 250
1 О 1 0 1 1
233 О О
234 1 О
235 О I
236 1
237 О 0
238 1 О
О 1 О 1 1
О 1 О 1 I
О 1 О 1
О 1 О 1 ! 1 О 1 1
I 1 . 0 1 1
1 1 О О
О 1. О 1 1 1 I О О
1 I 1 О 1 1 1 1 О О
О О О 1 1 1 1 1 О О
1 .0 О 1 1 1 1 1 О О
О 1 О 1 1 1 1 1 О О
О О 251
1 О 1 1 1 О . 0 252 1 О 1 1 1 1 О О
239 О
240 1
О О 253
О О 254
1 О О 255
1 О 0 256
С 0 1 1 1 l О 0
1 О 1 1 1 1 1 О О
О 1 1 1 1 1 I. 1 О О
1 1 1 1 I 1 I 1 О О
I 1 О I 1
241 О О О О 1 1 1
242 1 О
243 О 1
244 1 1
245 О 0
О О 1 1 1
О О 1 1 1
1 0 О 257 О О О О О О О О 1 О
О О
1 0 1! I 1 0 О
Таблица 3
Потен иал на выхо ах элементов
Фаза выходного напряжения уства, град
Номера входных импул ьсов по табл. 2 и фиг. 3
Номера состояний элементов 13 и 14
Таблица 4
Таблица 5
3
6
8
12
13
14
1 — 64
65 — 128
129-192
193 — 256
257-320
321 †3
385-448
449 †5
513 †5
577-640
641 — 704
705-768
769-832
833-896
897-960
961 — 1024
0 — 22,5
22,5 — 45
45 — 67,5
67,5 — 90
90-112,5
112,5 — 135
135 — 157,5
157,5 — 180
180 †2,5
202,5-225
225 †2,5
247,5 — 270
270 †2,5
292,5 — 315
315 — 327,5
327,5-360
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
17
Таблица 6
Входы ПЗУ
Х5
Х4
ХЗ
Х1
Х2
ММ п/и
3
5
7
9
11
12
13
14
16
17
18
19
21
22
23
24
26
27
28
29
31
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
0
1
1
1
1
0
0
О
0
0
1
1
1
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
0
0
1810972
1
0
0
0
0
0
0
0
0
0
0
1
1
0
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
Цифровой эквивалент
BXOAHOI входа ПЗУ
0195. 1 4
0555 1 4
083 1 4
0,98 . 1 . 4
0195 2 4
0,555.2 4
083 2.4
0,98 2 4
0,195.3 ..4
0,555 3 4
083 3 4
098 3 4
0 195 4 4
0,555 4 4
083 4 4
098.4 4
0,195 5 4
0,555 5 4
083 5 4
0,98 5 4
0,195 6.4
0,555 6 4
083 6 4
0,98 6 4
0,195 7.4
0,555 7 4
0,83 7 4
0,98 7 4
0195 8 4
0,555 8 4
083 8 4
0,98 8 4
Число периодов токо вой частоты
2
4
4
8
7
12
9
13
16
11
17
13
24
16
23
27
18
27
19
1810972
ТаЬлица
Необходи; мая длительность иипульса в периодах тактовой частоты
Входы ПЗУ
Выходы ПЗУ
ФГ и/и
XI X2= Х3=- Х4= X5= YI= . Y2 Y3= У4 У5
О О
1 0 О
О 1 О
1 1
2 1
О О
О О
3 1
4 1
1 0
О 1 т
1 О
О О
О О
О 0
0 О
1 О
О О
О . 0
1 0
1 О
0 О
1 0
1 О
6 0
0 1 0
8 О! I
О 0
I 0
10 1
11 1
1 1
1 О
12 1
,13 О
-14 0
О 1
1 О
О О
О 1
;: I5 0
16 0
0 1
0 О
0 О
О 1
17
18 1
1 1 О
1 О
О 1
О 1
О О
19 1
20 1
О О
О 1
О 1
0 1
21 0
22 0. О
0 1
0 О
23
24 О
25 . 1
26 1
0 1
0 0
1 1
1 .О
1 1
27 1
28 1
f г.
29 0
30 О
31 0
32 О
0,О
1 0
1 0
1 1
0 О
0 О
0 0
О 0
1 0
1 0
1 0
1 0
О
1 0
I О
О I
0 1
0 1
0 1
0 I
О 1
0 1
1 1
1 1
I 1
1 1
1 1
1 1 ! 1
О О
О 0
0 0
0 0
О 0
I О О 1
l 1
О 0
1 0
0 1
1 1
0 0
1 О
О 1 I 1
О 0
О
0 1
1 1
О 0
1 О
0 1
1 I
0 0
I 0
О I
1 1
0 0
1 .О
0 1
l E
О О
1 О
О 1 ! l
4
8
7
12
9
13
16
11
17
13
24
5 16
23
27
18
27
1810972
1810972
1810972
Nt8P ъ - с ч « w w@ О « с ъ с ««Ъ э, «=, .игл ъ o% + R eu ъN ° ъ< м 4 ч w<% «>@чье « чь40 0«ь%>
Ю
ЯюИ
Составитель Г.Иванова
Редактор Е.Полионова Техред М.Моргентал Корректор Н.Милюкова
Заказ 1450 Тираж Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., 4/5
Производственно-издательский комбинат "Патент", г, Ужгород, yn,Гагарина, 101