Приемщик фазоманипулированных сигналов

Иллюстрации

Показать все

Реферат

 

Приемник содержит: 1 блок выделения опорного сигнала (1), 2 фазовращателя (2,3), 1 блок задержки (4), 1 демодулятор (5), 2 фазовых детектора (6, 7), 2 фильтра нижних частот (8, 9), 2 пороговых блока (10, 11). 2 триггера (12, 13), 3 элемента ИСКЛЮЧАЮЩЕЕ ИЛИ (14, 15, 16), 4 элемента ИЛИ (17, 18,19, 20), 2 элемента И (21,22), 1 сумматор

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (sI>s Н 04 1 27/22

ГОСУДАРСТВЕННОЕ ПАТЕНТНОЕ

ВЕДОМСТВО СССР (ГОСПАТЕНТ СССР) iVi

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4901213/09 (22) 09.01.91 (46) 23.04.93. Бюл. М 15 (71) PocT08cKI4A H8$4Ho исследователыкий институт радиосвязи (72) Н.Г.Пархоменко, Б.M.Áîòàøåâ и А.Ф.Гончаров (56) Авторское свидетельство СССР

М 1713116, кл. Н 041 27/22, 1990. (54) ПРИЕМНИК ФАЗОМАНИПУЛИРОВАННЫХ СИГНАЛОВ .

:,. Ж,, 1811025 Al (57) Приемник содержит; t блок выделения опорного сигнала (1), 2 фазовращателя (2, 3), 1 блок задержки (4), 1 демодулятор (5), 2 фазовых детектора (6, 7), 2 фильтра нижних частот (8, 9), 2 пороговых блока (10, 11). 2 триггера (12, 13), 3 элемента ИСКЛЮЧАЮЩЕЕ ИЛИ (14, 15, 16), 4 элемента ИЛИ (17,.

18, 19, 20), 2 элемента И (21, 22). 1 сумматор (23), 1 интегратор (24). 1-6-8-10-12-14-17-21, 1-3-7-9-11-13-15-17, 12-15-20-22, 1-4-2-6, 27, 8-23-24-2, 4-5-14-19, 13-16-18-21, 15-18, 15-19-22, 5-16-18, 16-20. 1 ил.

1811025 ке

Изобретение относится к радиотехниЦель изобретения — повышение помехоустойчивости.

На чертеже изображена структурная электрическая схема предложенного приемника.

Приемник содержит блок 1 выделения опорного сигнала, второй, первый фазовращатели 2, 3, блок 4 задержки, демодулятор

5, первый, второй фаэовые детекторы 6, 7, первый, второй фильтры 8, 9 нижних частот, первый, второй пороговый блоки 10, 11, первый, второй триггеры 12, 13, первый, второй, третий элементы. исключающее ИЛИ 14, 15, 16, третий, первый, четвертый, второй элемент ИЛИ 17-20, первый, второй элементы И

21, 22, сумматор 23, интегратор 24.

Приемник работает следующим образом.

Сигнал поступает на вход приемника, где в блоке 1 выделяется когерентная несущая, т.е. снимается манипуляция сигнала.

Далее восстановленная несущая через блок

4 поступает на вход демодулятора 5, на другой вход которого поступает ФМ-сигнал со входа приемника. Демодулятор 5 по своей сути является квадратурным детектором, который с помощью восстановленной несущей (поступающей на его первый вход) вы дает на свои выходы сигналы F и S, соответствующие элементам передаваемой информационной последовательности (см. ниже), Поскольку под воздействием шума в восстановленной несущей возможны перескоки фазы,-то сигналы F u S с выходов демодулятора 5 поступают на выходы приемника не непосредственно, а через элементы 14-22, образующие логику компенсации скачка фазы несущей.

Обнаружение перескока фазы восстановленной несущей происходит следующим образом., B нормальном положении (когда нет перескока фазы), на первых входах фазовых детекторов 6 и 7 присутствуют квадратурные сигналы, полученные снятием. манипуляции из несущего колебания. При этом снятие манипуляции происходит в блоке 1, а поворот вектора А на 90 . — в фазовращателе 3. На вторые входы фазовых детекторов поступает колебание С; полученное из колебания А путем задержки его на время тБ3 в блоке 4. Фазовращатель 2 необходим для точной установки ве.;тора С: вектор С находится в противофазе с вектором, равным сумме векторов А и B. При этом в заявляемом устройстве происходит автоматическая установка угла фазового сдвига в фазовращателе 2, благодаря тому, что нублока 10 и/или порогового блока 11 возникает импульс напряжения высокого уровня длительности tg3. Пусть положение векторов А, В и С соответствует моменту времени

20 сразу после скачка фазы, тогда вектор С, снимаемый с выхода блока 4, еще сохраняет свое полбжение, бывшее до скачка фазы.

Так, если произошел скачок фазы на 90О, то на выходе порогового блока 11 в течение

30

50

5

15 левое управляющее напряжение на выходе сумматора 23 формируется лишь тогда, когда сигналы на выходах фильтров 8 и 9 одинаковы. Постоянную времени интегратора

24 выбирают такой, чтобы управляющее напряжение íà его выходе не зависело от частоты пропуска циклов. Следовательно, фазовращатель 2 оказывается замкнут по цепи автоподстройки фазы, так, что всегда (если нет скачка фазы) вектор С точно противонаправлен с вектором, равным сумме векторов А и В.

° В том случае, если в блоке 1 происходит скачок фазы на 90О, 180 или 270О, то на время, равное tg3, на выходе порогового времени ts3 будет присутствовать высокий уровень сигнала, в то время как на выходе порогового блока 10 сохраняется низкий уровень сигнала.

Сигнал с выходов пороговых блоков 10 и 11 поступает на счетные входы асинхронных Т вЂ” триггеров 12 и 13, работающих по передним фронтам счетных импульсов.

Пусть в начальный момент триггеры 12 и 13 установлены в нулевое состояние, тогда, в рассматриваемом нами случае, триггер 13 переключается в единичное состояние, а триггер 12 сохранит свое нулевое состояние.

Скачки фазы несущей вызывают соответствующую смену информации на выходах демодулятора 5 (см. таблицу).

В таблице символ 1 соответствует переданным символам синфазного канала, à Q— квадратурного, Тогда. в рассматриваемом примере, для того, чтобы скомпенсировать скачок фазы на 90 и вновь установить на выходах приемника соответствие t I u л

Q 0, означающее нормальный режим работы приемника,. необходимо произвести инверсию сигнала, снимаемого со второго

1811025 роговый блок и первый триггер, выход которого соединен с первыми входами первого и второго элементов ИСКЛЮЧАЮЩЕЕ

ИЛИ, последовательно соединенные блок выделения опорного сигнала, первый фазовращатель, второй фазовый детектор, второй фильтр нижних частот, второй пороговый блок и второй триггер, выход которого соединен с вторым входом второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и первым входом третьего элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, выход блока выделения опорного сигнала через блок задержки соединен с первыми входами второго фазовращателя и демодулятора, второй вход которого и вход блока выделения опорного сигнала соединены и являются входом приемника, выход блока выделения опорного сигнала соединен с первым входом первого фазового детектора, второй вход которого и второй вход второго фазового детектора соединены с выходом второго фазовращателя, первый выход демодулятора соединен с вторым входом первого элемента ИСКЛЮЧАЮЩЕЕ

ЛЮЧАЮЩЕЕ ИЛИ, выход которого соединен с первыми входами первого и второго элементов ИЛИ, выход первого элемента

ИСКЛЮЧАЮЩЕЕ ИЛИ соединен с первыми входами третьего и четвертого элементов

ИЛИ, прямой выход второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ соединен с вторыми входами третьего и второго элементов ИЛИ, а

45.его инверсный выход — с вторыми входами первого и четвертого элементов ИЛИ, выходы третьего и первого элементов ИЛИ соединены с входами первого элемента И, выходы четвертого и второго .элементов

ИЛИ соединены с входами второго элемента И, выходы элементов И являются выходами приемника, отличающийся тем, что, с целью повышения помехоустойчивости, введены сумматор и интегратор, причем выходы первого и второго фильтров нижних частот соединены с входами сумматора, выход которого через интегратор соединен с вторым входом второго фазовращателя.

Составитель Н, Пархоменко

Редактор Г. Бельская Техред М, Моргентал Корректор Т, Вашкович

Заказ 1453 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", r. Ужгород, ул.Гагарина, 101 выхода демодулятора 5 и, затем, сигнал с первого выхода F демодулятора 5 подать на выход 0 приемника, а сигнал S со второго выхода демодулятора 5 — на выход 1 приемника.

В результате сигнал высокого уровня с выхода триггера 13 обеспечивает через элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 16 инверсию сигнала I (ñì, табл,1), снимаемого со второго выхода S демодулятора 5 и, через элемент

ИСКЛЮЧАЮЩЕЕ ИЛИ 15, направление сигнала F=Q на выход Q и сигнала S=l на выход Г Таким образом, происходит обнаружение и устранение скачка на 90 .

Обнаружение и устранение "обратной работы" демодулятора 5 в самом начале работы приемника может привести к тому, что л соответствие Г- I u Q - 0 будет выполняться при установке триггеров 12 и 13 в ненулевые состояния, Поскольку данные триггеры — есть Т вЂ” триггеры со счетным входом, то приведенные рассуждения справедливы при любых начальных состояниях триггеров 12 и 13. При поступлении на их входы единичных сигналов, триггеры 12 и 13 меняют свое состояние на противоположное по передним фронтам данных импульсов и, через элементы 14-22, меняют, в соответствии с таблицей, коммутацию выходов демодулятора 5 на выходы приемника.

Таким образом, фазовые детекторы 6 и

7 позволяют с помощью сигнала С, поступающего на их вторые входы с выхода фазовращателя 2 обнаруживать скачки фазы на

90, 180 и 270О Сигналы с выходов фазовых детекторов 6 и 7 записываются в триггеры

12 и 13 через соответствующие фильтры нижних частот и пороговые блоки, Элементы 14-22, в соответствии с табл.1, осуществляют коммутацию сигналов с выходов демодулятора 5 на выходы приемника так, что всегда (независимо от величины скачка фазы), на выходах приемника установлено соответствие t I и 0 - О, Формула изобретения

Приемник фазоманипулированных сигналов, содержащий последовательно соединенные первый фазовый детектор, первый фильтр нижних частот, первый по25 ИЛИ, второй выход демодулятора соединен с вторым входом третьего элемента, ИСК