Цифровой согласованный фильтр
Иллюстрации
Показать всеРеферат
Использование - радиотехника для согласованной фильтрации сигналов. Сущность изобретения: цифровой согласованный фильтр содержит аналогоцифровой фильтр 1, регистр 2 сдвига, мультиплексор 3, постоянное запоминающее устройство 4, счетчик 5, сумматор 6, параллельный регистр 7, блок 8 синхронизации, блок 9 сравнения. 1 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (19) (1!) (s1)s Н 03 Н 17/00
ГОСУДАРСТВЕН-ЮЕ ПАТЕНТНОЕ
ВЕДОМСТВО СССР (ГОСПАТЕНТ СССР) " )4g>
"" Р уц j
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4827110/09. (22) 17.05.90 (46) 15.05.93. Бюл. hh 18 (71) Конструкторское бюро Красноярского завода телевизоров и Ленинградский политехнический институт )eM, М.И.Калинина (72) А.М;Уланов, В.К.Ядыкин, С.Б.Макаров, И,А.Цикин, Е.Г.Хазанкин, О.В.Киселев и
С.В.Козлов (56) Авторское свидетельство СССР
3Ф 944077, кл. Н 03 Н 15/00, 1981. (54) ЦИФРОВОЙ СОГЛАСОВАННЫЙ
ФИЛЬТР (57) Использование — радиотехника для согласованной фильтрации сигналов. Сущность изобретения: цифровой согласованный фильтр содержит аналогоцифровой фильтр 1, регистр 2 сдвига, мультиплексор 3, постоянное запоминающее устройство 4, счетчик 5, сумматор 6, параллельный регистр 7, блок 8 синхронизации, блок 9 сравнения. 1 ил.
1815796
; зобрегение относится к радиотехнике и может быть использовано для согласованной фильтрации сигналов.
Цель изобретения — повышение быстродействия.
На чертеже представлена электрическая структурная схема цифрового согласованного фильтра.
Цифровой согласованный фильтр содержит аналого-цифровой преобразователь
/АЦП/ 1, регистр 2 сдвига, мультиплексор 3, постоянное запоминающее устройство
/ПЗУ/ 4, счетчик 5, сумматор 6, параллельный регистр 7, блок 8 синхронизации, блок
9 сравнения.
Работает цифровой согласованный фильтр следующим образом.
Фильтр выполняет процедуру дискретной свертки
N — 1
S(q (K)= g Х< К-Ц.К®Р), I=O где S«ifK), X< (К-i), К®Р)
q, m, р — разрядные числа, являющиеся цифровыми эквивалентами соответственно сигнала $(с) на входе блока 9 сравнения, входного сигнала X(t) и импульсного отклика
K(t) s моменты времени KA t, N — число отсчетов импульсного отклика, На каждом К-ом интервале дискретизации в АЦП 1 осуществляется преобразование дискретного значения XfK Л t) в
m-разрядное число Х К). По разрешающему сигналу с пятого выхода блока 8 синхронизации происходит запись Х (К) s первую е-разрядную ячейку регистра 2 сдвига и одновременное продвижение по нему всех предыдущих значений Х (К-1)...Х™(К-N).
На протяжении интервала времени Ь t состояние выходов регистра 2 сдвига остается неизменным. Последовательно&подключение чисел Х((К-i) к первой группе адресных входов ПЗУ 4 осуществляется с помощью мультиплексора 3, управляющие входы которого подключены к соответствующим разрядам счетчика 5. Мультиплексор
3 имеет структуру Nx1, т.е, он в зависимости от кода нз управляющих входах осуществляет подключение к m-разрядному выходу одного из Nm-разрядных входов, Изменение состояния счетчика 5 происходит с частотой
N/h t, На нулевом коде счетчика начинается цикл формирования значений S q fK): На первом шаге наличие нулевого кода на второй группе адресных входов /1,2„...m/ ПЗУ
4 и числа Х К) на первой группе адресных входов /1,2,...m/ обуславливает подачу на вторую группу входов сумматора 6 I-разрядного числа /I=m+p/, равного произведению
Х К)К 0). На первую группу входов сум1О матора 6 на первом шаге поступает нулевое значение накапливаемой суммы $н К). Запись полученной суммы в параллельный регистр 7 происходит по сигналу с третьего выхода блока 8 синхронизации. На следую15 щем шаге происходит подключение числа
Х К-1) к первой группе адресных ПЗУ 4 и на выходе сумматора 6 будет образована сумма
$н®(К+1)=$н< К)+Х< К-1)К®Р), 20 которая перепишется в параллельный регистр 7. Процесс повторяется N раз до образования результата дискретной свертки.
Формула и зоб рете н и я
Цифровой согласованный фильтр, содержащий блок синхронизации и аналого-цифровой преобразователь, информационный вход которого является информационным входом
3О цифрового согласованного фильтра, а тактовый вход соединен с первым выходом блока синхронизации, счетчик, вход которого соединен с вторым выходом блока синхронизации, последовательно соединенные сумматор, пз35 раллельный регистр, управляющий вход которого соединен с третьим выходом блока синхронизации, а выходы соединены с первыми входами сумматора, и блок сравнения, управляющий вход которого соединен с
40 четвертым выходом блока синхронизации, а выход является выходом цифрового согласованногофильтра, отл и ча ю щий с ятем, что, с целью повышения быстродействия, в него введены последовательно соединенные
45 регистр сдвига, информационные входы которого соединены с выходами аналого-цифрового преобразователя, а управляющий вход соединен с пятым выходом блока синхронизации, мультиплексор и постоянное запоми50 нающее устройство, вторые входы которого соединены с управляющими входами мультиплексора и выходом счетчика, а выходы— с вторыми входами сумматора.