Автокорреляционный приемник сигналов с двухкратной фазоразностной модуляцией

Иллюстрации

Показать все

Реферат

 

Использование: электросвязь. Цель: повышение достоверности приема. Сущность изобретения: устройство содержит 1 регулируемый фазовращатель (1), 1 запоминаю г - ::--- С -.г; ;2 ;;; ., ; ....,,.. .. . щий блок (2), 1 фазовращатель (3), 2 перемножителя (4,5) функций, 3 интегратора (6, 7, 17), 1 дифференциальный усилитель (8), накопителя (9,10), 4 ключа (11, 12,22,23), 1 элемент И (13), 2 компаратора (14, 15), 1 перемножитель (16), 1 блок вычитания (18), 1 блок выделения модуля (19), 1 пороговый блок (20), 1 ждущий мультивибратор (21). 2 блока задержки (24,25), 1 блок выбора максимума (26). Обеспечена возможность контроля за флюктуациями несущей частоты, что позволяет устранить ошибочную корректировку фазового-сдвига между колебаниями соседних посылок сигнала. 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (я)з Н 04 (27/22

ГОСУДАРСТВЕННОЕ ПАТЕНТНОЕ

ВЕДОМСТВО СССР (ГОСПАТЕНТ CCCP) P

ОПИСАНИЕ ИЗОБРЕТЕНИЯ "

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

1 (2 1) 4951495/09 (22) 28.06.91 (46) 23.05.93. Бюл. М 19 (72) И.G.Давыдов, Г.А.Макаров и А.В.Товарницкий (56) Авторское свидетельство СССР

N 1197135, кл. Н 04 1 27/22, 1984. (54) АВТОКОРРЕЛЯЦИОННЫЙ ПРИЕМНИК СИГНАЛОВ С ДВУХКРАТНОЙ ФАЗОРАЗНОСТНОЙ МОДУЛЯЦИЕЙ (57) Использование: электросвязь. Цель: повышение достоверности приема. Сущносгь изобретения: устройство содержит 1 регулируемый фазовращатель (1), 1 запоминаю„„ЯЦ„„1817252 А1 2 щий блок (2), 1 фазовращатель (3), 2 перемйожителя (4, 5) функций, 3 интегратора (6, 7, 17), 1 дифференциальный усилитель (8}, накопителя (9, 10), 4 ключа (1 1, 12, 22, 23), 1 элемент И (13), 2 компаратора (14, 15), 1 перемножитель (16), 1 блок вычитания (18), 1 блок выделения модуля (19), 1 пороговый блок (20), 1 ждущий мультивибратор (21), 2 блока задержки {24, 25), 1 блок выбора максимума (26). Обеспечена возможность контроля за флюктуациями несущей частоты, что позволяет устранить ошибочную корректировку фазового сдвига между колебаниями соседних посылок сигнала, 1 ил.

1817252

Изобретение относится к электросвязи и может использоваться в системах передачи данных.

Цель изобретения — повышение достоверности приема.

Иэ чертеже изображена структурная электрическая схема предложенного автокорреляционного приемника.

Автокорреляционный:приемник содержит регулируемый фазовращатель1, sanoминэющий блок 2, фээовращатель 3, первый, второй перемножители 4, 5 функций; первый, второй инверторы 6, 7, дифференциальный усилитель 8, первый, второй накопители 9, 10, первый, второй ключи 11„

12, элемент И 13, первый, второй компараторы 14, 15, перемножитель 16, третий интегратор 17, блок 18 вычитания, блок 19 выделения модуля, пороговый блок 20, ждущий мультивибратор 21, третий, четвертый ключи 22, 23; первый, второй блоки 24, 25 задержки, блок 26 выбора максимума.

Автокорреляционный приемник работает следующим образом.

Сигнал с входэ приемника поступает непосредственно на йеремножитель 4 функций и через фазовращэтель 3, обеспечивающий сдвиг фаз нэ ю 2, на перемножитель

5 функций. На вторые входы первмножителей 4, 5 входной сигнал поступает через регулируемый фэзовращэтель 1 и запоминающий блок 2, хранящий информацию о предыдущей посылке. Регулируемый фазовращатель 1, обеспечивает постоянную величину сдвига фазы сигнала на выходе запоминающего блока 2 по отношению к входному сигналу нэл 4. После перемножения и интегрирования на выходах интеграторов 6. 7 формируются передаваемые в канал двоичные сигналы

01= ЕсС 1= Eccos(by — Ьф -j +4 ), (1)

Ж

U2= EcCQ= Ec cOS (AP — Ьф1- 1 -4 ). (2) ж

В случае возникновения сдвига фаз между поступающими на перемножители 4, 5 напряжениями значения С изменяется, что приводит к изменению U> и 02..

Компенсация этого изменения производится следующим образом.

Выходы интеграторов 6, 7 подключают к входам соответствующих компараторов

14, 15 и входам ключей 11, 12 через элементы 24, 25 задержки и ключи 22, 23. Ключи 22, 23 открываются под действием управляющего сигнала, вырабатываемого элементом

И 13, нэ входы которого поступают сигналы логической единицы только тогда, когда напряжение нэ входах компараторов 14, 15 ииеет положительный знак, т.е. произошел сдвиг фаз между колебаниями соседник rio-, сылок.

Выходы ключей 11 и 12 соединены с выходами сигнала с выходов накопителей 9 и 10, которые усредняют величину сигнала с выходов интеграторов. Выходы накопителей 9 и 10 подключены к входам дифференциального усилителя 8, на выходе которого формируется сигнал ошибки, управляющий

10 работой регулируемого фазовращателя 1, компенсирующего сдвиг фаз, возникающий между поступающими на перемножители 4,.

5 функциями напряжений, представляющими собой колебания соседних посылок.

"5 Для того чтобы ошибочно не проводить . корректировку паразитного фазового сдвига между колебаниями соседних посылок . сигнала, что может иметь место при кратко- временйых флюктуациях частоты несущего

20 колебания, введена цепь косвенной оценки величины этих флюктуаций.

Чтобы оценить зти флюктуации, производится сравнение энергий канального сиг- . нала и сигнала с одного из выходов

25 приемника, при этом первый из этих сигналов поступает на вход блока 18 вычитания с. выхода интегратора 17, а второй — с выхода .блока 26 выборамаксимума. С выхода блока

18 вычитания разносный сигнал через блок

30 19 выделения модуля постуйает на Вход порогового блока 20, где производится его сравнение с заранее установленным порогом. Если рэзностный сигнал превышает уровень порога, то на выходе порогового блока 20 формируется сигнал, запускающий ждущий мультивибратор 21, сигналы с выхода которого подаются на запрещающие входы третьего и четвертого ключей 22 и 23.

Таким Образом, происходит запрет прохож40 дения сигналов с выходов интеграторов 6 и

7 нэ входы компараторов 14, 15 и ключей 11 и 12, что приводит к запрету выдачи управляющего сигнала с выхода дифференциального усилителя 8 на вращающий вход

45 регулируемого фазовращателя 1.

Формула изобретения

Автокоррвляционный приемник сигналов .— с двухкратной фазоразностной модуляцией;: содержащий регулируемый фазовращатель, 50 вход которого соединен с первым входом первого перемножителя функций и фэзовращателя и является входом автокорреляционного приемника, выход фазовращателя соединен с первым входом второго пере55 множителя функций, выход регулируемого фазовращателя соединен с входом запоминающего блока, выход которого подключен к вторым входам первого и второго первмножителей функций, выходы которых соединены к входам соответственно первого и

1817252

Составитель Л,Лазарева . qt -;.

Техред М.Моргентал Корректор М.Ткач *

Редактор Г.Бельская

Заказ 1731 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113О35, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", r. Ужгород, ул.Гагарина, 101

5 6 второго интеграторов, выходы которых яв- . бора максимума, первый и второй блоки заляются соответственно первым и вторым держки, третий и четвертый ключи, выход выходами автокорреляционного приемни- первого интегратора подключен к первому ка, управляющий вход регулируемого фа- входу блока выбора максимума и через перзовращателя подключен к выходу 5 вый блок задержки-к первому входу третьдифференциального усилителя, первый и его ключа, выход второго интегратора. второй входыкоторогосоединенысвыхода- подключен к второму входу блока выбора ми соответственно первого и второго нако- максимума и через второй блок задержки— пителей, входы которых соединены с к первому входу четвертого ключа, первый и выходами соответственно первого и второ- 10 второй входы перемножителя являются вхого ключей, первые входы которых подключе-: — дом автокорреляционного приемника, втоны к выходу элемента И, первый и второй " рой вход блока вычитания соединен с входы которого подключены к выходам co- ... выходом блока выбора максимума, выход ответственно первого и второго компарато- ждущего мультивибратора подключен к второв, отличающийся тем, что, с целью 16 рым входам третьего и четвертого ключей, повышения достоверности приема, авлиде- выход третьего ключа соединен с входом ны последовательно соединенные перемно- первого компаратора и вторым входом пер- житель, третий интегратор, блок вычитания, вого ключа, выход четвертого ключа соеди- блок выделения модуля, пороговый блок и нен с входом второго компаратора и вторым ждущий мультивибратор, а также блок вы- 20 входом второго ключа.