Эхокомпенсатор

Иллюстрации

Показать все

Реферат

 

Изобретение относится к области электросвязи , в частности к технике проводной связи. Цель изобретения - повышение помехозащищенности к шуму квантования аналого-цифрового преобразователям также к помехе, присутствующей в эхо-тракте в момент обучения, путем записи при обучении устройства в блок памяти двоичных комбинаций, получаемых в результате умножения отсчетов импульсной реакции эхо-тракта на определенный коэффициент. Эхокомпенсатор содержит блок согласования 1, первый коммутатор 2, первый 3 и второй 10 цифроаналоговый преобразователь , аналого-цифровой преобразователь 4, вычитатель 8, формирователь кодовых комбинаций 5, блок памяти 6, генератор управляющих импульсов 7, сумматор 9, первый 11 и второй 12 регистры памяти, блок управления 13, ключ 14. Новым в устройстве является дополнительное введение перемножителя t5 и второго коммутатора 16, старший разряд шины данных на входе которого имеет уровень логической V1, a все остальные разряды указанной шины имеют уровень логического О. 2 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

ГОСУДАРСТВЕННОЕ ПАТЕНТНОЕ

ВЕДОМСТВО СССР (ГОСПАТЕНТ.СССР) К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4934394/09 (22) 05,05.91 (46) 30.05.93. Бюл. М 20 (71) Рязанский радиозавод (72) M,Ä.ÐèBëèí, А,Н,Рубайлов и А.Я.Кондрашов (56) Авторское свидетельство СССР

hh 1707766, кл. Н 04 В 1/52, 1990. (54) ЭХОКОМПЕНCATOP (57) Изобретение относится к области электросвязи, в частности к технике проводной связи. Цель изобретения — повышение помехозащищенности к шуму квантования аналого-цифрового преобразователя,а также к помехе, присутствующей в эхо-тракте в момент обучения, путем записи при обучении устройства в блок памяти двоичных комбинаций, получаемых в результате

1818694 А1 (я)5 Н 04 В 3/20, 1/52 умножения отсчетов импульсной реакции эхо-тракта на определенный коэффициент.

Эхокомпенсатор содержит блок согласования 1, первый коммутатор 2, первый 3 и второй 10 цифроаналоговый преобразова. тель, аналого-цифровой преобразователь 4, вычитатель 8, формирователь кодовых комбинаций 5, блок памяти 6, генератор управляющих импульсов 7, сумматор 9, первый

11 и второй 12 регистры памяти, блок управления 13, ключ 14. Новым в устройстве является дополнительное введение пеоемножителя 15 и второго коммутатора

16, старший разряд шины данных на входе которого имеет уровень логической 1", а все остальные разряды указанной шины имеют уровень логического "0". 2 ил.

1818694

40 декс "2" в нижней части числа обозначает основание системы счисления), со входом ключа 14, Формирователь 5 кодовых комбинаций так же, как у прототипа, формирует двоичные комбинации Ху, где М = О, 1, 2 ... 45

Период следования каждой кодовой комбинации Хм равен СТ, где С вЂ” выбранный при проектировании эхокомпенсатора коэффициент, а Т вЂ” тактовый интервал аналого-цифрового преобразователя (это 50 характерно также и для прототипа). Например, С = 6, ХМ принимает следующие значения: 0002, 0012, 0102 и т. д. (см; фиг, 2-а).

Этот сигнал поступает через коммутатор 2 на первый адресный вход блока 6 памяти, а затем с соответствующей задержкой, îïðåделяемой первым 11 регистром памяти, на остальные адресные входы блока 6 памяти.

Так же, как в прототипе, на управляющий вход ключа 14 с блока 13 управления в моИзобретение относится к электросвязи и может найти применение в устройствах для дуплексной передачи двоичных либо речевых сигналов.

Целью изобретения является повышение помехозащищенности зхокомпенсатора к шуму квантования аналого-цифрового преобразователя, а также к помехе, присутствующей s зхо-тракте в момент обучения.

На фиг. 1 представлена функциональная электрическая схема устройства; на фиг, 2 — эпюры напряжений, поясняющие его работу.

Зхокомпенсатор (фиг. 1) содержит блок

1 согласования, первый коммутатор 2, первый цифроаналоговый преобразователь 1, аналого-цифровой преобразователь 4, формирователь 5 кодовых комбинаций, блок 6 памяти, генератор 7 управляющих импульсов, вычитатель 8, сумматор 9, второй цифроаналоговый преобразователь 10, первый

11 и второй 12 регистры памяти, блок управления 13, ключ 14, перемножитель 15, второй коммутатор 16.

Эхокомпенсатор работает следующим образом.

Перед сеансом работы так же, как у прототипа, осуществляется обучение эхокомпенсатора с учетом параметров (входного сопротивления) подключенного эхо-тракта.

Происходит это следующим образом.

По сигналу блока 13 управления коммутатор 2 соединяет выход формирователя 5 кодовых комбинаций со входом первого 11 регистра памяти, первым адресным входом блока 6 памяти. первыми входами второго коммутатора 16 и перемножителя 15.

По этому сигналу второй коммутатор 16 соединяет второй свой вход, на котором присутствует двоичное число 100 ... Oz (ин5

35 менты времени, кратные СТ, поступают сигналы длительностью Т. В реэультате.в укаэанные моменты времени на входе первого

3 цифроаналогового преобразователя оказывается кодовая комбинация Ui = 100 ... 02

= 2ip", где r — - число двоичных разрядов на выходе блока 1 согласования. Например r =

=3, s этом случае Ul = 10002 (см. фиг. 2-б).Первый цифроаналоговый преобразователь 3 преобразует укаэанные кодовые комбинации в импульсы напряжения U(t), форма которых на входе аналого-цифрового преобразователя 4 изменяется вследствие влияния входного сопротивления эхо-тракта (см. фиг. 2-г, пунктирная линия).

Для укаэанного сигнала U(t) справедливо следующее выражение;

U(t) = 2 (h(t) - h(t - Т)), (1) где h(t) — реакция эхо-тракта на единичную функцию.

При преобразовании аналого-цифровым преобразователем 4 сигнала U(t) вдвоичную форму возникает погрешность квантования, которую можно представить как шумовой сигнал A(t) с дисперсией G

=Л /12, гдеЛ вЂ” шаг квантования аналогог цифрового преобразователя. Кроме того, в эхо-тракте имеется помеха Y(t), которую также можно представить как шумовой сигнал, т. к., помеха некоррелирована с сигналом

U(t). На фиг. 2 в приведена эпюра отсчетов

A + Yi, а на фиг. 2 r (сплошная линия)— эпюра двоичного сигнала на выходе аналого-цифрового преобразователя 4; который можно представить в виде суммы:

Ul + Ai+ % = 2" (h(iT) - h ((i - 1)T)j+ А + Yi. (2)

На фиг. 1 сигнал Ui+ Ai+ Yi поступает на вход перемножителя 15, при этом на другой

его вход поступает сигнал Хм (см. фиг. 2 а).

В результате перемножения указанных двоичных сигналов друг на друга на выходе перемножителя образуется двоичная комбинация:

ui= Xv P (h(iT) - Ь ((i -1)T)}+ AI+ Yi. (3)

В блок 6 памяти в ячейки по адресам Хм записываются сигналы Wi = Yi/2, Деление в 2 не требует применения дополнительного устройства и осуществляется сдвигом вправо двоичной комбинации Us на к двоичных разрядов, Таким образом, в ячейке блока 6 памяти по адресам Ху записываются следующие отсчеты сигнала (см. фиг.

2 д):

Wi = Хм (h{iT) - h((l - 1)ТР+ Xy(Ai+ Г ) 2 . (4) Из анализа выражения (4) следует

1818694

1. Полезная составляющая записываемых в блок 6 памяти отсчетов сигнала. представляющая собой первое слагаемое правой части, является сверткой входного сигнала Хм со входным сопротивлением эхо-тракта, подключенного к выходу цифроаналогового преобразователя 3 (эхо характерно и для прототипа), что доказывает работоспособность предлагаемого эхокомпенсатора.

2. Погрешность в виде шума квантования и действующей в момент обучения помехи канала связи, представляющая второе слагаемое правой части выражения (4), по отношению к прототипу уменьшается за счет умножения численного значения указанной погрешности на коэффициент

Ху/2, причем этот коэффициент, как следует из работы эхокомпенсатора, меньше 1 (например, в нашем примере 2 то = 1000з, а

Хы изменяется от 00(b до 111г).

После обучения эхокомпенсатор по сигналу блока 13 управления переходит в режим дуплексной информации. Работа в этом режиме предлагаемого устройства не отличается от работы прототипа.

Формула изобретения

Эхокомпенсатор, содержащий последовательно соединенные блок согласования и первый коммутатор, второй информационный вход которого соединен с выходом формирователя кодовых комбинаций, вход которого соединен с выходом генератора управляющих импульсов и с управляющими входами блока согласования, первого и второго регистра памяти, блока управления и аналого-цифрового преобразователя, информационный вход которого соединен с выходом первого цифроаналогового преобразователя и подключен к эхо-тракту, а выход соединен с первым входом вычитателя, 5 первый выход блока управления соединен с управляющим входом первого коммутатора, выход которого подключен к первому адресному входу блока памяти и входу первого регистра памяти, выходы которого сое10 динены с2 ... N адресными входами блока памяти, информационный вход которого соединен с входом второго регистра памяти, выходы которого соединены с 1 „, (N — 1) информационными входами блока памяти, 15 выходы которого соединены с соответствующими входами сумматора, выход которого подключен к второму входу вычитателя, выход которого соединен с входом второго цифроаналогового преобразователя, вто20 рой и третий выходы блока управления соединены соответственно с управляющим входом блока памяти и управляющими входом ключа, выход которого соединен с вхо. дом первого цифроаналогового

25 преобразователя, отличающийся тем, что с целью повышения помехозащищенности к шуму квантования аналого-цифрового преобразователя, а также к помехе, присутствующей в эхо-тракте в момент обучения, 35 введены перемножитель и второй коммутатор, выход которого соединен с входом ключа, а управляющий вход соединен с управляющим входом первого коммутатора, выход которого соединен с первыми входами второго коммутатора и перемножителя, 40 второй вход которого соединен с выходами аналого-цифрового преобразователя.а выход соединен с входом второго регистра памяти, 1818694., 27

»

Составитель В.Грачев

Техред М.Моргентал Корректор А.Мотыль

Редактор

Заказ 1941 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

11303S, Москва, Ж-3S. Рэушская наб., 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101