Патент ссср 182405
Иллюстрации
Показать всеРеферат
Союз Советских
Социалистических
Республик
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВЙДЕТЕЛЬСТВУ
I824O5
Ф г —Зависимое от авт. свидетельства №
Кл. 42гп, 14/03
Заявлено 14.VI.1965 (№ 1013512/26-24) с присоединением заявки №
Приоритет
Опубликовано 25."т«.1966. Бюллетень ¹ 11
Дата опубликования описа«шя 16Х11.1966
Комитет па делам изобретений и открытий при Совете 1т«инистров
СССР
МПК 6 061
УД К 681.142 (088.8) Автор изобретения
А. М. Толмачев
Заявитель
УСТРОЙСТВО ДЛЯ ПРОВЕРКИ СХЕМ СОЕДИНЕНИЙ
Известны устройства для проверки схем методом сравнения с программной, содержащие блок управления, адресные регистры, коммутаторы, чувствительные элементы (усилители) схемы сравнения, схемы индикации и блоки памяти.
Предложенное устройство отличается тем, что в нем в качестве многовходового чувствительного и фиксирующего элемента использована ферритовая матрица, многовитковые обмотки записи сердечников которой через ограничивающие сопротивления подключены к контрольным точкам изделия, адресные обмотки подсоединены к выходу адресного регистра, а обмотка считывания соединена с усилителем на входе схемы сравнения.
Это сокращает время проверки серии однотип н ых изделий.
На чертеже изображена блок-схема устройства.
Оно содержит устройство управления 1, адресный регистр 2, коммутатор 8, ферритовую матрицу 4, усилитель 5, схему б сравнения, блок памяти 7, схему 8 индикации.
Тестовые сигналы подаются на изделие через клеммы 9. Изделие подключают к контрольным точкам клеммами 10.
При работе устройствс управления,вырабатывает сигналы синхронизации, под воздействием которых адрес номера очередной конгрольной точки, содержащийся в старших разрядах адресного регистра, возбуждает соответствующий выход коммутатора. Тестовый сигнал с выхода коммутатора подается в точку (или узел) изделия, подлежащую проверке. В результате на контрольных точках изделия, связанных с возбужденной, появляются сигналы, которые через клеммы 10 попадают в ферритовую матрицу, вызывают перемагничивание некоторых сердечников и таким образом фиксируются.
В следующем такте работы сигналы с младших разрядов обратного регистра производят опрос всех адресов ферритовой матрицы (u определенном порядке). Одновременно под
20 воздействием сигналов с адресного регистра по блоку памяти считываются данные, соответствующие «требуемым» сигналам с выходов изделия при возбуждении данной контрольной точки. Реальные и «требуемые», сигналы срав25 ниваются схемой сравнения б и в случае несоответствия вся необходимая для локализации неисправности информация фиксируется на схеме индикации 8.
В случае положительного результата срав30 пения по команде устройства управления осу182405
Предмет изобретения
Составитель В. А. Субботин
Гедактор Л. А. Утехина Текред Г. Е. Петровская Корректоры: М. П. Ромашова и 3. М. Райнина
Заказ 1934/4 Тираж 1075 Формат бум. 60X90 /з Объем 0,16 изд. л. Подписное
ЦПИИПИ Комизета по делам изобретений и открытий при Совете Минисгров СССР
Москва, Центр, пр. Серова, д. 4
Типография, пр. Сапунова, 2 ществляется переход к испытанщо очередной точки.
Устройство может быть использовано и для автоматического составления «исходных данных» для проверки серии однотипных изделий.
Для этого необходимо, осуществляя программу поочередного опроса контрольных точек заведомо исправного изделия, информацию с ферритовой матрицы переписывать на какойнибудь подходящий носитель, чтобы в дальнейшем она могла быть введена в блок памяти устройства и использована как эталон при проверке однотипных изделий.
Аналогично может быть осуществлена проверка схем с помощью специальной приставки и универсальной ЦВМ.
Устройство для проверки схем соединений, состоящее из блока управления, адресного регистра, коммутатора, чувствительного элемента (усилителя), схемы сравнения, схемы индикации и блока памяти, отлича ощееся тем, что, с целью сокращения времени проверки серии однотипных изделий, в качестве многовходового чувствительного и фиксирующего элемента в нем использована ферритовая матрица, многовитковые обмотки записи сердечников которой через ограничивающие сопротивления подключены к контрольным точкам изделия, адресные обмотки подсоединены к выходу адресного регистра, а обмотка считывания соединена с усилителем на входе схемы сравнения.