Преобразователь код-напряжение

Реферат

 

Устройство относится к вычислительной технике и может быть использовано в автоматике и информационно-измерительной технике. Цель изобретения - повышение точности, что достигается за счет введения в преобразователь код - напряжение счетчика,оперативного запоминающего устройства, элемента НЕ и генератора импульсов, что позволяет осуществить режим циклической подпитки накопительных конденсаторов выходных каскадов преобразователя между очередными сигналами записи. Преобразователь код - напряжение содержит счетчик 1, элемент НЕ 2, оперативное запоминающее устройство 3, цифроаналоговый преобразователь 4, источник 5 опорного напряжения, генератор 6 импульсов, N-канальный коммутатор с дешифратором 7, конденсаторы 8 и буферные повторители 9. 1 ил.

Изобретение относится к вычислительной технике и может быть использовано в системах обработки данных. Цель изобретения повышение точностных характеристик преобразователя. Структурная схема преобразователя код напряжение приведена на чертеже. Преобразователь код напряжение содержит счетчик 1, элемент НЕ 2, оперативное запоминающее устройство 3, цифроаналоговый преобразователь 4, источник 5 опорного напряжения, генератор 6 импульсов, N-канальный коммутатор 7 с дешифратором, конденсаторы 8 и буферные повторители 9. Информационный вход оперативного запоминающего устройства 3 является первым входом преобразователя, информационный вход счетчика 1 является вторым входом преобразователя, вход " Разрешение установки" счетчика 1 объединен с входом элемента НЕ 2 и одновременно является третьим входом преобразователя. Выход счетчика 1 соединен с адресным входом оперативного запоминающего устройства 3 и первым управляющим входом N-канального коммутатора 7 с дешифратором. Выход элемента НЕ 2 соединен с входом "Разрешение счета" счетчика 1, с входом записи оперативного запоминающего устройства 3 и вторым управляющим входом N-канального коммутатора 7 с дешифратором. Выход генератора 6 импульсов соединен со счетным входом счетчика 1 и с входом считывания оперативного запоминающего устройства 3, выход которого соединен с управляющим входом цифроаналогового преобразователя 4. Выход источника 5 опорного напряжения соединен с входом цифроаналогового преобразователя 4, выход которого соединен с входом N-канального коммутатора 7 с дешифратором. Выходы с первого по n-й N-канального коммутатора 7 с дешифратором соединены соответственно с входами с первого по К-й буферных повторителей 9 и одной из обкладок с первого по М-й конденсаторов 8, другие обкладки с первого по М-й конденсаторов 8 объединены и подключены к общей шине преобразователя. Выходы с первого по К-й буферных повторителей 9 являются с первого по i-й выходами преобразователя. Преобразователь код напряжение работает следующим образом. Входной код в виде информационной (Di и адресной (А1) частей поступает на вход преобразователя код напряжение, причем по переднему фронту сигнала записи Сi, поступающего на вход "Разрешение установки" счетчика 1, являющегося приоритетным по отношению к его другим входам, адресная часть (Аi) входного кода записывается в счетчик 1 выход которого соединен с адресным входом оперативного запоминающего устройства 3, и по заднему фронту этого же сигнала записи Сi, поступающего через элемент НЕ 2 на вход записи оперативного запоминающего устройства 3, информационная часть (Di) входного кода в соответствии с кодом адреса, записанного в счетчик 1, записывается в соответствующую ячейку оперативного запоминающего устройства 3. В период времени между очередными сигналами записи Сi и Ci+1, когда на входе "Разрешение установки" счетчика 1 присутствует уровень "лог.0", а на входе "Разрешение счета" счетчика 1 уровень "лог. 1", что говорит о разрешении режима счета счетчика 1, по сигналу с выхода генератора 6 импульсов, поступающему на счетный вход счетчика 1 и на вход считывания оперативного запоминающего устройства 3. Из соответствующих ячеек последнего считывается информация в соответствии с адресом, сформированным в счетчике 1, согласно выражению где Fзaп. частота записи входной информации (Di) в оперативное запоминающее устройство 3; N количество считываемых параметров, равное числу выходных каналов преобразователя; К 1,2,3.n количество циклов считывания информации из оперативного запоминающего устройства 3 между очередными импульсами записи Сi и Ci+1, причем по заднему фронту каждого из импульсов, поступающих с выхода генератора 6 импульсов, производится изменение состояния счетчика 1 на единицу младшего разряда кода адреса, т.е. изменение адреса считывания на входе оперативного запоминающего устройства 3, а по переднему фронту производится считывание информации из оперативного запоминающего устройства 3. Считываемая в каждом цикле из оперативного запоминающего устройства 3 информация в виде параллельного кода поступает на управляющий вход цифроаналогового преобразователя 4, который производит операцию умножения аналогового напряжения, поступающего на его аналоговый вход от источника 5 опорного напряжения, на цифровой код, поступающий на его управляющий вход с выхода оперативного запоминающего устройства 3. В результате операции умножения на выходе цифроаналогового преобразователя 4 в каждом цикле преобразования сформировано напряжение, соответствующее коду считываемой информации, которое поступает на аналоговый вход N-канального коммутатора 7 с дешифратором, работающего синхронно с режимом считывания кодовой информации из оперативного запоминающего устройства 3, тем самым обеспечивая циклическую подпитку М конденсаторов 8, включенных по каждому выходу N-канального коммутатора 7 с дешифратором, в соответствии с адресом счетчика 1 в моменты времени между очередными сигналами записи Сi и Ci+1. Таким образом, напряжения, сформированные в результате подпитки на каждом из М конденсаторов 8, через соответствующие К буферные повторители 9 поступают на соответствующие выходы преобразователя код напряжение. Сигналом разрешения для работы N-канального коммутатора 7 с дешифратором в момент времени между очередными сигналами записи С1 и Ci+1 является сигнал, соответствующий уровню "лог. 1'', поступающий с выхода элемента НЕ 2 на второй управляющий вход N-канального коммутатора 7 с дешифратором, а в момент времени, равный длительности импульса записи Ci, по сигналу, соответствующему уровню "лог. О", N-канальный коммутатор 7 с дешифратором находится в отключенном состоянии. Следовательно, введение в преобразователь код напряжение счетчика, оперативного запоминающего устройства, элемента НЕ и генератора импульсов позволяет осуществить режим циклической подпитки накопительных конденсаторов выходных каскадов преобразователя между очередными сигналами записи Сi и Ci+1 и тем самым в значительной степени повысить его точностные характеристики.

Формула изобретения

Преобразователь код напряжение, содержащий n накопительных элементов, выполненных на конденсаторах, n буферных повторителей и цифроаналоговый преобразователь, аналоговый вход которого подключен к выходу источника опорного напряжения, а выход к информационному входу N-канального коммутатора с дешифратором, выходы которого с первого по n-й соединены соответственно с соответствующими входами буферных повторителей и первыми обкладками конденсаторов, вторые обкладки которых объединены и подключены к шине нулевого потенциала, причем выходы буферных повторителей являются соответственно выходной шиной, отличающийся тем, что, с целью повышения точности, в него введены счетчик, элемент НЕ, генератор импульсов и оперативное запоминающее устройство, информационный вход которого является первой входной шиной, а адресный вход объединен с первым управляющим входом N-канального коммутатора с дешифратором и подключен к выходу счетчика, информационный вход которого является второй входной шиной, а вход "Разрешение установки" объединен с входом элемента НЕ и является третьей входной шиной, при этом выход элемента НЕ соединен с входом "Разрешение счета" счетчика, входом записи оперативного запоминающего устройства и вторым управляющим входом N-канального коммутатора c дешифратором, выход генератора импульсов соединен со счетным входом счетчика и входом считывания оперативного запоминающего устройства, выходы которого соединены с соответствующими цифровыми входами цифроаналогового преобразователя.

РИСУНКИ

Рисунок 1

MM4A Досрочное прекращение действия патента Российской Федерации на изобретение из-за неуплаты в установленный срок пошлины за поддержание патента в силе

Номер и год публикации бюллетеня: 29-2000

Извещение опубликовано: 20.10.2000