Компаратор напряжений
Иллюстрации
Показать всеРеферат
Изобретение относится к радиоэлектроника и может быть использовано в высокоточных аналого-цифровых преобразователях . Цель - увеличение быстродействия. Компаратор напряжений содержит входной каскад 1, выполненный на первом дифференциальном каскаде (ДК) 2, втором ДК 3 и сумматоре 4, промежуточный каскад 5, первый блок б сопряжения (БС), выходной блок 7, выполненный на дифференциальном каскаде 8 и каскаде 9, выходной усилитель 10 мощности, управляемый триггер 11, блок 12 управления и второй блок 13 сопряжения, промежуточный каскад 5, выполненный на первом ДК 14. втором ДК 15 и сумматоре 16, и шину 17 управления. Повышение быстродействия обусловлено исключением влияния задержки входного каскада и уменьшением количества элементов, включенных в цепь положительной обратной связи через управляемый триггер 11.,;1 ил. N1 И
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (я)5 Н 03 К 5/24
ГОСУДАРСТВЕННОЕ ПАТЕНТНОЕ
ВЕДОМСТВО СССР (ГОСПАТЕНТ СССР) ОПИСАНИЕ ИЗОБРЕТЕНИЯ " -:
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (2.1) 4812973/21 (22) 07.03.90 (46) 23.07,93. Бюл. N. 27 (71) Московский инженерно-физический ин. ститут (72} Ю,Б.Рогаткин, Г,И.Егоров и 8.А.Лужаев (56) 0леаг integrated Clrcults Data book, f.
Raythcov, V.Ñ.RC4 805, р. 7-24, New Jearsey, 1986. (54) КОМПАРАТОР НАПРЯЖЕНИЙ (57) Изобретение относится к радиоэлектро. нике и может быть использовано в высокоточных аналого-цифровых преобразователях, Цель — увеличение быстродействия.
Компаратор напряжений содержит входной
Изобретение относится к радиоэлектронике и может быть использовано в высоко-. точных аналого-цифровых. преобразователях.
Цель изобретения — увеличение быстродействия за счет исключения влияния задержки входного каскада.
На чертеже представлена структурная схема компаратора напряжений.
Компаратор напряжений содержит входной каскад 1, выполненный на первом дифференциальном каскаде (ДК) 2, втором
ДК 3 и сумматоре 4, промежуточный каскад
5, первый блок 6 сопряжения (БС), выходной блок 7, выполненный на дифференциальном каскаде 8, нагрузкой которого является каскад 9, выполненный на транзисторах, включенных по схеме с общей базой, выходной усилитель 10 мощности, управляемый триг„„. Ы„„1829112 А1 каскад 1, выполненный на первом дифференциальном каскаде (ДК) 2, втором ДК 3 и сумматоре 4, промежуточный каскад 5, первый блок 6 сопряжения (БС), выходной блок
7, выполненный на дифференциальном каскаде 8 и каскаде 9, выходной усилитель 10 мощности, управляемый триггер 11, блок 12 управления и второй блок 13 сопряжения, промежуточный каскад 5, выполненный на первом ДК 14, втором ДК 15 и сумматоре 16, и шину 17 управления. Повышение быстродействия обусловлено исключением влияния . задержки входного каскада и уменьшением количества элементов, включенных в цепь положительной обратной связи через управляемый триггер 11.,1 ил. гер l1, блок 12 управления и второй блок 13 сопряжения, причем промежуточный каскад
5 выполнен на первом ДК 14 промежуточного каскада, втором ДК 15 промежуточного каскада и сумматоре 16 промежуточного каскада, а также шину 17 управления, причем входной каскад 1, второй блок 13 сопряжения, промежуточный каскад 5, первый блок
6 сопряжения, выходной блок 7 и выходной усилитель 10 соединены последовательно, входы управляемого триггера 11 подключены к выходу дифференциального каскада 8 выходного блока 7, первый вход блока 12 управления соединен со входом управления управляемого триггера 11, а вход — с шиной
17 управления, а выход управляемого триггера 11 подключен к выходу второго дифференциального каскада 15 промежуточного каскада 5.
1829112
Компаратар напряжений работает следующим образом.
Входной сигнал поступает на вход вход ного каскада 1. Входной каскад 1 построен по параллельно-последовательной схеме, что позволяет с одной стороны получить повышенный коэффициент усиления по напряжению, используя второй-ДК 3 входного каскада, а с другой — повышенное быстродействие за счет использования в качестве первого сумматора 4 входного каскада "общая база". Между входным каскадом 1 и промежуточным каскадам 5, выполненным аналогично входному каскаду 1 с сохранением всехего преимуществ, включен второй блок 13 сопряжения, который сдвигая потенциальный уровень и осуществляя "развязку" между входным каскадом 1 и промежуточным каскадом 5, позволяет аптимизировать произведение задержки на коэффициент усиления по напряжению, выступая тем самым в новом качестве. Первый блок 6 сопряжения, который. включен между промежуточным каскадом 5 и выходным блоком 7 выполняет функции аналогичные второму блоку 13 сопряжения. После усиления выходным блоком 7 сигнал через выходной усилитель 10 поступает на вход нагрузки (элемента ТТЛ). Управляемый триггер 11 выполняет функцию триггера-защелки, который при поступлении управляющего сигнала через блок 12 позволяет зафиксировать состояние промежуточного каскада 5 при изменении выходного сигна. ла входного каскада 1, Уменьшение количества элементов, включенных в цепь положительной обратной связи через óïравляемый триггер 11, позволяет повысить быстродействие последнего, а следовательно, и всего устройства в целом. Подключение выхода управляемого триггера 11 на вход сумматора 16 промежуточното каскада
5 стало возможным после изменения его варианта выполнения.
Формула изобретения
Компаратор напряжений, содержащий входной каскад, выполненный на первом дифференциальном каскаде, входы котораго являются входами входного каскада, втором дифференциальном каскаде, входы которого соединены с .соответствующими
10 выходами первого дифференциального каскада, и сумматоре, дифференциальные входы которого соединены с соответствующими выходами первого и второго дифференциальных каскадов, а дифферен"5 циальные выходы являются выходами входного каскада, промежуточный каскад; выход. котарага через первый блок сопряжения подключен к входу выходного блока, выполненного на дифференциальном каскаде, на20 грузкой которого является каскад, выполненный на транзисторах, включенных по схеме с общей базой, выход которого подключен к входу выходного усилителя мощности, а также управляемый триггер, 25 входы которого подключены к выходу дифференциального каскада выходного блока, и блок управления, первый вход которого соединен с входом управления управляемого триггера, а вход — с шиной управле30 .ния, отличающийся.тем, что, с целью увеличения быстродействия, за счет исключения влияния задержки входного каскада, промежуточный каскад выполнен аналогично входному каскаду, между ними
35 включен второй блок сопротивления сопряжения, второй дифференциальный каскад промежуточного каскада выполнен управляемым, причем вход управления соединен с вторым выходом блока управления, а вы40 хад управляемога триггера подключен к выходу второго дифференциального каскада и ром ежуточнога каскада.
1829112
Составитель Н. Маркин
Техред M. Морге нтал Корректор М, Ткач
Редактор
Производственно-издательский комбинат "Патент", r. Ужгород, ул.Гагарина, 101
Заказ 2479 Тираж Подписное
8НИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж 35. Раушская наб., 4/5