Устройство для тревожной сигнализации
Реферат
1. Устройство для тревожной сигнализации, содержащее М групп сейсмодатчиков по N сейсмодатчиков в каждой группе, выход каждого сейсмодатчика соединен с соответствующим информационным входом первого коммутатора, выход которого соединен с входом селектора сигналов, выход которого подключен к информационному входу блока анализа информации, группа выходов которого подключена к группе информационных входов первого накопительного блока, информационный вход которого подключен к выходу блока анализа информации, индикатор акустический, первый счетчик адреса, выход которого подключен к адресным входам блока анализа информации и первого накопительного блока, к первым управляющим входам первого коммутатора и цифрового индикатора, элемент сброса сигнала тревоги, выход которого подключен к входам обнуления первого счетчика адреса и второго счетчика адреса, выход которого соединен с вторыми управляющими входами первого коммутатора и цифрового индикатора, выход последнего разряда первого счетчика адреса соединен со счетным входом второго счетчика адреса, выход блока анализа информации подключен к управляющему входу второго счетчика адреса, сигнализатор световой и сигнализатор звуковой и формирователь синхроимпульсов, отличающееся тем, что, с целью повышения функциональной надежности и помехоустойчивости устройства, в него введены генератор тактовых импульсов, элемент сброса сигнала неисправности, второй и третий коммутаторы М групп выключателей по N выключателей в каждой группе, блок задания адреса, первый и второй элементы ИЛИ, блок контроля неисправности, переключатель, выключатель, индикатор световой, имитатор сейсмического сигнала, формирователь сигнала неисправности, второй и третий накопительные блоки, выходы второго коммутатора соединены с первыми выводами соответствующих выключателей группы, вторые выводы которых объединены и подключены к первому установочному входу формирователя синхроимпульсов, выход генератора тактовых импульсов подключен к тактовому входу формирователя синхроимпульсов, первый выход которого подключен к первым управляющим входам блока анализа информации и формирователя сигнала неисправности, выход которого подключен к первым входам сигнализаторов светового и звукового, к первому входу второго элемента ИЛИ, к входу элемента сброса сигнала неисправности, выход которого подключен к первому входу первого элемента И и к сбросовому входу формирователя сигнала неисправности, выход элемента сброса сигнала тревоги подключен к второму входу первого элемента ИЛИ, выход которого подключен к сбросовым входам блока анализа информации, первого, второго и третьего накопительных блоков, и к второму установочному входу формирователя синхроимпульсов, второй выход которого подключен к второму управляющему входу блока анализа информации и к первому управляющему входу первого накопительного блока, третий выход формирователя синхроимпульсов подключен к третьему управляющему входу блока анализа информации, к второму управляющему входу первого накопительного блока, к информационному входу второго коммутатора и к счетному входу первого счетчика адреса, выход которого подключен к первому управляющему входу второго коммутатора, четвертый выход формирователя синхроимпульсов подключен к четвертому управляющему входу блока анализа информации и ко второму управляющему входу формирователя сигнала неисправности, выход первого коммутатора подключен к первому неподвижному контакту переключателя и к входу блока контроля исправности, выход которого подключен к информационному входу формирователя сигнала неисправности, выход второго счетчика адреса подключен к второму управляющему входу второго коммутатора, выход каждого сейсмодатчика подключен к соответствующему информационному входу третьего коммутатора, выход которого подключен к первому выводу выключателя и ко второму неподвижному контакту переключателя, подвижный контакт которого подключен к входам индикаторов светового и акустического, второй выход выключателя подключен к выходу имитатора сейсмического сигнала, первый и второй выходы блока задания адреса подключены соответственно к первому и второму управляющим входам третьего коммутатора, выход селектора сигналов подключен к информационному входу второго накопительного блока, выход которого подключен к информационному входу третьего накопительного блока, первый выход которого подключен к входу элемента сброса сигнала тревоги, к вторым входам сигнализаторов светового и звукового, второй выход третьего накопительного блока подключен к третьему входу первого элемента ИЛИ, первый выход первого накопительного блока подключен к установочному входу блока анализа информации, второй выход первого накопительного блока подключен к пятому управляющему входу блока анализа информации, к управляющим входам второго и третьего накопительных блоков, к второму входу второго элемента ИЛИ, выход которого подключен к управляющему входу первого счетчика адреса.
2. Устройство по п.1, отличающееся тем, что блок анализа информации содержит шесть триггеров, шесть элементов И, три элемента ИЛИ, элемент НЕ, группу триггеров, два дешифратора, выход первого триггера подключен к первому входу первого элемента И, выход которого подключен к первому информационному входу второго триггера, выход которого подключен к первому входу второго элемента И и к первому информационному входу каждого триггера группы, выходы которых являются группой выходов блока, первый информационный вход первого триггера является четвертым управляющим входом блока, вход элемента НЕ является пятым управляющим входом блока, выход элемента НЕ подключен к второму входу первого элемента И, третий вход которого является информационным входом блока, второй информационный вход первого триггера, первый вход первого дешифратора, второй вход второго элемента И и первый информационный вход третьего триггера являются первым управляющим входом блока, выход первого элемента ИЛИ подключен к второму информационному входу второго триггера, первый вход первого и второго элементов ИЛИ и первый информационный вход четвертого триггера является установочным входом блока, второй вход первого элемента ИЛИ и первый вход третьего элемента И являются третьим управляющим входом блока, выход второго элемента И подключен к первым информационным входам пятого и шестого триггеров, прямой выход шестого триггера подключен к первому входу четвертого элемента И, выход которого подключен к второму входу второго элемента ИЛИ, выход которого подключен к управляющим входам триггеров группы, второй, третий, четвертый входы первого дешифратора объединены соответственно с первым, вторым, третьим входами второго дешифратора и являются адресным входом блока, соответствующий выход первого дешифратора подключен к второму информационному входу соответствующего триггера группы, выход пятого триггера подключен к второму информационному входу третьего триггера и к первому входу пятого элемента И, выход которого подключен к второму информационному входу четвертого триггера, выход которого является выходом блока, первый выход второго дешифратора подключен к второму входу третьего элемента И, выход которого подключен к первому входу третьего элемента ИЛИ, выход которого подключен к управляющим входам третьего, пятого и шестого триггеров, выход третьего триггера подключен к второму информационному входу шестого триггера, инверсный выход которого подключен к второму входу пятого элемента И, второй выход второго дешифратора подключен к первому входу шестого элемента И, выход которого подключен к третьему входу пятого элемента И и к второму входу четвертого элемента И, второй вход шестого элемента И является вторым управляющим входом блока, вход третьего элемента ИЛИ является сбросовым входом блока.
3. Устройство по п.1, отличающееся тем, что первый накопительный блок содержит группу элементов И, группу счетчиков, два элемента ИЛИ, триггер, два элемента И, дешифратор, счетчик, первые входы элементов И группы являются группой информационных входов блока, выход каждого элемента И группы подключен к счетному входу соответствующего счетчика группы, выход каждого из которых подключен к соответствующему входу первого элемента ИЛИ, выход которого подключен к входу установки в единичное состояние триггера, выход которого является вторым выходом блока, первый вход дешифратора является вторым управляющим входом блока, второй, третий и четвертый входы дешифратора объединены соответственно с первым, вторым, третьим входами первого элемента И и являются адресным входом блока, соответствующий выход дешифратора подключен к второму входу соответствующего элемента И группы, первый выход дешифратора соединен с первым входом второго элемента И, выход которого подключен к счетному входу счетчика, выход которого подключен к четвертому входу первого элемента И, пятый вход которого является первым управляющим входом блока, выход первого элемента И подключен к первому входу второго элемента ИЛИ, выход которого подключен к входам обнуления счетчиков группы и счетчика и является первым выходом блока, вход установки в нулевое состояние триггера и второй вход второго элемента ИЛИ являются сбросовым входом блока, второй вход второго элемента И является информационным входом блока. 4. Устройство по п.1, отличающееся тем, что формирователь сигнала неисправности содержит два триггера и элемент ИЛИ-НЕ, первый вход элемента ИЛИ-НЕ является информационным входом формирователя, выход элемента ИЛИ-НЕ подключен к входу установки в единичное состояние первого триггера, выход которого является выходом формирователя, вход установки в нулевое состояние первого триггера является сбросовым входом формирователя, входы установки в единичное и нулевое состояния второго триггера являются соответственно первым и вторым управляющими входами формирователя, выход второго триггера подключен к второму входу элемента ИЛИ-НЕ. 5. Устройство по п.1, отличающееся тем, что второй накопительный блок содержит три элемента И, счетчик, триггер, два таймера, элемент ИЛИ, формирователь импульсов, первый вход первого элемента И является информационным входом блока, выход первого элемента И подключен к счетному входу счетчика, выход которого подключен к первому информационному входу триггера, прямой выход которого подключен к первому входу второго элемента И, выход которого подключен к первому входу элемента ИЛИ и является выходом блока, второй вход первого элемента И, первые входы первого и второго таймеров являются управляющим входом блока, выход первого таймера подключен к второму входу второго элемента И, выход второго таймера подключен к первому входу третьего элемента И, выход которого подключен к второму входу элемента ИЛИ, выход которого подключен к входу формирователя импульсов, выход которого подключен к входу обнуления счетчика, к вторым входам первого и второго таймеров и к второму информационному входу триггера, инверсный выход которого подключен к второму входу третьего элемента И, третий вход элемента ИЛИ является сбросовым входом блока. 6. Устройство по п.1, отличающееся тем, что третий накопительный блок содержит счетчик, триггер, таймер и элемент И, счетный вход счетчика является информационным входом блока, выход счетчика подключен к первому информационному входу триггера, прямой выход которого является первым выходом блока, первый вход таймера является управляющим входом блока, вход обнуления счетчика, второй информационный вход триггера, второй вход таймера является сбросовым входом блока, выход таймера подключен к первому входу элемента И, инверсный выход триггера подключен к второму входу элемента И, выход которого является вторым выходом блока.